CN103151014A - 一种用于液晶驱动电路的保护电路 - Google Patents
一种用于液晶驱动电路的保护电路 Download PDFInfo
- Publication number
- CN103151014A CN103151014A CN2013100784137A CN201310078413A CN103151014A CN 103151014 A CN103151014 A CN 103151014A CN 2013100784137 A CN2013100784137 A CN 2013100784137A CN 201310078413 A CN201310078413 A CN 201310078413A CN 103151014 A CN103151014 A CN 103151014A
- Authority
- CN
- China
- Prior art keywords
- liquid crystal
- crystal display
- display drive
- drive circuit
- crystal driver
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了智能电网领域的一种用于液晶驱动电路的保护电路,包括N个NMOS开关管和N个PMOS开关管,每个所述NMOS开关管的源极接液晶驱动电路的接地端,漏极接液晶驱动电路的电源端,每个所述PMOS开关管的源极接液晶驱动电路的电源端,漏极接液晶驱动电路的接地端,每个所述的NMOS开关管的源极和栅极之间设置第一并联电阻,每个所述的PMOS开关管的栅极和源极之间分别设置第二并联电阻。其技术效果是:在液晶驱动电路的接地端或者电源端生成静电电压时,该保护电路上的所有的NMOS开关管和PMOS开关管都一齐导通,从而提升了保护电路的有效性。
Description
技术领域
本发明涉及智能电网领域的一种用于液晶驱动电路的保护电路。
背景技术
保护电路位于液晶驱动电路的接地端(VSS)和电源端(VDD)之间。保护电路的作用是在液晶驱动电路的接地端或者电源端产生静电电压时,使静电电荷得到及时释放,保护液晶驱动电路的安全运行。目前的保护电路如图1所示,包括N个NMOS开关管51和N个PMOS开关管52,每个NMOS开关管51的源极接液晶驱动电路的接地端,漏极接液晶驱动电路的电源端,每个PMOS开关管52的源极接液晶驱动电路的电源端,漏极接液晶驱动电路的接地端。在液晶驱动电路的接地端或者电源端生成静电电压(ESD)时,液晶驱动电路的接地端或者电源端的电压超过部分NMOS开关管51或者部分PMOS开关管52的阈值电压时,这些NMOS开关管51或PMOS开关管52导通,使静电电荷得到有效释放,由于不是所有的NMOS开关管51和所有的PMOS开关管52一起导通,降低了保护电路的有效性。
发明内容
本发明的目的是为了克服现有技术的不足,提供一种用于液晶驱动电路的保护电路,在液晶驱动电路的接地端或者电源端生成静电电压时,该保护电路上的所有的NMOS开关管和PMOS开关管都一齐导通,从而提升了保护电路的性能。
实现上述目的的一种技术方案是:一种用于液晶驱动电路的保护电路,包括N个NMOS开关管和N个PMOS开关管,每个所述NMOS开关管的源极接液晶驱动电路的接地端,漏极接液晶驱动电路的电源端,每个所述PMOS开关管的源极接液晶驱动电路的电源端,漏极接液晶驱动电路的接地端,每个所述的NMOS开关管的源极和栅极之间设置第一并联电阻,每个所述的PMOS开关管的栅极和源极之间分别设置第二并联电阻。
进一步的,所述第一并联电阻和所述第二并联电阻的阻值相等。
采用了本发明的一种用于液晶驱动电路的保护电路的技术方案,即每个所述的NMOS开关管的源极和栅极之间均设置第一并联电阻,每个所述的PMOS开关管的栅极和源极之间均设置第二并联电阻的技术方案。其技术效果是:在液晶驱动电路的接地端或者电源端生成静电电压时,该保护电路上的所有的NMOS开关管和PMOS开关管都一齐导通,从而提升了保护电路的性能。
附图说明
图1为现有技术的一种用于液晶驱动电路的保护电路的示意图。
图2为本发明的一种用于液晶驱动电路的保护电路的示意图。
具体实施方式
请参阅图1,本发明的发明人为了能更好地对本发明的技术方案进行理解,下面通过具体地实施例,并结合附图进行详细地说明:
本发明的一种用于液晶驱动电路的保护电路位于液晶驱动电路的接地端(VSS)和电源端(VDD)之间,包括N个NMOS开关管51和N个PMOS开关管52,每个NMOS开关管51的源极接液晶驱动电路的接地端,漏极接液晶驱动电路的电源端,每个PMOS开关管52的源极接液晶驱动电路的电源端,漏极接液晶驱动电路的接地端,每个NMOS开关管51的源极和栅极之间均设置第一并联电阻53,每个PMOS开关管52的栅极和源极之间分别设置第二并联电阻54。
由于NMOS开关管51上设有一个寄生NPN管,该寄生NPN管开启时能吸收大量电流,PMOS开关管51设有一个寄生PNP管,该寄生PNP管开启时能吸收大量电流。利用这一原理可以在控制保护电路在线路板上的排布面积的同时,不降低该保护电路的对静电电压(ESD电压)的保护的能力。
保护电路中设置第一并联电阻53是为了在液晶驱动电路的接地端或者电源端生成静电电压时,位于NMOS开关管51的栅极和漏极间的寄生电容与第一并联电阻53耦合,并耦合成一个瞬态电压,确保每个NMOS开关管51都一齐导通,释放液晶驱动电路的接地端或者电源端的静电电荷。
保护电路中设置第二并联电阻54是为了在液晶驱动电路的接地端或者电源端生成静电电压时,位于PMOS开关管52的栅极和漏极间的寄生电容与第二并联电阻54耦合,并耦合成一个瞬态电压,确保每个PMOS开关管54都一齐导通,释放液晶驱动电路的接地端或者电源端的静电电荷。
所有NMOS开关管51和PMOS开关管52都一齐导通,确保保护电路对于静电电压保护的有效性。这样可以增强整个液晶驱动电路的可靠性,使其满足智能电网应用的需要。
为了进一步增强保护电路的有效性,本实施例中第一并联电阻53和第二并联电阻54的阻值是相同的。
本技术领域中的普通技术人员应当认识到,以上的实施例仅是用来说明本发明,而并非用作为对本发明的限定,只要在本发明的实质精神范围内,对以上所述实施例的变化、变型都将落在本发明的权利要求书范围内。
Claims (2)
1.一种用于液晶驱动电路的保护电路,包括N个NMOS开关管(51)和N个PMOS开关管(52),每个所述NMOS开关管(51)的源极接液晶驱动电路的接地端,漏极接液晶驱动电路的电源端,每个所述PMOS开关管(52)的源极接液晶驱动电路的电源端,漏极接液晶驱动电路的接地端,其特征在于:
每个所述的NMOS开关管(51)的源极和栅极之间均设置第一并联电阻(53),每个所述的PMOS开关管(52)的栅极和源极之间分别设置第二并联电阻(54)。
2.根据权利要求1所述的一种用于液晶驱动电路的保护电路,其特征在于:所述第一并联电阻(53)和所述第二并联电阻(54)的阻值相等。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2013100784137A CN103151014A (zh) | 2013-03-12 | 2013-03-12 | 一种用于液晶驱动电路的保护电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2013100784137A CN103151014A (zh) | 2013-03-12 | 2013-03-12 | 一种用于液晶驱动电路的保护电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103151014A true CN103151014A (zh) | 2013-06-12 |
Family
ID=48549042
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2013100784137A Pending CN103151014A (zh) | 2013-03-12 | 2013-03-12 | 一种用于液晶驱动电路的保护电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103151014A (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1170280A (zh) * | 1996-04-19 | 1998-01-14 | 冲电气工业株式会社 | 保护电路 |
CN101039027A (zh) * | 2007-05-10 | 2007-09-19 | 北京中星微电子有限公司 | 改进的静电放电保护电路 |
CN201536104U (zh) * | 2009-01-16 | 2010-07-28 | 比亚迪股份有限公司 | 一种静电保护电路 |
CN102437563A (zh) * | 2011-12-20 | 2012-05-02 | 上海丽恒光微电子科技有限公司 | 单电源电路和多电源电路 |
-
2013
- 2013-03-12 CN CN2013100784137A patent/CN103151014A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1170280A (zh) * | 1996-04-19 | 1998-01-14 | 冲电气工业株式会社 | 保护电路 |
CN101039027A (zh) * | 2007-05-10 | 2007-09-19 | 北京中星微电子有限公司 | 改进的静电放电保护电路 |
CN201536104U (zh) * | 2009-01-16 | 2010-07-28 | 比亚迪股份有限公司 | 一种静电保护电路 |
CN102437563A (zh) * | 2011-12-20 | 2012-05-02 | 上海丽恒光微电子科技有限公司 | 单电源电路和多电源电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN206559229U (zh) | 一种开关式缓启动电路 | |
CN106356823A (zh) | 集成于芯片内的浪涌保护电路 | |
CN103683235A (zh) | 静电放电自保护电路 | |
CN101753119A (zh) | 上电复位电路 | |
CN201409119Y (zh) | 一种cmos开关芯片电路 | |
CN103117051B (zh) | 一种用于智能电网的液晶驱动电路 | |
CN103280787A (zh) | 防静电电路 | |
CN103247697B (zh) | 去耦电容器及具有该去耦电容器的集成电路 | |
CN103051325B (zh) | 可防止反灌电的上拉电阻电路 | |
CN203313079U (zh) | 一种同步整流电路 | |
CN103218967B (zh) | 一种消除残影电路及显示装置 | |
CN102842898B (zh) | 静电释放保护电路 | |
CN203150081U (zh) | 一种用于液晶驱动电路的上电复位电路 | |
CN106899011A (zh) | 静电保护电路 | |
CN102723702A (zh) | 一种用于片上静电释放保护的双反馈的电源钳位 | |
CN103595379A (zh) | 一种改善地线干扰对上电复位影响的电路 | |
CN102157520A (zh) | 静电放电保护电路 | |
CN203150080U (zh) | 一种用于液晶驱动电路的保护电路 | |
CN103151014A (zh) | 一种用于液晶驱动电路的保护电路 | |
CN106099887A (zh) | 一种耐高压rc触发式esd电路 | |
CN203278212U (zh) | 卡片式终端静电防护电路 | |
CN103546126B (zh) | 一种低噪声延迟电路 | |
CN205490464U (zh) | 一种快速放电的延时电路 | |
CN210867490U (zh) | 开关电源驱动电路及开关电源 | |
CN103475205A (zh) | 保护电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20130612 |