CN102645799B - 一种液晶显示器件、阵列基板和彩膜基板及其制造方法 - Google Patents
一种液晶显示器件、阵列基板和彩膜基板及其制造方法 Download PDFInfo
- Publication number
- CN102645799B CN102645799B CN201110076578.1A CN201110076578A CN102645799B CN 102645799 B CN102645799 B CN 102645799B CN 201110076578 A CN201110076578 A CN 201110076578A CN 102645799 B CN102645799 B CN 102645799B
- Authority
- CN
- China
- Prior art keywords
- black matrix
- electrode
- layer
- substrate
- source electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 104
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 23
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 17
- 239000011159 matrix material Substances 0.000 claims abstract description 55
- 238000000034 method Methods 0.000 claims abstract description 44
- 238000005530 etching Methods 0.000 claims description 9
- 239000003292 glue Substances 0.000 claims description 9
- 239000010409 thin film Substances 0.000 claims description 5
- 238000011161 development Methods 0.000 claims description 4
- 239000010408 film Substances 0.000 claims description 2
- 238000009413 insulation Methods 0.000 claims 7
- 239000011521 glass Substances 0.000 abstract description 15
- 229910021417 amorphous silicon Inorganic materials 0.000 description 11
- 229920002120 photoresistant polymer Polymers 0.000 description 10
- 230000010354 integration Effects 0.000 description 6
- 238000004380 ashing Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 230000007547 defect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 101100269850 Caenorhabditis elegans mask-1 gene Proteins 0.000 description 1
- 206010047571 Visual impairment Diseases 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 210000002858 crystal cell Anatomy 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 238000010327 methods by industry Methods 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0231—Manufacture or treatment of multiple TFTs using masks, e.g. half-tone masks
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136209—Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6704—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device
- H10D30/6723—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device having light shields
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Abstract
本发明公开了一种液晶显示器件、阵列基板和彩膜基板及其制造方法,可提高液晶显示器件的开口率。本发明实施例的液晶显示器件包括:下基板;黑矩阵,形成在所述下基板之上;顶栅型TFT器件,形成在所述黑矩阵之上;上基板;像素层,形成在所述上基板上;彩膜ITO电极,形成在所述像素层之上;液晶分子层,形成在所述上基板和下基板之间。本发明通过直接将黑矩阵集成于玻璃基板上,因而可在基板上集成顶栅型TFT器件,使TFT-LCD的开口率进一步提高;且由于使用了顶栅型TFT器件,使工艺更加简单,进一步降低生产成本。
Description
技术领域
本发明涉及液晶显示器件及其制造方法,特别涉及一种液晶显示器件、阵列基板和彩膜基板及其制造方法。
背景技术
薄膜晶体管(TFT)-液晶显示器件(LCD)包括阵列基板、彩膜基板以及中间的液晶填充层。其中,阵列基板也称为下基板,或TFT玻璃基板,彩膜基板也称为CF玻璃基板,或上基板。
图1所示为现阶段常用的TFT-LCD的结构,如图1所示,
TFT玻璃基板由底栅型TFT器件集成在基板上形成,即在下基板11上位栅电极6,栅电极6上面是栅电极绝缘层5a;栅电极绝缘层5a之上是起开关作用的有源(a-Si)层2,TFT器件的源极(S)41/漏极42(D)集成在有源(a-Si)层2上,形成S/D层,为了减小S/D层和a-Si层之间的电阻,在S/D层和a-Si层之间加上一层导电性较好的欧姆接触(N+a-Si)层3,它和S/D层能够形成较好的欧姆接触;S/D层上,为钝化保护膜(PVX)10;PVX上为透明电极TFT ITO,形成TFT ITO层7。
CF玻璃基板是在上基板12上集成黑矩阵1、像素区域9以及CF透明导电氧化物(ITO)电极8构成。CF玻璃基板由黑矩阵1和像素区域9构成的像素层上面镀ITO电极形成,其工艺相对简单。
对于TFT玻璃基板的制作,现在国际上使用较多的一般为5mask工艺。通过栅电极(Gate)掩膜(Mask),形成栅电极图层(Pattern);通过进行有源层(Active)掩膜,对a-Si层和N+a-Si层进行刻蚀,形成有源图层ActivePattern;通过SD掩膜,形成SD电极;进行PVX掩膜,刻蚀形成通路孔(VIAHole);通过ITO掩膜处理,形成ITO像素电极层。5mask所使用的曝光工艺为常规曝光,如图3所示,在薄膜(Thin Flim)上涂布一层光阻(PR)胶,通过光线的照射配合使用Mask,使PR胶曝光,再利用显影过程形成需要的图层。
对于黑矩阵,考虑以下三个方面的原因:一是a-Si TFT器件中的有源层a-Si是一种光敏感材料,而在底栅结构器件中导电沟道又位于TFT器件的最上层,因此在TFT-LCD的使用过程中,外界光线很容易照射到作为导电沟道的a-Si材料上,从而引起TFT器件关态特性的劣化,影响TFT-LCD的保持特性,严重时会发生图象闪烁或灰度级的变化。另一方面是由于TFT-LCD一般采用TN型液晶常白模式显示,因此在显示一幅黑画面时,由于非显示区产生的漏光现象,会使图象的对比度严重下降。另外,液晶盒在受到信号线和像素电极之间的横向电场作用时,在像素边缘会发生颠倒倾斜取向缺陷(Reverse-TiltAlignment Defect),该缺陷会降低图象对比度,而且有时也会引起残象现象。因此CF玻璃基板上的黑矩阵(BM)需要与TFT基板上的ITO像素区有一定交叠(图1中d1,d2所示),才能保证不会漏光。然而这种交叠减小了TFT-LCD屏的开口率,不利于提高器件的显示效果。
发明内容
本发明提供一种液晶显示器件、阵列基板和彩膜基板及其制造方法,以解决液晶显示器开口率低的问题。
本发明实施例提供的一种液晶显示器件,包括:
下基板;
黑矩阵,形成在所述下基板之上;
顶栅型TFT器件,形成在所述黑矩阵之上;
上基板;
像素层,形成在所述上基板上;
ITO电极,形成在所述像素层之上;
液晶分子层,形成在所述上基板和下基板之间。
所述顶栅型TFT器件可以具有以下顶栅型TFT结构,包括:
有源层,形成在所述黑矩阵上;
欧姆接触层,形成在所述有源层上;
源电极和漏电极,形成在所述欧姆接触层上;
绝缘层,覆盖在所述源电极和漏电极上;
栅电极和像素电极,且,像素电极通过所述绝缘层上的通路孔和源电极相连。
所述像素层可以为集成了红、绿和蓝像素的彩色滤光层。
本发明实施例提供了一种阵列基板,包括:
基板;
黑矩阵,形成在所述基板之上;
顶栅型TFT器件,形成在所述黑矩阵之上。
所述顶栅型TFT器件包括:
有源层,形成在所述黑矩阵上;
欧姆接触层,形成在所述有源层上;
源电极和漏电极,形成在所述欧姆接触层上;
绝缘层,覆盖在所述源电极和漏电极上;
栅电极和像素电极,且,像素电极通过所述绝缘层上的通路孔和源电极搭接。
本发明实施例提供一种彩膜基板,包括:
基板;
像素层,形成在所述基板上;
ITO电极,形成在所述像素层之上。
所述像素层可以为集成了红、绿和蓝像素的彩色滤光层。
本发明实施例提供一种阵列基板的制造方法,该方法包括以下步骤:
提供一基板;
在所述基板上形成黑矩阵;
在所述黑矩阵之上集成顶栅型TFT器件。
其中,在所述黑矩阵之上集成顶栅型TFT器件可以这样实现:
在所述黑矩阵上形成起开关作用的有源层;
在所述有源层上面形成欧姆接触层;
将源电极和漏电极集成在所述欧姆接触层上面;
在除源电极和漏电极以及沟道区外部分的光阻PR胶显影掉,在沟道区进行部分曝光;
进行SD Line刻蚀,形成SD线。
通过灰化过程将经过显影后得到的沟道区内的PR胶去除,再进行沟道内刻蚀;
在经过再次刻蚀后的外部形成绝缘层,且在源电极上形成通路孔;
在所述绝缘层上形成像素电极层,且将像素电极通过所述绝缘层上的通路孔和源电极搭接;
利用栅电极掩膜处理形成栅电极层。
本发明实施例提供一种彩膜基板的制造方法,包括:
提供一基板;
在所述基板上集成像素层;
在所述像素层集成ITO电极。
本发明方案是直接将BM集成于基板上,因此可以在TFT基板上集成顶栅型TFT器件,这种结构一方面使TFT-LCD屏的开口率进一步提高;另一方面,由于使用了顶栅型TFT器件,使工艺更加简单,进一步降低生产成本。
附图说明
图1为现有技术中常用的TFT-LCD的结构示意图;
图2为本发明实施例的TFT-LCD的结构示意图;
图3为本发明实施例阵列基板的制造方法的流程示意图;
图4为本发明实施例在黑矩阵之上集成顶栅型TFT器件的具体过程示意图;
图5为本发明实施例的彩膜基板的制造方法的流程示意图;
图6为有源层、欧姆接触层、SD电极层的形成过程。
附图标记说明:
图1和2中,1-黑矩阵;2-有源层;3-欧姆接触层;41-源电极(SD-souce);42-漏电极(SD-Drain);5-绝缘层;5a-栅电极绝缘层;6-栅电极;7-TFT ITO;8-CF ITO;9-像素(R G B);10-PVX;11-下基板,12-上基板;a-TFT区域;b-通路孔;
图6中,601-曝光过程;602-第一部分刻蚀;603-灰化;604-第二部分刻蚀。
具体实施方式
为了提高液晶显示器件的开口率,本发明实施例将黑矩阵集成于TFT器件与玻璃基板之间(BM Under TFT),即本发明实施例的液晶显示器件包括:下基板;黑矩阵,形成在所述下基板之上;顶栅型TFT器件,形成在所述黑矩阵之上;上基板;像素层,形成在所述上基板上;彩膜ITO电极,形成在所述像素层之上;液晶分子层,形成在所述上基板和下基板之间。
图2所示为本发明实施例的TFT-LCD的结构示意图。如图2所示,本发明实施例的TFT-LCD包括:下基板11;黑矩阵1,形成在所述下基板11之上;顶栅型TFT器件,对应图中区域a,形成在所述黑矩阵1之上;上基板12;像素层9,形成在所述上基板12上;彩膜ITO电极,形成在所述像素层9上;液晶分子层(图中未示意出)形成在所述上基板12和下基板11之间。所述像素层9为集成了红、绿和蓝像素的彩色滤光层。
所述顶栅型TFT器件可形成在所述黑矩阵的覆盖区域内。
所述顶栅型TFT器件包括:有源层2,形成在所述黑矩阵1上;欧姆接触层3,形成在所述有源层2上;源电极41和漏电极42,形成在所述欧姆接触层3上;绝缘层5,覆盖在所述源电极41和漏电极42上;栅电极6和TFT ITO电极7,且,TFT ITO电极7通过所述绝缘层上的通路孔b和源电极41相连。
所述上基板和所述下基板可以为玻璃材质。
该方案可以将现有技术中的d1/d2所示的部分减小掉,而黑矩阵的大小只需要达到能够覆盖TFT器件即可,而不需要和ITO像素区有所交叠,这样像素区的通光面积会增大。同时该方案可以增大CF基板上相应的像素(R、G或B)和阵列基板的重叠(图中d所示部分),这样可以减小制作的难度以及对对盒精度的要求。
相应地,本发明实施例还提供一种阵列基板,对应于图2中下基板11、黑矩阵1,以及顶栅型TFT器件构成的部件,具体可参见图2中相关描述,这里不再赘述。
本发明实施例还提供一种彩膜基板,对应于图2中的上基板12、像素层8,CF ITO电极7形成的部件,具体可参加图2中的相关描述,这里不再赘述。
参见图3所示,本发明实施例阵列基板的制造过程如下:
步骤301:提供一基板;
步骤302:在所述基板上形成黑矩阵;
步骤303:在所述黑矩阵之上集成顶栅型TFT器件。所述顶栅型TFT器件需要集成在所述黑矩阵的覆盖区域内。
以下举具体实施例详细说明本发明制造阵列基板的工艺工程。
由于曝光工艺需要,本发明实施例中的镀膜顺序如下:黑矩阵层-有源层-欧姆接触层-SD电极层-绝缘层-ITO像素电极层-Gate层。其中,有源层、欧姆接触层、SD电极层可以通过带有Half Tone的Mask1工艺形成。
本发明实施例的TFT玻璃基板的刻蚀方法采用4Mask工艺。
参见图4和6所示,在所述黑矩阵之上集成TFT器件可以这样实现:
步骤401:在所述黑矩阵上形成起开关作用的有源层。
步骤402:在所述有源层上面形成欧姆接触层。
步骤403:将源电极和漏电极集成在所述欧姆接触层上面。
步骤404:在除源电极和漏电极以及沟道区外部分的光阻PR胶显影掉,在沟道区进行部分曝光,这里可以利用Half Tone进行曝光显影,使沟道区的PR胶变薄。该步骤处理后,形成图6中601示出的图样。
步骤405:进行信号线(SD Line)刻蚀,形成SD线。如图6中602示出的图样
步骤406:通过灰化过程将经过显影后得到的沟道区内的PR胶去除,形成图6中603的图样。
步骤407:对沟道区内进行再次刻蚀,形成图6中604的图样。
步骤408:在经过再次刻蚀后的表面形成绝缘层,且在源电极上形成通路孔。这里,可以形成绝缘层的过程中可以采用单独的Mask2工艺,在源电极上形成通路孔的过程可以使用常规Mask工艺。
步骤409:在所述绝缘层上形成像素电极层,且将像素电极通过所述绝缘层上的通路孔和源电极搭接。这里,可以单独进行Mask3工艺,形成像素电极层。
步骤410:最后进行栅电极掩膜(Gate Mask)处理,形成栅电极层(GateLine Pattern)。
步骤408和步骤409中均可采用常规Mask工艺实现。
参见图5所示,本发明实施例的彩膜基板的制造方法包括以下步骤:
步骤501:提供一基板。
步骤502:在所述基板上集成像素层。
步骤503:在所述像素层集成ITO电极。
对于彩膜基板,本发明实施例可以省去黑矩阵集成过程,直接在玻璃基板上集成R、G、B像素,然后再集成ITO电极。R、G、B像素以及ITO电极的集成过程跟现有工艺相同。由于不需要黑矩阵,因此使像素区的集成范围更加宽泛,对精度的要求更低,工艺更加简单。
本发明实施例的TFT-LCD中,将黑矩阵(BM)集成于玻璃基板上,然后在黑矩阵上面集成顶栅型TFT器件,形成阵列基板;彩膜基板则只需集成R、G、B像素以及ITO电极即可;阵列基板和彩膜基板之间为液晶填充层等。
相对于现有技术,本发明实施例一方面采用了黑矩阵集成于TFT器件与玻璃基板之间(BM Under TFT)的方式,使得黑矩阵与像素电极的重叠区域进一步减小;另一方面,由于采用了BM Under TFT方式,底层集成的BM挡住了背光源,因此可以集成顶顶栅型TFT器件,而这种顶栅型TFT顶部的栅电极可以有效地防止反射光干扰a-Si。由于这两方面的作用,增大了TFT-LCD显示屏的开口率。
另外,这种结构设计使TFT基板的Mask工艺进一步减少到4Mask,这将减少曝光流程,可以节约成本。对于彩膜基板,本发明可以略去黑矩阵集成过程,直接在玻璃基板上集成R、G、B像素,然后在集成ITO电极。R、G、B像素以及ITO电极的集成过程跟现有工艺相同,由于不需要考虑黑矩阵,因此使像素区的集成范围更加宽泛,对精度的要求更低,工艺更加简单。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (6)
1.一种液晶显示器件,其特征在于,包括:
下基板;
黑矩阵,形成在所述下基板之上;
顶栅型薄膜晶体管TFT器件,形成在所述黑矩阵之上,所述顶栅型TFT器件形成在所述黑矩阵的覆盖区域内;
上基板;
像素层,形成在所述上基板上;
彩膜透明导电氧化物ITO电极,形成在所述像素层之上;
液晶分子层,形成在所述上基板和下基板之间。
2.如权利要求1所述的液晶显示器件,其特征在于,所述顶栅型TFT器件包括:
有源层,形成在所述黑矩阵上;
欧姆接触层,形成在所述有源层上;
源电极和漏电极,形成在所述欧姆接触层上;
绝缘层,覆盖在所述源电极和漏电极上;
栅电极和TFT ITO电极,且,TFT ITO电极通过所述绝缘层上的通路孔和源电极相连。
3.一种阵列基板,其特征在于,包括:
基板;
黑矩阵,形成在所述基板之上;
顶栅型薄膜晶体管TFT器件,形成在所述黑矩阵之上,所述顶栅型TFT器件形成在所述黑矩阵的覆盖区域内。
4.如权利要求3所述的阵列基板,其特征在于,所述顶栅型TFT器件包括:
有源层,形成在所述黑矩阵上;
欧姆接触层,形成在所述有源层上;
源电极和漏电极,形成在所述欧姆接触层上;
绝缘层,覆盖在所述源电极和漏电极上;
栅电极和TFT透明导电氧化物ITO电极,且,TFT ITO电极通过所述绝缘层上的通路孔和源电极搭接。
5.一种阵列基板的制造方法,其特征在于,该方法包括以下步骤:
提供一基板;
在所述基板上形成黑矩阵;
在所述黑矩阵之上集成顶栅型薄膜晶体管TFT器件,所述顶栅型TFT器件形成在所述黑矩阵的覆盖区域内。
6.根据权利要求5所述的方法,其特征在于,在所述黑矩阵之上集成顶栅型TFT器件,包括:
在所述黑矩阵上形成起开关作用的有源层;
在所述有源层上面形成欧姆接触层;
将源电极和漏电极集成在所述欧姆接触层上面;
在除源电极和漏电极以及沟道区外部分的光阻胶显影掉,在沟道区进行部分曝光;
进行信号线的刻蚀,形成源极漏极线;
通过灰化过程将经过显影后得到的沟道区内的光阻胶去除,再进行沟道内刻蚀;
在经过再次刻蚀后的外部形成绝缘层,且在源电极上形成通路孔;
在所述绝缘层上形成像素电极层,且将像素电极通过所述绝缘层上的通路孔和源电极搭接;
利用栅电极掩膜处理形成栅电极层。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110076578.1A CN102645799B (zh) | 2011-03-29 | 2011-03-29 | 一种液晶显示器件、阵列基板和彩膜基板及其制造方法 |
US13/403,297 US9036106B2 (en) | 2011-03-29 | 2012-02-23 | Liquid crystal display device in which array substrate includes black matrix and method of manufacturing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110076578.1A CN102645799B (zh) | 2011-03-29 | 2011-03-29 | 一种液晶显示器件、阵列基板和彩膜基板及其制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102645799A CN102645799A (zh) | 2012-08-22 |
CN102645799B true CN102645799B (zh) | 2015-01-07 |
Family
ID=46658706
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110076578.1A Active CN102645799B (zh) | 2011-03-29 | 2011-03-29 | 一种液晶显示器件、阵列基板和彩膜基板及其制造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9036106B2 (zh) |
CN (1) | CN102645799B (zh) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10199507B2 (en) * | 2012-12-03 | 2019-02-05 | Lg Display Co., Ltd. | Thin film transistor, display device and method of manufacturing the same |
CN103149760B (zh) * | 2013-02-19 | 2015-03-11 | 合肥京东方光电科技有限公司 | 薄膜晶体管阵列基板、制造方法及显示装置 |
US9530808B2 (en) * | 2013-09-12 | 2016-12-27 | Boe Technology Group Co., Ltd. | TFT array substrate, manufacturing method thereof, and display device |
CN103592801A (zh) * | 2013-11-19 | 2014-02-19 | 合肥京东方光电科技有限公司 | 顶栅型tft阵列基板及其制造方法、显示面板及显示装置 |
CN103715137B (zh) * | 2013-12-26 | 2018-02-06 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法、显示装置 |
JP2016157072A (ja) * | 2015-02-26 | 2016-09-01 | 株式会社ジャパンディスプレイ | 表示装置 |
CN104950541B (zh) * | 2015-07-20 | 2018-05-01 | 深圳市华星光电技术有限公司 | Boa型液晶显示面板及其制作方法 |
CN105045006B (zh) * | 2015-08-17 | 2017-10-24 | 武汉华星光电技术有限公司 | 一种液晶显示面板 |
KR102558900B1 (ko) | 2015-10-23 | 2023-07-25 | 엘지디스플레이 주식회사 | 표시장치와 이의 제조방법 |
CN105445992A (zh) * | 2015-12-02 | 2016-03-30 | 小米科技有限责任公司 | 液晶显示组件及电子设备 |
CN106653688B (zh) | 2016-12-30 | 2019-10-18 | 惠科股份有限公司 | 主动阵列基板的制造方法 |
CN106647003B (zh) * | 2017-01-18 | 2020-04-21 | 京东方科技集团股份有限公司 | 一种显示装置及显示方法 |
KR102583813B1 (ko) * | 2017-12-13 | 2023-09-26 | 엘지디스플레이 주식회사 | 디스플레이 장치 |
US20190355836A1 (en) * | 2018-05-21 | 2019-11-21 | Wuhan China Star Optoelectronics Technology Co., Ltd. | Manufacturing method for amorphous silicon tft substrate |
CN110289214A (zh) * | 2019-05-15 | 2019-09-27 | 友达光电(昆山)有限公司 | 显示装置及薄膜晶体管的制造方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1936660A (zh) * | 2005-09-20 | 2007-03-28 | Lg.菲利浦Lcd株式会社 | 液晶显示装置及其制造方法 |
CN101089709A (zh) * | 1996-10-16 | 2007-12-19 | 精工爱普生株式会社 | 液晶装置用的基板、液晶装置和投射型显示装置 |
CN101728436A (zh) * | 2009-12-03 | 2010-06-09 | 友达光电股份有限公司 | 薄膜晶体管元件及其制作方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58159520A (ja) * | 1982-03-18 | 1983-09-21 | Seiko Epson Corp | 液晶表示パネル |
FR2732781B1 (fr) * | 1995-04-07 | 1997-06-20 | Thomson Lcd | Procede de fabrication de matrice active tft pour ecran de systeme de projection |
JPH11326954A (ja) * | 1998-05-15 | 1999-11-26 | Semiconductor Energy Lab Co Ltd | 半導体装置 |
US6174754B1 (en) | 2000-03-17 | 2001-01-16 | Taiwan Semiconductor Manufacturing Company | Methods for formation of silicon-on-insulator (SOI) and source/drain-on-insulator(SDOI) transistors |
KR100870701B1 (ko) * | 2002-12-17 | 2008-11-27 | 엘지디스플레이 주식회사 | 액정표시장치용 어레이기판과 그 제조방법 |
CN1936650A (zh) | 2005-09-20 | 2007-03-28 | 蔡森尧 | 补注式擦拭纸包 |
-
2011
- 2011-03-29 CN CN201110076578.1A patent/CN102645799B/zh active Active
-
2012
- 2012-02-23 US US13/403,297 patent/US9036106B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101089709A (zh) * | 1996-10-16 | 2007-12-19 | 精工爱普生株式会社 | 液晶装置用的基板、液晶装置和投射型显示装置 |
CN1936660A (zh) * | 2005-09-20 | 2007-03-28 | Lg.菲利浦Lcd株式会社 | 液晶显示装置及其制造方法 |
CN101728436A (zh) * | 2009-12-03 | 2010-06-09 | 友达光电股份有限公司 | 薄膜晶体管元件及其制作方法 |
Also Published As
Publication number | Publication date |
---|---|
US9036106B2 (en) | 2015-05-19 |
US20120249936A1 (en) | 2012-10-04 |
CN102645799A (zh) | 2012-08-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102645799B (zh) | 一种液晶显示器件、阵列基板和彩膜基板及其制造方法 | |
CN103309108B (zh) | 阵列基板及其制造方法、显示装置 | |
CN104360557B (zh) | 阵列基板及其制造方法,以及显示装置 | |
US10504945B2 (en) | Array substrate and method for manufacturing the same, display apparatus | |
US20150362811A1 (en) | Method for fabricating display panel | |
CN101957530A (zh) | Tft-lcd阵列基板及其制造方法 | |
US9952479B2 (en) | Display substrate and method for fabricating the same, display panel and display device | |
US9274388B2 (en) | Array substrate having common electrode driving interface pattern with slits, and manufacturing method thereof, and liquid crystal display | |
CN103117248B (zh) | 阵列基板及其制作方法、显示装置 | |
CN105652541A (zh) | 阵列基板的制作方法及液晶显示面板 | |
CN105702687A (zh) | Tft基板及其制作方法 | |
CN103474396B (zh) | Tft-lcd阵列基板的制造方法 | |
KR20080002186A (ko) | 액정표시장치용 어레이 기판 | |
US7811724B2 (en) | Method for fabricating color filter layer | |
CN103681514B (zh) | 阵列基板及其制作方法、显示装置 | |
CN104157609B (zh) | Tft基板的制作方法及其结构 | |
WO2020093442A1 (zh) | 阵列基板的制作方法及阵列基板 | |
CN103165530B (zh) | Tft阵列基板及其制造方法、显示装置 | |
US9653608B2 (en) | Array substrate and manufacturing method thereof, display device and thin film transistor | |
CN106298813A (zh) | 一种显示基板及其制作方法、显示装置 | |
CN106206432A (zh) | 阵列基板、阵列基板的制造方法及显示装置 | |
US8900938B2 (en) | Manufacturing method of array substrate, array substrate and LCD device | |
US11442319B2 (en) | Display substrate, display apparatus, and method of fabricating display substrate | |
US9780221B2 (en) | Thin film transistor substrate comprising a photoresist layer formed between a first dielectric layer and an amorphous silicon layer | |
US9261744B2 (en) | Array substrate, fabricating method thereof and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |