CN102082550B - 一种射频绝缘体上硅互补金属氧化物半导体低噪声放大器 - Google Patents
一种射频绝缘体上硅互补金属氧化物半导体低噪声放大器 Download PDFInfo
- Publication number
- CN102082550B CN102082550B CN201010530879A CN201010530879A CN102082550B CN 102082550 B CN102082550 B CN 102082550B CN 201010530879 A CN201010530879 A CN 201010530879A CN 201010530879 A CN201010530879 A CN 201010530879A CN 102082550 B CN102082550 B CN 102082550B
- Authority
- CN
- China
- Prior art keywords
- diode
- transistor
- capacitor
- terminal
- inductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Amplifiers (AREA)
Abstract
本发明公开了一种工作于中心频率为2.4GHz的基于部分耗尽绝缘体上硅互补型金属氧化物半导体工艺全片集成并带有静电防护的低噪声放大器。该放大器采用带源极负反馈共源共栅结构,电路中钳位二极管和电压钳位系统起到了良好的静电防护作用,该低噪声放大器正常工作时,功率增益为13分贝,噪声系数为2.6分贝,且功耗为6.5毫瓦输入回波损耗为13分贝。本发明具有的静电防护水平高达0.8~0.9安培,传输线脉冲电流为1.4安培。本发明功耗低,静电防护能力强,噪声、增益和输入输出匹配良好。
Description
技术领域
本发明涉及射频集成电路设计技术领域,具体地说是一种工作于中心频率为2.4GHz的基于部分耗尽绝缘体上硅(SOI)互补性金属氧化物半导体(CMOS)全片集成并带有静电防护的低噪声放大器。
背景技术
随着国家电子技术的迅速发展,以及对低成本高速混合信号集成系统的巨大需求,人们努力尝试着把若干高频的基本电路模块从砷化镓转移到CMOS硅工艺中。在过去的十年中,为了改善器件的截止频率等性能,金属氧化物半导体(MOS)管沟道长度缩小到了深亚微米级。
传统硅工艺制作的器件由于结电容较大,导通电流较大,故截止频率较低且功耗较大,不满足现代器件低功耗的要求。与硅为衬底的CMOS工艺相比,基于SOI工艺的CMOS器件具有更好的高频低功耗特性,故经常在射频电路设计中使用到。因此,基于SOI工艺的CMOS器件相对于其他器件有着特有的优势:更小的结电容、更小的漏电流、无闩锁效应、抗干扰能力强、充分的介质隔离。
在射频器件中,静电防护的应用正变得越来越重要。传统的静电防护结构常常会引起射频模块的性能退化。高频射频电路对于寄生效应和传统的ESD保护方法高度敏感,把高频射频电路应用在射频器件中时,可能导致阻抗不匹配或损失,造成信号反射、增益下降、带宽减小、噪声系数增大等,所以,传统硅工艺制作的低噪声放大器性能不会很好。与传统硅为衬底的CMOS工艺相比,基于CMOS硅绝缘体工艺的器件具有更好的静电防护特性,通过使用门控二极管、栅耦合MOSFET和齐纳二极管,SOI CMOS工艺在实现静电防护(ESD)方面已经取得了不错的进展。
随着栅氧化层厚度的减小,CMOS电路对于静电现象更加敏感。因此,可以承受静电放电压力的低噪声放大器成为射频前端设计中的最关键的基石之一。很显然,基于SOI的CMOS工艺制作低噪声放大器是一个良好的选择。
发明内容
本发明的目的是提供一种工作于中心频率为2.4GHz的基于部分耗尽SOI CMOS全片集成并带有静电防护的低噪声放大器,它主要应用于低功耗窄带领域。该低噪声放大器在工作于2.4GHz的中心频率时,功率增益为13分贝,噪声系数为2.6分贝,且在功耗为6.5毫瓦时的输入回波损耗为13分贝。并具有的静电防护水平高达0.8安培,0.9安培,传输线脉冲电流为1.4安培。这相当于分别在射频输入、射频输出和总线上施加1.2KV、1.4KV和2kV的人体静电。
实现本发明目的的具体技术方案是:
一种射频绝缘体上硅互补金属氧化物半导体低噪声放大器,该放大器包括输入端RFIN、输出端RFOUT、第一偏置电压VBIAS1、第二偏置电压VBIAS2、电源端VDD、地端GND、第一晶体管Q1、第二晶体管Q2、第一MOS管SOIM1、第二MOS管SOIM2、第一电阻R1、第一电感Lg、第二电感Ld、第三电感Ls、第一电容C1、第二电容C2、第三电容C3、第四电容C4、第一二级管D1、第二二级管D2、第三二级管D3、第四二级管D4、第五二级管D5、第六二级管D6、第七二级管D7和第八二级管D8,具体连接方式为:第一晶体管Q1的集电极与第四二级管D4的负极以及第二晶体管Q2的基极相连、基极与第二晶体管Q2的集电极相连、发射极与第二二级管D2的负极以及第三二级管D3的正极相连;第二晶体管Q2的发射极与地端GND相连;第一MOS管SOIM1的栅极与第一偏置电压VBIAS1相连、漏极和第二电感Ld以及第一电容C1相连、源极与第二MOS管SOIM2的漏极相连;第二MOS管SOIM2栅极与第一电阻R1、第一电感Lg以及第三电容C3相连、源极与第三电容C3以及第三电感Ls相连;第一电阻R1另一端接第二偏置电压VBIAS2;第一电感Lg另一端与输入端RFIN相连;第二电感Ld另一端接电源端VDD;第三电感Ls另一端接地端GND;第一电容C1另一端接输出端RFOUT;第二电容C2跨接在输出端RFOUT和地端GND之间;第四电容C4跨接在电源端VDD和地端GND之间;第一二级管D1负极与电源端VDD相连、正极与地端GND相连;第二二级管D2正极与电源VDD相连;第三二级管D3负极与第四二级管D4正极相连;第五二级管D5负极与电源端VDD相连、正极与输入端RFIN相连;第六二级管D6负极与输入端RFIN相连、正极与地端GND相连;第七二级管D7负极与电源端VDD相连、正极与输出端RFOUT相连;第八二级管D8负极与输出端RFOUT相连、正极与地端GND相连。
所述第一晶体管Q1是PNP管,第二晶体管Q2是NPN管,第一MOS管SOIM1和第二MOS管SOIM2是NMOS管。
与现有技术相比,本发明具有以下优点:
1、功耗低
用1.8V电压供电,正常工作时,整个电路总电流不足4mA,功耗小于7mW,在低功耗方面占有很大优势。
2、静电防护能力强
在射频器件中,静电防护的应用正变得越来越重要。本发明通过使用钳位二极管和一个在输入和输出端的电压钳位系统(power clamp)等,使整个电路的抗静电能力大大加强。
3、噪声、增益和输入输出匹配良好的折衷
射频电路设计的关键是如何在电源电压、噪声、增益和输入输出匹配之间经行折衷。本发明电路采用1.8V电源供电,噪声系数小于3dB,增益大于13dB,输入输出匹配系数均小于-13dB,体现了良好的折衷。
附图说明
图1为本发明电路结构图
图2为本发明增益(S21)及输入匹配(S11)输出匹配(S22)的曲线图
图3为本发明电路参数噪声系数的曲线图
具体实施方式
本发明的技术方案就是具体的实施例,这里就不再赘述实施例。下面介绍本发明技术方案的主要结构。二极管D1、D2、D3、D4以及双极型晶体管Q1、Q2组成了电压钳位系统(powerclamp),对整个电路起到良好的静电防护作用。输入端钳位二极管D5、D6以及输出端钳位二极管D7、D8也对输入输出信号起到良好的保护作用。本发明采用的是带源极电感负反馈的共源共栅结构,在中心频率2.4G处,输入输出端都匹配到50欧姆;其输入阻抗由下式决定
中心频率由下式决定:
由式(1)可见,输入阻抗由电感Lg、Ls决定,适当调节Lg、Ls的参数,就能使实部变为50欧姆,虚部为0,满足良好匹配要求。
整个设计的所有器件尺寸见表1
表1 器件尺寸汇总
器件名 | 尺寸 | 器件名 | 尺寸 |
Q1 | 0.4um×20um×12 | C3 | 0.596pF |
Q2 | 0.4um×20um×8 | C4 | 5pF |
SOIM1 | 0.35um×2um×20 | D1 | 0.35um×0.25um |
SOIM2 | 0.35um×2um×30 | D2 | 0.35um×0.25um |
Lg | 1nH | D3 | 0.35um×0.25um |
Ls | 4.5pF | D4 | 0.35um×0.25um |
Ld | 280fF | D5 | 0.35um×0.35um |
R1 | 10kohm | D6 | 0.35um×0.35um |
C1 | 3.85pF | D7 | 0.35um×0.35um |
C2 | 1.77pF | D8 | 0.35um×0.35um |
在整个部分耗尽SOI CMOS工艺全片集成静电防护低噪声放大器中,充分利用耗尽SOICMOS工艺的优点,整个电路功耗不到7mW,并且噪声系数不到3dB,增益大于13dB,输入输出匹配系数均小于-13dB,做到了各参数的良好折衷。
本发明适于射频无线收发系统的接收前端。
Claims (2)
1.一种射频绝缘体上硅互补金属氧化物半导体低噪声放大器,其特征在于:该放大器包括输入端(RFIN)、输出端(RFOUT)、第一偏置电压(VBIAS1)、第二偏置电压(VBIAS2)、电源端(VDD)、地端(GND)、第一晶体管(Q1)、第二晶体管(Q2)、第一MOS管(SOIM1)、第二MOS管(SOIM2)、第一电阻(R1)、第一电感(Lg)、第二电感(Ld)、第三电感(Ls)、第一电容(C1)、第二电容(C2)、第三电容(C3)、第四电容(C4)、第一二级管(D1)、第二二级管(D2)、第三二级管(D3)、第四二级管(D4)、第五二级管(D5)、第六二级管(D6)、第七二级管(D7)和第八二级管(D8),具体连接方式为:第一晶体管(Q1)的集电极与第四二级管(D4)的负极以及第二晶体管(Q2)的基极相连,第一晶体管(Q1)的基极与第二晶体管(Q2)的集电极相连,第一晶体管(Q1)的发射极与第二二级管(D2)的负极以及第三二级管(D3)的正极相连;第二晶体管(Q2)的发射极与地端(GND)相连;第一MOS管(SOIM1)的栅极与第一偏置电压(VBIAS1)相连,第一MOS管(SOIM1)的漏极和第二电感(Ld)以及第一电容(C1)相连,第一MOS管(SOIM1)的源极与第二MOS管(SOIM2)的漏极相连;第二MOS管(SOIM2)栅极与第一电阻(R1)、第一电感(Lg)以及第三电容(C3)相连,第二MOS管(SOIM2)源极与第三电容(C3)以及第三电感(Ls)相连;第一电阻(R1)另一端接第二偏置电压(VBIAS2);第一电感(Lg)另一端与输入端(RFIN)相连;第二电感(Ld)另一端接电源端(VDD);第三电感(Ls)另一端接地端(GND);第一电容(C1)另一端接输出端(RFOUT);第二电容(C2)跨接在输出端(RFOUT)和地端(GND)之间;第四电容(C4)跨接在电源端(VDD)和地端(GND)之间;第一二级管(D1)负极与电源端(VDD)相连、正极与地端(GND)相连;第二二级管(D2)正极与电源(VDD)相连;第三二级管(D3)负极与第四二级管(D4)正极相连;第五二级管(D5)负极与电源端(VDD)相连、正极与输入端(RFIN)相连;第六二级管(D6)负极与输入端(RFIN)相连、正极与地端(GND)相连;第七二级管(D7)负极与电源端(VDD)相连、正极与输出端(RFOUT)相连;第八二级管(D8)负极与输出端(RFOUT)相连、正极与地端(GND)相连。
2.根据权利要求1所述的低噪声放大器,其特征在于所述第一晶体管(Q1)是PNP管,第二晶体管(Q2)是NPN管,第一MOS管(SOIM1)和第二MOS管(SOIM2)是NMOS管。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201010530879A CN102082550B (zh) | 2010-11-04 | 2010-11-04 | 一种射频绝缘体上硅互补金属氧化物半导体低噪声放大器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201010530879A CN102082550B (zh) | 2010-11-04 | 2010-11-04 | 一种射频绝缘体上硅互补金属氧化物半导体低噪声放大器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102082550A CN102082550A (zh) | 2011-06-01 |
CN102082550B true CN102082550B (zh) | 2012-10-10 |
Family
ID=44088319
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201010530879A Expired - Fee Related CN102082550B (zh) | 2010-11-04 | 2010-11-04 | 一种射频绝缘体上硅互补金属氧化物半导体低噪声放大器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102082550B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9154356B2 (en) * | 2012-05-25 | 2015-10-06 | Qualcomm Incorporated | Low noise amplifiers for carrier aggregation |
CN103117711B (zh) * | 2013-01-29 | 2015-05-20 | 天津大学 | 一种单片集成的射频高增益低噪声放大器 |
JP2017225104A (ja) * | 2016-06-14 | 2017-12-21 | 株式会社村田製作所 | 電力増幅回路 |
CN106230394A (zh) * | 2016-07-15 | 2016-12-14 | 上海电力学院 | Esd保护电路 |
CN107104644A (zh) * | 2017-04-12 | 2017-08-29 | 江苏卓胜微电子有限公司 | 低噪声放大器 |
CN108551333B (zh) * | 2018-03-29 | 2021-09-14 | 广州慧智微电子有限公司 | 射频功率放大电路 |
CN112202408A (zh) * | 2020-10-10 | 2021-01-08 | 西安博瑞集信电子科技有限公司 | 一种GaN工艺的共源共栅射频放大器 |
CN114244289A (zh) * | 2021-12-13 | 2022-03-25 | 电子科技大学 | 一种基于共栅跨导增强结构的高稳定性低噪声放大器 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2796244Y (zh) * | 2004-05-19 | 2006-07-12 | 深圳源核微电子技术有限公司 | 射频检波电路 |
US7619482B1 (en) * | 2007-03-13 | 2009-11-17 | Rf Micro Devices, Inc. | Compact low voltage low noise amplifier |
CN101847967A (zh) * | 2010-05-31 | 2010-09-29 | 锐迪科科技有限公司 | 射频功率放大器电路 |
-
2010
- 2010-11-04 CN CN201010530879A patent/CN102082550B/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2796244Y (zh) * | 2004-05-19 | 2006-07-12 | 深圳源核微电子技术有限公司 | 射频检波电路 |
US7619482B1 (en) * | 2007-03-13 | 2009-11-17 | Rf Micro Devices, Inc. | Compact low voltage low noise amplifier |
CN101847967A (zh) * | 2010-05-31 | 2010-09-29 | 锐迪科科技有限公司 | 射频功率放大器电路 |
Also Published As
Publication number | Publication date |
---|---|
CN102082550A (zh) | 2011-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102082550B (zh) | 一种射频绝缘体上硅互补金属氧化物半导体低噪声放大器 | |
TWI400995B (zh) | 帶通濾波式靜電放電防護電路 | |
CN104158500B (zh) | 射频功率放大器 | |
CN105743450A (zh) | 射频功率放大器 | |
CN101702627B (zh) | 一种基于绝缘体上硅工艺的cmos射频开关 | |
CN103532497B (zh) | 一种采用电感补偿技术的超宽带低噪声放大器 | |
CN104779919B (zh) | 一种自偏置的超宽带低功耗低噪声放大器 | |
CN108063600B (zh) | 一种低噪声放大器及射频前端集成电路 | |
CN106505955A (zh) | 一种基于CMOS工艺的Ku波段宽带低噪声放大器 | |
CN103117711A (zh) | 一种单片集成的射频高增益低噪声放大器 | |
CN107592081A (zh) | 一种超宽带单片微波集成低噪声放大器 | |
CN107659278A (zh) | 一种Ka波段SiGe BiCMOS射频功率放大器 | |
Jia et al. | A 32.9% PAE, 15.3 dBm, 21.6–41.6 GHz power amplifier in 65nm CMOS using coupled resonators | |
CN204697010U (zh) | 宽带低噪声放大器 | |
CN104660185A (zh) | 一种低功耗超宽带低噪声放大器 | |
CN107707203A (zh) | 一种采用电感抵消技术的超宽带放大器电路 | |
CN102255626B (zh) | 一种基于∏型网络带有静电放电保护的毫米波频段接收机 | |
WO2004013960A1 (en) | Hybrid structure for distributed power amplifiers | |
Hameau et al. | Radio-frequency circuits integration using CMOS SOI 0.25 µm technology | |
US8643427B2 (en) | Switching device | |
Radpour et al. | An LNA with input power match from 6.1 to 38.6 GHz, the noise-figure minimum of 1.9 dB, and employing back gate for matching | |
CN105024652B (zh) | 一种基于65nm CMOS工艺的81‑86GHz全集成差分功率放大器 | |
CN116317971A (zh) | 一种基于cmos工艺的低功耗高增益低噪声放大器 | |
US7268627B2 (en) | Pre-matching of distributed and push-pull power transistors | |
Wang et al. | Design of 24-GHz high-gain receiver front-end utilizing ESD-split input matching network |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20121010 Termination date: 20151104 |
|
EXPY | Termination of patent right or utility model |