[go: up one dir, main page]

CN101534601B - 用于印刷电路板的走线载体 - Google Patents

用于印刷电路板的走线载体 Download PDF

Info

Publication number
CN101534601B
CN101534601B CN2008100860341A CN200810086034A CN101534601B CN 101534601 B CN101534601 B CN 101534601B CN 2008100860341 A CN2008100860341 A CN 2008100860341A CN 200810086034 A CN200810086034 A CN 200810086034A CN 101534601 B CN101534601 B CN 101534601B
Authority
CN
China
Prior art keywords
insulated tube
printed circuit
circuit board
wiring
pcb
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2008100860341A
Other languages
English (en)
Other versions
CN101534601A (zh
Inventor
丘玉环
范文纲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Li Chunli
Xu Zhanchao
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to CN2008100860341A priority Critical patent/CN101534601B/zh
Publication of CN101534601A publication Critical patent/CN101534601A/zh
Application granted granted Critical
Publication of CN101534601B publication Critical patent/CN101534601B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Slot Machines And Peripheral Devices (AREA)

Abstract

本发明公开了一种用于印刷电路板的走线载体,其包括有第一绝缘管、第二绝缘管、走线对及密封空心绝缘柱体。上述的走线对穿设于第一绝缘管与第二绝缘管,并在第一绝缘管与第二绝缘管的内部空间卷绕。密封空心绝缘柱体用以包覆第一绝缘管、第二绝缘管及走线对,但外露走线对的四端。

Description

用于印刷电路板的走线载体
技术领域
本发明是有关于一种走线载体,且特别是有关于一种可节省布局设计的平面走线空间的走线载体。
背景技术
在印刷电路板布局设计(Printed Circuit Board Layout Design)当中,设计者经常会面临到走线空间不足的问题,因此总是得想尽办法从原有的布局设计中再挤出一些多余的空间,有时,甚至得大费周章地变更布局设计,才得以解决。
然而,由于高速信号的走线对于走线长度及走线空间的要求越来越严格,举例来说,第二代双倍数据速率(Double Data Rate 2,DDR2)存储器及第三代双倍数据速率(Double Data Rate 3,DDR3)存储器所使用的数据选取信号(为一种差分信号,亦称为DQS信号)的走线便是如此。关于这类高速信号走线的走线空间特别难掌握,因此走线空间不足的问题一直没有得到很好、且有效的解决,同时,这种问题也使得高速信号走线的信号传输品质受到了一定程度的影响。
发明内容
本发明提供一种用于印刷电路板的走线载体,其可节省布局设计的平面走线空间。
本发明提出一种用于印刷电路板的走线载体,其包括有第一绝缘管、第二绝缘管、走线对及密封空心绝缘柱体。上述的走线对穿设于第一绝缘管与第二绝缘管,并在第一绝缘管与第二绝缘管的内部空间卷绕。密封空心绝缘柱体用以包覆第一绝缘管、第二绝缘管及走线对,但外露走线对的四端。
在本发明的一实施例中,上述的第一绝缘管、第二绝缘管及密封空心绝缘柱体的长轴延伸方向相同,第一绝缘管与第二绝缘管的大小相同,密封空心绝缘柱体的半径为第一绝缘管的半径的二倍,且走线对为贴着第一绝缘管及第二绝缘管的内璧而卷绕。
在本发明的一实施例中,上述的密封空心绝缘柱体的外表面还具有四个接垫,且走线对的每一端还透过上述四个接垫的其中之一而外露于密封空心绝缘柱体。
在本发明的一实施例中,上述的第一绝缘管及第二绝缘管皆以A=B+C+(1/2)S式所述方式设计,其中A表示为第一绝缘管的半径,B表示为上述的接垫的厚度,C表示为第一绝缘管的管璧厚度,而S表示为走线对与其他走线之间所要求的最小间距。
在本发明的一实施例中,上述的走线对所卷绕出来的线圈圈距亦为S。
本发明因设计一由二个绝缘管、一走线对及一密封空心绝缘柱体所组成的走线载体,并透过将走线对在上述二个绝缘管的内部空间卷绕,故可让使用者利用走线载体中的走线对来取代原本需要在印刷电路板上布局的走线。如此一来,便可达到三维空间走线,进而节省布局设计的平面走线空间,同时解决走线空间不足的问题。此外,若是以走线载体中的走线对来取代原始布局设计中的高速信号线对,则可通过一特定公式计算得到上述二个绝缘管的半径,并依预定的线圈圈距卷绕上述走线对,以避免信号干扰。
为让本发明的上述特征和优点能更明显易懂,下文特举较佳实施例,并配合附图,作详细说明如下。
附图说明
图1为依照本发明一实施例的走线载体的结构透视图。
图2绘示原本要需在印刷电路板顶层布局的数据选取信号的高速信号走线对的示意图。
图3为以走线载体来取代图2的高速信号走线对的示意图。
具体实施方式
为了让使用者更容易地了解本发明,以下实施例将先以走线载体中的走线对来取代第二代双倍数据速率存储器或第三代双倍数据速率存储器所使用的数据选取信号的高速信号走线对为例。
图1即绘示依照本发明一实施例的走线载体的结构透视图。此走线载体包括有绝缘管102及104、由走线106及108所组成的走线对,以及密封空心绝缘柱体110。上述的走线对穿设于绝缘管102及104,并在这二个绝缘管的内部空间卷绕。密封空心绝缘柱体110用以包覆绝缘管102及104及上述的走线对,此密封空心绝缘柱体110的外表面具有四个接垫(如标示112所示),且走线对的每一端透过上述四个接垫的其中之一而外露于密封空心绝缘柱体110。须注意的是,由于走线106及108用以组成走线对,故这二条走线应彼此平行。
在此例中,绝缘管102及104、密封空心绝缘柱体110的长轴延伸方向皆设计为相同,也就是皆朝箭头所指的方向,而绝缘管102及104二者的大小相同,密封空心绝缘柱体110的半径为绝缘管102的半径的二倍,且走线对为贴着绝缘管102及104的内璧而卷绕。此外,绝缘管102及104皆以下列式(1)所述方式设计:
A=B+C+(1/2)S    式(1)
,其中A表示为绝缘管102的半径,B表示为上述的接垫的厚度,C表示为绝缘管102的管璧厚度,而S表示为上述的走线对与其他走线之间所要求的最小间距。为了避免走线对本身的信号干扰,上述走线对所卷绕出来的线圈圈距最好也为S。
图2绘示原本需要在印刷电路板顶层布局的数据选取信号的高速信号走线对的示意图。在图2中,标示202表示印刷电路板,而由标示204及206所表示的二条平行走线即为数据选取信号的高速信号走线对。由图2可知,此高速信号走线对占用了大量的平面走线空间。因此,使用者便可采用图1所示的走线载体来取代此高速信号走线对的大部分线段,结果如图3所示。图3为以走线载体来取代图2的高速信号走线对的示意图。请参照图3,此图中的标示202仍是表示印刷电路板,而标示204及206所表示的二条平行走线也仍为数据选取信号的高速信号走线对,至于标示208则表示为图1的走线载体。由于此高速信号走线对所传输的信号可透过走线载体208中的走线对来传导,因此便节省了高速信号走线对原来所需占用的平面走线空间(如标示210所示),有效解决了印刷电路板的平面走线空间贫瘠的问题。
当然,假若走线载体中的走线对并非是用来取代高要求的高速信号走线对(例如数据选取信号的高速信号走线对),那么走线载体中的绝缘管、走线对的卷绕方式及密封空心绝缘柱体便不需要设计得如前述般地严谨。假若走线载体中的走线对是用来取代一般的非高速信号走线对,那么走线载体就可以采用较宽松的设计方式。在其他形式的变化应用方面,走线载体的二个绝缘管及密封空心绝缘柱体三者的长轴延伸方向也可以设计为不相同,而二个绝缘管的大小也可以不一样。此外,密封空心绝缘柱体的半径也可以不用设计为绝缘管的半径的二倍,而走线载体内的走线对也可不贴着二个绝缘管的内璧而卷绕。类似地,走线载体内的二个绝缘管亦可不用按照式(1)所述的方式来设计。
此外,本领域具有通常知识者应当知道,即使走线载体的密封空心绝缘柱体不具有接垫,那么只要使密封空心绝缘柱体仍然包覆二个绝缘管及走线对,但外露走线对的四端,亦可以实施。
在本发明中,走线载体的二个绝缘管及密封空心绝缘柱体的绝缘材料可以用树脂(pre-preg)来实现,而密封空心绝缘柱体的外表面的四个接垫则可采用铜箔来实现。另外,为了保证走线载体所传输的信号的完整性,使用者亦可在密封空心绝缘柱体的外表面包覆金属参考层,以再进一步隔绝外部干扰。然而,此金属参考层不能与外露于密封空心绝缘柱体的走线对的四端电性连接,亦不能与密封空心绝缘柱体的外表面的四个接垫电性连接。在作为金属参考层的材质当中,铝合金是一个较佳的选择。
虽然在上述提及的实施方式中,是利用走线载体中的走线对来取代原本需要在印刷电路板上布局的走线对,然而本设计还可扩展应用至非配对线的取代。另外,虽然在上述提及的实施方式中,是利用走线载体中的走线对来取代原本需要在印刷电路板顶层布局的走线,然而本设计亦可用来取代印刷电路板的底层,以及顶层与底层间的中间层的走线。
综上所述,本发明因设计一由二个绝缘管、一走线对及一密封空心绝缘柱体所组成的走线载体,并透过将走线对在上述二个绝缘管的内部空间卷绕,故可让使用者利用走线载体中的走线对来取代原本需要在印刷电路板上布局的走线。如此一来,便可达到三维空间走线,进而节省布局设计的平面走线空间,同时解决走线空间不足的问题。此外,若是以走线载体中的走线对来取代原始布局设计中的高速信号线对,则可通过一特定公式计算得到上述二个绝缘管的半径,并依预定的线圈圈距卷绕上述走线对,以避免信号干扰。为了保证走线载体所传输的信号的完整性,使用者亦可在密封空心绝缘柱体的外表面包覆金属参考层,以再进一步隔绝外部干扰。
虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许更动与润饰,因此本发明的保护范围当以权利要求所界定的为准。

Claims (9)

1.一种用于印刷电路板的走线载体,包括:
一第一绝缘管;
一第二绝缘管;
一走线对,穿设于该第一绝缘管与该第二绝缘管,并在该第一绝缘管与该第二绝缘管的内部空间卷绕;以及
一密封空心绝缘柱体,用以包覆该第一绝缘管、该第二绝缘管及该走线对,但外露该走线对的四端。
2.如权利要求1所述的用于印刷电路板的走线载体,其特征在于,该第一绝缘管、该第二绝缘管及该密封空心绝缘柱体的长轴延伸方向相同,该第一绝缘管与该第二绝缘管的大小相同,该密封空心绝缘柱体的半径为该第一绝缘管的半径的二倍,且该走线对为贴着该第一绝缘管及该第二绝缘管的内璧而卷绕。
3.如权利要求2所述的用于印刷电路板的走线载体,其特征在于,该密封空心绝缘柱体的外表面还具有四个接垫,且该走线对的每一端更透过上述四个接垫的其中之一而外露于该密封空心绝缘柱体。
4.如权利要求3所述的用于印刷电路板的走线载体,其特征在于,上述四个接垫皆为铜箔。
5.如权利要求3所述的用于印刷电路板的走线载体,其特征在于,该第一绝缘管以下式所述方式设计:
A=B+C+(1/2)S
,其中A表示为该第一绝缘管的半径,B表示为上述的接垫的厚度,C表示为该第一绝缘管的管璧厚度,而S表示为该走线对与其他走线之间所要求的最小间距。
6.如权利要求5所述的用于印刷电路板的走线载体,其特征在于,该走线对所卷绕出来的线圈圈距为S。
7.如权利要求1所述的用于印刷电路板的走线载体,其特征在于,该第一绝缘管、该第二绝缘管及该密封空心绝缘柱体的绝缘材料皆为树脂。
8.如权利要求1所述的用于印刷电路板的走线载体,其特征在于,该密封空心绝缘柱体的外表面还包覆一金属参考层,且该金属参考层不与外露于该密封空心绝缘柱体的该走线对的四端电性连接。
9.如权利要求8所述的用于印刷电路板的走线载体,其特征在于,该金属参考层的材质为铝合金。
CN2008100860341A 2008-03-10 2008-03-10 用于印刷电路板的走线载体 Expired - Fee Related CN101534601B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008100860341A CN101534601B (zh) 2008-03-10 2008-03-10 用于印刷电路板的走线载体

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008100860341A CN101534601B (zh) 2008-03-10 2008-03-10 用于印刷电路板的走线载体

Publications (2)

Publication Number Publication Date
CN101534601A CN101534601A (zh) 2009-09-16
CN101534601B true CN101534601B (zh) 2010-09-22

Family

ID=41104923

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008100860341A Expired - Fee Related CN101534601B (zh) 2008-03-10 2008-03-10 用于印刷电路板的走线载体

Country Status (1)

Country Link
CN (1) CN101534601B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN86108580A (zh) * 1985-12-27 1987-07-01 西尔库依特格拉普有限公司 电子线路人工布线装置
CN1154645A (zh) * 1995-09-14 1997-07-16 日本电气株式会社 多层印刷电路板
CN1479372A (zh) * 2003-06-13 2004-03-03 威盛电子股份有限公司 线路基板

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN86108580A (zh) * 1985-12-27 1987-07-01 西尔库依特格拉普有限公司 电子线路人工布线装置
CN1154645A (zh) * 1995-09-14 1997-07-16 日本电气株式会社 多层印刷电路板
CN1479372A (zh) * 2003-06-13 2004-03-03 威盛电子股份有限公司 线路基板

Also Published As

Publication number Publication date
CN101534601A (zh) 2009-09-16

Similar Documents

Publication Publication Date Title
TWI854931B (zh) 半導體裝置
JP5307088B2 (ja) 線材に対向可能に滑動して接触する線材巻装構造
US20100326706A1 (en) Electronic apparatus and flexible printed wiring board
JP2016027550A (ja) 多対ケーブル
WO2020057216A1 (zh) 一种内存信号测试板
CN103152980A (zh) 一种书夹式软硬结合线路板及其制作方法
JP4933318B2 (ja) 印刷回路基板アセンブリー及び該印刷回路基板アセンブリーを使用するインバーター
CN103338590A (zh) 软性电路板及其制造方法
CN101534601B (zh) 用于印刷电路板的走线载体
TW201547338A (zh) 軟性電路板的電力供應路徑結構
CN201830545U (zh) 印刷电路板
CN104349572A (zh) 印刷电路板
JP2007059323A (ja) 差動信号伝送ケーブル
US8044303B2 (en) Trace carrier
JP4772919B2 (ja) フレキシブルプリント配線板
JP7353467B2 (ja) 回路板
JP6466305B2 (ja) 電子パッケージ用の電気インターコネクト
CN104093266B (zh) 一种用于印刷电路板过孔的阻抗匹配和信号屏蔽装置
CN201087884Y (zh) 可挠性传输线固定结构
CN206212412U (zh) 拼板加强型柔性电路板
CN205488527U (zh) 一种小型化nfc天线
CN106604520B (zh) 印刷电路板结构
CN201146080Y (zh) 一种简约型dvi信号线
JP2010073463A (ja) 高速差動ケーブル
CN205546177U (zh) 一种阻抗板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CB03 Change of inventor or designer information
CB03 Change of inventor or designer information

Inventor after: Li Chunli

Inventor after: Xu Zhanchao

Inventor before: Qiu Yuhuan

Inventor before: Fan Wengang

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20170413

Address after: Jilin province Baishan City Hunjiang District Tong Gou street seven Wei Group

Co-patentee after: Xu Zhanchao

Patentee after: Li Chunli

Address before: Taipei City, Taiwan Chinese Shilin District Hougang Street No. 66

Patentee before: Inventec Corporation

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100922

Termination date: 20180310