CN101521825B - 图像处理装置及其方法 - Google Patents
图像处理装置及其方法 Download PDFInfo
- Publication number
- CN101521825B CN101521825B CN2008100823060A CN200810082306A CN101521825B CN 101521825 B CN101521825 B CN 101521825B CN 2008100823060 A CN2008100823060 A CN 2008100823060A CN 200810082306 A CN200810082306 A CN 200810082306A CN 101521825 B CN101521825 B CN 101521825B
- Authority
- CN
- China
- Prior art keywords
- signal
- analog
- voltage
- digital
- image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012545 processing Methods 0.000 title claims abstract description 39
- 238000000034 method Methods 0.000 title description 9
- 239000003990 capacitor Substances 0.000 claims abstract description 13
- 238000006243 chemical reaction Methods 0.000 claims description 25
- 230000001360 synchronised effect Effects 0.000 claims description 20
- 238000003672 processing method Methods 0.000 claims description 4
- 238000000605 extraction Methods 0.000 claims description 3
- 238000005070 sampling Methods 0.000 claims description 3
- 239000000872 buffer Substances 0.000 description 21
- 230000008878 coupling Effects 0.000 description 17
- 238000010168 coupling process Methods 0.000 description 17
- 238000005859 coupling reaction Methods 0.000 description 17
- 238000010586 diagram Methods 0.000 description 12
- 230000007246 mechanism Effects 0.000 description 10
- 238000012937 correction Methods 0.000 description 5
- 238000013461 design Methods 0.000 description 4
- 230000000737 periodic effect Effects 0.000 description 4
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 230000000052 comparative effect Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000003139 buffering effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
Images
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
本发明提供一种图像处理装置,包含输入单元以及直流输入模拟前端电路。本发明舍弃了在输入单元中设置电容器,以及,舍弃了在直流输入模拟前端电路中设置嵌位器。通过选择适当的比较电压,并加入电压转换器或补偿电路,本发明依然能达到产生正确的数字信号的目的。
Description
技术领域
本发明有关于显示系统,尤有关于一种图像处理装置及其方法。
背景技术
传统显示系统的模拟前端电路分为二大类,第一类是不需解码器(decoder)的液晶显示控制器(liquid crystal display controller)所用的模拟前端电路,用以接收从计算机的显示卡(VGA card)输出的红色(R)、绿色(G)、蓝色(B)三个图像模拟信号。第二类是需解码器的视频(video)解码器所用的模拟前端电路,用以接收从谐调器(tuner)、或数字视频影碟播放机(DVDplayer)等视频数据源系统所传来的信号。而上述从视频数据源系统所传来的信号又分为下列三种视频格式:第一种是AV端子信号,只包含一条CVBS信号线;第二种是S端子信号,包含Y(brightness)、C(color)两条信号线;第三种是色差端子信号,包含Y、Pr、Pb三条信号线。
传统上模拟前端电路都会使用交流耦合(AC coupling)与嵌位(clamping)的机制,以显示卡所馈入的R、G、B图像模拟信号为例,该些信号的直流电平(DC level)因为无法通过输入单元中的交流耦合电容,所以,模拟前端电路必须利用嵌位器来重建图像模拟信号的直流电平。一般而言,交流耦合与嵌位的机制是为了重建图像模拟信号的直流电平,其缺点是直流电平的重建通常需要一段时间才能稳定(settle down),无法立即反应图像模拟信号直流电平的变化。
依据模拟前端电路所接收的图像模拟信号的类型来看,嵌位器的结构可分为下列两种:
第一种是电压型嵌位器,一般适用于处理R、G、B图像模拟信号,或者是Y、Pr、Pb色差端子信号。电压型嵌位器是由一个开关SW连接重建电压Vres所组成,而开关SW的导通与关闭是由嵌位信号所控制。当开关SW导通时,重建电压Vres会对交流耦合电容充电至Vres的电位。
第二种是为电流型嵌位器,一般适用于处理Y、Pr、Pb色差端子信号、AV端子信号与S端子信号。电流型嵌位器是由二个串接的开关SW1、SW2分别连接至电流源I_up与电流源I_dn所组成,而开关SW1的导通与关闭由嵌位信号clamp_up所控制,开关SW2的导通与关闭由嵌位信号clamp_dn所控制。电路设计者通过调整嵌位信号clamp_up、clamp_dn的脉波宽度与导通时间点会在二个串接开关的连接点建立一个直流电压,该连接点的电压再对交流耦合电容充电至一个预设电位。
实际上,不论设置任何型态嵌位器,只要是结合了交流耦合机制的图像处理装置,就会存在无法立即反应图像模拟信号的直流电平变化的问题。甚至,当图像模拟信号包含为同步在绿(synchronization on green,SOG)信号时,电路中会多一个分支,该分支包含交流耦合电容与同步在绿电路,而同步在绿电路接收图像模拟信号SOG后,利用内建的自动嵌位器(auto-clamper)重建SOG图像模拟信号的直流电平之后,撷取并输出其中的同步信号,该撷取出的同步信号是水平同步信号HS与垂直同步VS信号的混合信号HS+VS。所以,实际上SOG分支亦使用了交流耦合与嵌位的机制,因此同样有无法立即反应图像模拟信号SOG的直流电平变化的问题。
传统上模拟前端电路中除了使用上述交流耦合与嵌位的机制,通常也会搭配输入缓冲器来使用,以作为已重建直流电平的图像模拟信号的一个数据缓冲,及防止图像模拟信号已重建的直流电平被拉走。而该输入缓冲器是由模拟电路所完成,且输入缓冲器的特色是输入阻抗(impedance)无限大,输出有很强的驱动力,然而,在模拟前端电路中设置输入缓冲器而产生的问题是:具有高输入阻抗的输入缓冲器的电路不易设计。
为了解决嵌位机制运作中,直流电平的重建需要一段时间才能稳定,无法立即反应图像模拟信号的直流电平的变化,也为了解决高输入阻抗输入缓冲器的不易设计的问题,故提出本发明。
发明内容
有鉴于上述问题,本发明的目的为提供一种图像处理装置,以解决信号直流电平的重建需要一段时间才能稳定,以及高输入阻抗输入缓冲器不易设计的问题。
为达成上述目的,本发明的图像处理装置是用以接收至少一图像模拟信号,并产生至少一数字信号,该图像处理装置包含输入单元以及直流输入模拟前端电路。输入单元用以接收该图像模拟信号,其中,该输入单元不包含电容器。直流输入模拟前端电路是电气连接(Coupled To)该输入单元,其中该直流输入模拟前端电路包含至少一转换电路、一能隙电压参考电路以及一时钟产生器,每一转换电路至少包含一模拟至数字转换器,且每一转换电路均不包含嵌位器。其中,该模拟至数字转换器包含二输入端,用以分别自该输入单元接收该图像模拟信号以及比较电压,并且根据时钟信号将该二输入端的电压差转换成该数字信号。其中,该能隙电压参考电路产生参考电压,以提供给该模拟至数字转换器,用以调整全幅电压或偏压电流。其中,该时钟产生器用以产生该时钟信号作为取样之用。以及其中,该能隙电压参考电路产生的该参考电压用以动态调整比较电压的大小。
为达成上述目的,本发明还提供了一种图像处理方法,包含有:接收至少一图像模拟信号;调整前述图像模拟信号的直流电平;根据时钟信号,将该图像模拟信号以及比较电压的电压差转换成数字信号;对该数字信号执行嵌位运算,以产生补偿数字信号;以及动态调整该比较电压。
在本发明的第一实施例中,每一转换电路包含电压转换器(levelshifter)与模拟至数字转换器,电压转换器是用以调整前述图像模拟信号的直流电平。在本发明的第二与第三实施例中,每一转换电路包含模拟至数字转换器与补偿电路。第二实施例中的补偿电路是根据前述时钟信号与嵌位信号,对数字信号执行嵌位运算以产生补偿信号。在第三实施例中,当直流输入模拟前端电路接收到SOG或SOY图像模拟信号时,模拟至数字转换器先将其转换为SOG或SOY数字信号后,补偿电路先根据所接收的SOG或SOY数字信号进行同步信号撷取工作,以产生混合同步信号,之后,根据前述时钟信号与嵌位信号,再对SOG或SOY数字信号执行嵌位运算后,以产生补偿数字信号。
本发明特征在于输入单元中没有设置任何电容器,同时,在直流输入模拟前端电路中也没有设置任何嵌位器。所以,就没有交流耦合与嵌位机制在运作时需要一段时间才能稳定,而无法立即反应图像模拟信号的直流电平的变化的问题。本发明通过选择适当的比较电压,并加入电压转换器或补偿电路,依然能达到产生正确的数字信号的目的。因此,本发明由于没有设置任何电容器与嵌位器,使得输入缓冲器的设计更有弹性,甚至可以被删除,不但节省印刷电路板上的元件数目,更降低模拟电路的耗电与面积,同时也获得较佳的画质。
附图说明
图1为本发明图像处理装置的架构示意图。
图2A为本发明的第一实施例的架构示意图。
图2B为电压转换器的电路示意图。
图3为本发明的第二实施例的架构示意图。
图4为本发明的第三实施例的架构示意图。
图5为图像模拟信号R、SOG、B、混合同步信号HS+VS与嵌位信号clamp的时序图。
图号说明:
100、200、300、400 图像处理装置
111、121、131 嵌位器
112、122、132 输入缓冲器
113、123、133、413、423、433 模拟至数字转换器
140 能隙电压参考电路
150 时钟产生器
170 显示卡
180 输入单元
190、290、390、490 直流输入模拟前端电路
450 同步处理暨时钟产生器
11、12、13、21、22、23、31、32、33 转换电路
41、42、43 转换电路
211、221、231 电压转换器
314、324、334、434 补偿电路
具体实施方式
图1为本发明图像处理装置的基本架构图。本发明的图像处理装置100包含输入单元180与直流输入模拟前端电路190。该图像处理装置100用来处理从显示卡170馈入的至少一图像模拟信号R、G、或B,并产生至少一数字信号D1、D2、或D3。其中,输入单元180是设置在印刷电路板之上,而直流输入模拟前端电路190是设置于前述液晶显示控制器之中。
为达到直流输入的目的,本发明的输入单元180中不设置任何电容器,同时直流输入模拟前端电路190中亦不设置任何嵌位器,输入单元180在接收到由显示卡170馈入的图像模拟信号R、G、或B之后,随即传送(bypass)到直流输入模拟前端电路190。
对于传入输入单元180的图像模拟信号而言,其视频信号格式,除了上述从显示卡170馈入的图像模拟信号R、G、或B之外,亦包含由视频数据源系统(其中的数字/模拟转换器)所传来的信号(图未示),如CVBS信号、YC信号、YPrPb信号等,此时,图像处理装置100是属于电视系统或其它视频显示系统的一部分,而直流输入模拟前端电路190是设置在视频解码器(图未示)之中,输入单元180则设置在印刷电路板之上。但是本发明的应用并不以此为限,现存或将来发展出来的其它视频信号格式亦可适用于本发明的概念。以下为方便解释,将以输入单元180接收显示卡170馈入的图像模拟信号R、G、B为例作说明。
由显示卡170所输出的图像模拟信号(R、G、B),是利用定电流源(Iv1、Iv2、Iv3)等效,图像模拟信号(R、G、BPb)经由输入单元180被传送至直流输入模拟前端电路190以进行模拟数字转换工作。如图1所示,输入单元180于每一信号传输路径上分别设置一终端(termination)电阻(R12、R22、R32)(约75Ω)以避免信号反射。
直流输入模拟前端电路190包含三个模拟至数字转换器113、123、133、能隙电压参考电路140、时钟产生器150。三个模拟至数字转换器113、123、133分别接收由输入单元180馈入的图像模拟信号R、G、B之后进行模拟至数字转换,以产生相对应的数字信号D1、D2、D3。每一模拟至数字转换器包含正、负二个输入端,正端接收图像模拟信号(例如R),负端接收比较电压(例如Vcmp1),每一模拟至数字转换器是根据周期性的时钟信号CLK,将二个输入端的电压差(以模拟至数字转换器113为例,输入端的电压差=(R-Vcmp1),其余模拟数字转换器输入端的电压差则依此类推)转换成数字信号(例如D1)。另外,时钟产生器150提供周期性的时钟信号CLK给模拟数字转换器(113、123、133)作为取样之用,能隙电压参考电路140则产生参考电压Vref,以提供模拟至数字转换器(113、123、133)用来调整全幅(full scale)电压或偏压(bias)电流。
电路开发者可利用能隙电压参考电路140产生的参考电压Vref,或者是其它硬件电路、甚至以软件或固件的方式来动态调整比较电压Vcmp1、Vcmp2、Vcmp3的大小,在模拟至数字转换器113、123、133转换黑色电平信号时,可以调整模拟至数字转换器113、123、133的二个输入端的电压差使得模拟至数字转换器所解读出的数字值亦等于0(以下称之为调黑校正程序)。经过上述调黑校正程序之后,模拟至数字转换器113、123、133的输出端所解出来的数字信号值皆会落在0~255的范围(假设模拟至数字转换器为8位)之内,不会有偏移的现象发生。其中,偏移的现象是指原本应为0~255的解读范围,发生偏移后该解读范围却变成了6~255。
在已知技术中,因为使用交流耦合与嵌位的机制,所以必需搭配高输入阻抗以及高输出驱动力的输入缓冲器,以防止图像模拟信号已重建的直流电平被拉走。但是,由于本发明图像处理装置删除了交流耦合与嵌位的机制,而没有设置任何电容器与嵌位器,因此也没有设置输入缓冲器的必要性,可以节省已知图像处理装置中输入缓冲器所浪费的空间与成本,并减少电路的耗电与面积。本发明舍弃了旧有的交流耦合与嵌位的机制,而直接将图像模拟信号R、G、B馈入直流输入模拟前端电路190,再把电路190设定成每经过一段预设时间,就执行一次调黑校正程序,来动态调整比较电压Vcmp1、Vcmp2、Vcmp3的大小,以确保数字信号D1、D2、D3的正确性。
图2A为本发明的第一实施例的架构示意图。图2B为电压转换器的电路示意图。在此第一实施例中,图像处理装置200包含输入单元180与直流输入模拟前端电路290。直流输入模拟前端电路290包含三个相同的转换电路21、22、23、能隙电压参考电路140、时钟产生器150。每一转换电路(21、22、23)包含电压转换器(211、221、231)、输入缓冲器(112、122、132)、模拟至数字转换器(113、123、133)。图2A中的图像处理装置200与图1图像处理装置100的差异在于每一转换电路多了一个电压转换器与一个输入缓冲器。在此请注意,此输入缓冲器的设置仅为一实施例,本发明的范围不限于此,亦可不设置此输入缓冲器。因为从显示卡170经由缆线馈入的图像模拟信号R、G、B信号大小必定有某种程度的衰减(degrade),本发明利用电压转换器211、221、231来调整图像模拟信号R、G、B的直流电平,在分别将图像模拟信号R、G、B的直流电压往上拉抬后,产生拉抬信号F1、F2、F3。接着,拉抬信号F1、F2、F3与比较电压Vcmp1、Vcmp2、Vcmp3再分别传送至输入缓冲器112、122、132作缓冲处理。其次,输入缓冲器112同时将拉抬信号F1与比较电压Vcmp1传送至模拟至数字转换器113、输入缓冲器122同时将拉抬信号F2与比较电压Vcmp2传送至模拟至数字转换器123、输入缓冲器132同时将拉抬信号F3与比较电压Vcmp3传送至模拟至数字转换器133。最后,模拟至数字转换器113将二个输入端的电压差(F1-Vcmp1)转换成数字信号D1,模拟至数字转换器123将二个输入端的电压差(F2-Vcmp2)转换成数字信号D2、模拟至数字转换器133将二个输入端的电压差(F3-Vcmp3)转换成数字信号D3。其中,若输入信号为负电压,必须将其抬升至正电压,则可利用一定电流源IM连接P信道晶体管M来作为电压转换器(如图2B所示)。
相较于直流输入模拟前端电路190,本发明的第一实施例增加了电压转换器的设置,使模拟至数字转换器(113、123、133)在调整的二个输入端的电压差时,不仅可调整比较电压,也可调整图像模拟信号的直流电平,大大增加了调整的弹性。本发明的第一实施例通过适当地选择电压转换器211、221、231所拉抬的直流电平与调整比较电压Vcmp1、Vcmp2、Vcmp3的大小,在模拟至数字转换器113、123、133转换(或校正)黑色电平信号时,可以调整模拟至数字转换器113、123、133的二个输入端的电压差使得模拟至数字转换器所解出的数字值等于0,因此,经过上述调黑校正程序之后,模拟至数字转换器113、123、133接收后续图像模拟信号并进行模拟至数字工作之后,在增益范围(Gain Range)正确的情况下,所产生的数字值(D1、D2、D3)就会落在0~255的范围内(假设模拟至数字转换器为8位)。
图3为本发明的第二实施例的架构示意图。根据本发明,第二实施例的图像处理装置300包含输入单元180与直流输入模拟前端电路390。直流输入模拟前端电路390包含三个相同的转换电路31、32、33、能隙电压参考电路140(图中未显示)、时钟产生器150。每一转换电路包含模拟至数字转换器(113、123、133)以及补偿电路(314、324、334)。其中,输入模拟至数字转换器113的比较电压Vcmp1是利用可变电流源Ip1连接电阻R13的电路所产生,输入模拟至数字转换器123的比较电压Vcmp2是利用可变电流源Ip2连接电阻R23的电路所产生,输入模拟至数字转换器133的比较电压Vcmp3是利用可变电流源Ip3连接电阻R33的电路所产生。
假设电路出现最坏的情况,也就是模拟至数字转换器113、123、133在上述调黑校正程序后,无法通过调整比较电压Vcmp1、Vcmp2、Vcmp3,使得模拟至数字转换器所解出的数字值为0,第二实施例另外提供数字的补偿电路314、324、334,是根据时钟信号CLK与嵌位信号clamp,分别对数字信号D1、D2、D3执行嵌位运算,以确保产生正确的补偿数字信号D1’、D2’、D3’。例如:假设模拟至数字转换器113、123、133的输出端所解出来的数字信号值D1、D2、D3为10~255的范围(假设模拟至数字转换器为8位),而造成这样的结果的原因是Vcmp1、Vcmp2、Vcmp3未设定正确,或是模拟至数字转换器本身有非理想特性。此时,最保险的作法就是利用补偿电路(314、324、334),一方面根据时钟信号CLK来捕捉数字信号D1、D2、D3输出的时序(timing),另一方面也利用嵌位信号clamp的脉冲来校正黑色电平,使得数字信号D1、D2、D3在分别通过补偿电路314、324、334之后,保证能产生正确的补偿数字信号D1’、D2’、D3’,以上的作法可称之为数字域(digital domain)的直流重建。根据本发明,第一与第二实施例皆适用于接收不包含SOG或SOY的图像模拟信号,也就是原色图像信号(R、G、B)。以下的第三实施例则适用于接收包含SOG或SOY的图像模拟信号,例如图像模拟信号R、SOG、B,或者图像模拟信号SOY、Pr、Pb,或CVBS信号、或(Y、C)信号。
图4为本发明的第三实施例的架构示意图。图5为图像模拟信号R、SOG、B、混合同步信号HS+VS与嵌位信号clamp的时序图。
由于本发明的特色在于输入单元中没有设置任何电容器,同时,在直流输入模拟前端电路中没有设置任何嵌位器,而将图像模拟信号直接输入直流输入模拟前端电路中,所以,本发明的第三实施例在接收图像模拟信号SOG(或SOY)来撷取混合同步信号HS+VS时,也同时摒弃了传统SOG(或SOY)分支(包含交流耦合电容与同步在绿电路)的交流耦合与嵌位的方式,而将原先SOG(或SOY)分支的工作也纳入补偿电路434之中,令补偿电路434一并实施撷取混合同步信号HS+VS的工作。以下则以图像处理装置400接收图像模拟信号R、B、SOG为例说明第三实施例的运作方式。
参考图4,第三实施例的图像处理装置400包含输入单元180与直流输入模拟前端电路490。直流输入模拟前端电路490包含三个转换电路41、42、43与同步处理暨时钟产生器450。每一转换电路(41、42、43)包含一模拟至数字转换器(413、423、433)以及一补偿电路(314、324、434)。本实施例中的模拟至数字转换器(413、423、433)与其它模拟至数字转换器(113、123、133)之间的差异是,模拟至数字转换器(413、423、433)的输入的电压范围变大。已知技术中,经过交流耦合与嵌位器的图像模拟信号R、B的电压范围约在0~750mV(如图5所示),而图像模拟信号SOG的电压范围增加到-300mV~750mV,因此模拟至数字转换器(413、423、433)的解码位数(或解析位)必须增加,例如从原先的8位增加至10位,否则图像的质量或分辨率势必变差。至于输入单元180、转换电路41、42的运作与图3相同,不再重复说明。
转换电路43的模拟至数字转换器433接收图像模拟信号SOG之后,进行模拟数字转换以产生数字信号D3。电路运作方式是,补偿电路434接收数字信号D3后,必须先把混合同步信号HS+VS撷取出来并传送到同步处理暨时钟产生器450,而同步处理暨时钟产生器450在接收混合同步信号HS+VS之后,首先产生同步信号HS、同步信号VS以及嵌位信号clamp,再根据二个同步信号HS、VS来产生周期性的时钟信号CLK以提供给补偿电路(314、324、434)。接着,补偿电路434再根据时钟信号CLK与嵌位信号clamp,对数字信号D3执行嵌位运算,以产生补偿数字信号D3’。
根据本发明,补偿电路434分为二个部分,包含同步信号撷取单元与嵌位单元(图中未显示),同步信号撷取单元主要工作在撷取数字信号D3之中的同步信号信号以产生混合同步信号HS+VS,嵌位单元则根据同步处理暨时钟产生器450所产生的时钟信号CLK与嵌位信号clamp,再对数字信号D3执行嵌位运算。假设模拟至数字转换器413、423、433均为10位,输出信号D3的数字值0~250代表图像模拟信号SOG中「凹槽」的电压范围-300mV~0,输出信号D3的数字值250~1023代表图像模拟信号SOG中「图像数据」的电压范围0~750mV。电路初始化时,补偿电路434的撷取同步信号撷取单元先被设定一个比较值(例如125)(替代原先SOG电路中比较器的功能),以便把混合同步信号HS+VS撷取出来,在一段预设时间内,假如同步信号撷取单元所接收到的信号值皆低于125,表示「凹槽」已经到达,同步信号撷取单元随即将原本低电位的混合同步信号HS+VS的电压设为1,直到「凹槽」结束,再将混合同步信号HS+VS的电压设回0,同时,混合同步信号HS+VS亦被传送到同步处理暨时钟产生器450以产生嵌位信号clamp与周期性的时钟信号CLK。
假设数字信号D1、D2、D3的数字值250~1023代表图像模拟信号R、B、SOG中「图像数据」的电压范围0~750mV,补偿电路314、324以及补偿电路434的嵌位单元再根据时钟信号CLK来捕捉数字信号D1、D2、D3输出的时序,并利用嵌位信号clamp的脉冲来校正黑色电平,使得数字信号D1、D2、D3在通过补偿电路314、324、434之后,产生正确的补偿数字信号D1’、D2’、D3’(例如其数字值一致调回到0~255)。
以上虽以实施例说明本发明,但并不因此限定本发明的范围,只要不脱离本发明的要旨,本领域技术人员可进行各种变形或变更。
Claims (9)
1.一种图像处理装置,用以接收至少一图像模拟信号,并产生至少一数字信号,该图像处理装置包含:
输入单元,用以接收该图像模拟信号,其中该输入单元不包含电容器;以及
直流输入模拟前端电路,是电气连接该输入单元,其中该直流输入模拟前端电路包含至少一转换电路、一能隙电压参考电路以及一时钟产生器,每一转换电路至少包含一模拟至数字转换器,且每一转换电路均不包含嵌位器,
其中,该模拟至数字转换器包含二输入端,用以分别自该输入单元接收该图像模拟信号以及比较电压,并且根据时钟信号将该二输入端的电压差转换成该数字信号,
其中,该能隙电压参考电路产生参考电压,以提供给该模拟至数字转换器,用以调整全幅电压或偏压电流,
其中,该时钟产生器用以产生该时钟信号作为取样之用,以及
其中,该能隙电压参考电路产生的该参考电压用以动态调整比较电压的大小。
2.根据权利要求1所述的图像处理装置,其中每一转换电路还包含电压转换器,用以调整前述图像模拟信号的直流电平。
3.根据权利要求2所述的图像处理装置,其中前述电压转换器包含:
定电流源;以及
晶体管,栅极接收前述图像模拟信号,源极连接至该电流源与前述模拟至数字转换器,漏极接地。
4.根据权利要求1所述的图像处理装置,其中前述每一转换电路还包含补偿电路,是设置于该模拟至数字转换器的后级,并根据该时钟信号与嵌位信号,对前述数字信号执行嵌位运算,以产生补偿数字信号。
5.根据权利要求4所述的图像处理装置,其中,该时钟产生器为同步处理暨时钟产生器,接收混合同步信号,以产生该时钟信号与该嵌位信号。
6.根据权利要求1所述的图像处理装置,其中每一转换电路还包含:
可变电流源;以及
电阻,连接至该可变电流源,该电阻与该可变电流源的连接点产生该比较电压。
7.一种图像处理方法,包含有:
接收至少一图像模拟信号;
调整前述图像模拟信号的直流电平;
根据时钟信号,将该图像模拟信号以及比较电压的电压差转换成数字信号;
对该数字信号执行嵌位运算,以产生补偿数字信号;以及
动态调整该比较电压。
8.根据权利要求7所述的图像处理方法,还包含:
产生参考电压;以及
利用该参考电压来调整该比较电压。
9.根据权利要求7所述的图像处理方法,还包含:
接收该数字信号并进行同步信号撷取处理以产生混合同步信号;以及
根据该时钟信号与嵌位信号,对该数字信号执行该嵌位运算,以产生该补偿数字信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008100823060A CN101521825B (zh) | 2008-02-29 | 2008-02-29 | 图像处理装置及其方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008100823060A CN101521825B (zh) | 2008-02-29 | 2008-02-29 | 图像处理装置及其方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101521825A CN101521825A (zh) | 2009-09-02 |
CN101521825B true CN101521825B (zh) | 2011-12-07 |
Family
ID=41082159
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2008100823060A Active CN101521825B (zh) | 2008-02-29 | 2008-02-29 | 图像处理装置及其方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101521825B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201232218A (en) * | 2011-01-28 | 2012-08-01 | Infinno Technology Corp | Automatic adjusting protection and detection circuit for power supply |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1482804A (zh) * | 2002-08-13 | 2004-03-17 | 三星电子株式会社 | 数字视频系统中的a/d转换的装置和方法 |
CN1549580A (zh) * | 2003-05-22 | 2004-11-24 | ���Ű뵼��ɷ�����˾ | 数字显示器的影像处理装置 |
-
2008
- 2008-02-29 CN CN2008100823060A patent/CN101521825B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1482804A (zh) * | 2002-08-13 | 2004-03-17 | 三星电子株式会社 | 数字视频系统中的a/d转换的装置和方法 |
CN1549580A (zh) * | 2003-05-22 | 2004-11-24 | ���Ű뵼��ɷ�����˾ | 数字显示器的影像处理装置 |
Also Published As
Publication number | Publication date |
---|---|
CN101521825A (zh) | 2009-09-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9402062B2 (en) | Digital television chip, system and method thereof | |
US8284087B2 (en) | System and method for detecting accessory connection and accessory class | |
US8184028B2 (en) | Video data source system | |
US20120001055A1 (en) | Ramp signal generator and image sensor | |
KR101903527B1 (ko) | 데이터 구동부, 이의 구동 방법 및 데이터 구동부를 포함하는 표시 장치 | |
US20110069236A1 (en) | Method and apparatus for dc restoration using feedback | |
US7545299B2 (en) | Analog front end device | |
CN1614894A (zh) | 具有模拟至数字转换器的视频信号处理系统及其校准方法 | |
CN101521825B (zh) | 图像处理装置及其方法 | |
US8130422B2 (en) | Image processing device and method thereof | |
CN102905048B (zh) | 光电变换器、图像读取装置以及图像读取方法 | |
US20080032658A1 (en) | Analog front end device | |
US20080036640A1 (en) | Pseudo-differential analog front end circuit and image processing device | |
US6490005B1 (en) | Video analog-to-digital converter | |
US8290065B2 (en) | Image processing system | |
CN101499254A (zh) | 在显示系统中使用温度检测器减少热漂移现象 | |
CN101257570A (zh) | 消隐脉冲电平控制电路 | |
CN105096908B (zh) | 用来产生显示设备中水平同步信号的电路及相关的方法 | |
CN101452678B (zh) | 虚拟差动模拟前端电路以及图像处理装置 | |
CN107027034B (zh) | 模拟视频信号提供电路 | |
CN106160725A (zh) | 输出电路与侦测负载是否连接于对应于输出电路的连接端口的方法 | |
US9501999B2 (en) | Circuit for generating horizontal synchronizing signal of display and associated method | |
CN101739996A (zh) | 直流电位重建方法及装置 | |
JP2002344771A (ja) | 画像信号処理装置及び画像表示装置 | |
JPH0823478A (ja) | 固体撮像装置の出力回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |