CN101494040B - 用于驱动一液晶显示面板的驱动装置 - Google Patents
用于驱动一液晶显示面板的驱动装置 Download PDFInfo
- Publication number
- CN101494040B CN101494040B CN 200910117826 CN200910117826A CN101494040B CN 101494040 B CN101494040 B CN 101494040B CN 200910117826 CN200910117826 CN 200910117826 CN 200910117826 A CN200910117826 A CN 200910117826A CN 101494040 B CN101494040 B CN 101494040B
- Authority
- CN
- China
- Prior art keywords
- coupled
- source
- group
- transmission lines
- circuits
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一种用于驱动一液晶显示面板的驱动装置,其包含时序控制器、多对传输线、多个源极驱动电路、多个终端电阻以及多个辅助电阻。时序控制器用以产生多个差动信号经多个输出端口输出。每一个输出端口包含二个输出端以输出一对应差动信号。每一对传输线耦接于时序控制器以接收一对应差动信号。每一个源极驱动电路耦接于多对传输线以接收多个差动信号,并据以产生多个数据信号。每一个终端电阻耦接于相对应的一对传输线的二终端之间。每一个辅助电阻耦接于时序控制器的一对应输出端口的二输出端之间。
Description
技术领域
本发明涉及一种驱动装置,尤指一种用于驱动一液晶显示面板的驱动装置。
背景技术
液晶显示装置(Liquid Crystal Display;LCD)是目前广泛使用的一种平面显示器,其具有外型轻薄、省电以及无辐射等优点。液晶显示装置的工作原理为利用改变液晶层两端的电压差来改变液晶层内的液晶分子的排列状态,用以改变液晶层的透光性,再配合背光模块所提供的光源以显示影像。一般而言,液晶显示装置包含驱动装置及液晶显示面板。驱动装置用来根据影像信号、水平同步(Horizontal Synchronization)信号、垂直同步(Vertical Synchronization)信号、数据致能(Data Enable)信号、及时钟脉冲信号等以提供多个数据信号馈入至液晶显示面板。
由于具高色彩深度(High Color Depth)、高解析度(High Resolution)及高画面更新频率(High Frame Rate)的液晶显示装置的开发,驱动影像显示的操作频率也越来越高。然而,在公知液晶显示装置的驱动装置的运作中,多个源极驱动器所接收的差动信号的信号品质低落且信号品质不平均,为了迁就接收信号品质最差的源极驱动器,传输频率必需要降低以使驱动装置可正常运作,所以不适合于高频操作。换句话说,低信号品质的差动信号并不适用于高工作频率的信号传输,例如对200皮秒(pico-second)的周期抖动范围(Period Jitter Range)而言,在100MHz的操作频率中,仍可正常运作,但是在1GHz的操作频率中,就可能会导致1GHz的传输介面完全收不到信号。亦即,传输介面的操作频率越高,则噪声容忍度越低,而且更容易因为低信号传输品质导致错误的信号电位(Level)判断或几乎无法分辨所接收差动信号的每一数据比特。
发明内容
依据本发明的实施例,其公开一种用于驱动一液晶显示面板的驱动装置,包含时序控制器、多对传输线、多个源极驱动电路、多个终端电阻以及多个辅助电阻。时序控制器用以产生多个差动信号。时序控制器包含多个输出端口,每一个输出端口包含二输出端以输出对应差动信号。每一对传输线包含二传输线分别耦接于时序控制器的对应输出端口的二输出端以接收对应差动信号。多个源极驱动电路用以根据多个差动信号产生多个数据信号馈入至液晶显示面板。每一个源极驱动电路耦接于多对传输线以接收多个差动信号。每一个源极驱动电路包含多个输入端口,每一个输入端口包含二输入端耦接于相对应的一对传输线。每一个终端电阻耦接于相对应的一对传输线的二终端之间。多个第一辅助电阻分别耦接于时序控制器与多个源极驱动电路之间的多传输线。
依据本发明的实施例,其另公开一种用于驱动一液晶显示面板的驱动装置,包含时序控制器、多对传输线、多个源极驱动电路以及多个终端电阻。时序控制器用以产生多个差动信号。时序控制器包含多个输出端口,每一个输出端口包含二输出端以输出对应差动信号。每一对传输线包含二传输线分别耦接于时序控制器的对应输出端口的二输出端以接收对应差动信号。多个源极驱动电路用以根据多个差动信号产生多个数据信号馈入至液晶显示面板。每一个源极驱动电路耦接于多对传输线以接收多个差动信号。每一个源极驱动电路包含多个输入端口,每一个输入端口包含二输入端耦接于相对应的一对传输线。每一个第一终端电阻耦接于多个源极驱动电路的第一源极驱动电路的对应输入端口的二输入端之间,其中第一源极驱动电路耦接于多条对传输线的多个终端。
依据本发明的实施例,其另公开一种用于驱动一液晶显示面板的驱动装置,包含时序控制器、多对传输线、多个源极驱动电路以及多个终端电阻。
时序控制器用以产生多个差动信号。时序控制器包含多个差动信号传送器及多个辅助电阻。每一个差动信号传送器包含二输出端,用以输出对应差动信号。每一个辅助电阻耦接于对应差动信号传送器的二输出端之间。每一对传输线包含二传输线分别耦接于对应差动信号传送器的二输出端以接收对应差动信号。多个源极驱动电路用以根据多个信号产生多个数据信号馈入至液晶显示面板。每一个源极驱动电路耦接于多对传输线以接收多个差动信号。每一个源极驱动电路包含多个输入端口,每一个输入端口包含二输入端耦接于相对应的一对传输线。每一个终端电阻耦接于相对应的一对传输线的二终端之间。
附图说明
图1为本发明第一实施例的驱动装置的结构示意图;
图2A为公知驱动装置运作时的差动信号的眼图,其中横轴为时间轴;
图2B为图1的驱动装置运作时的差动信号的眼图,其中横轴为时间轴;
图3为本发明第二实施例的驱动装置的结构示意图;
图4为本发明第三实施例的驱动装置的结构示意图;
图5为本发明第四实施例的驱动装置的结构示意图;
图6为本发明第五实施例的驱动装置的结构示意图;
图7为本发明第六实施例的驱动装置的结构示意图;
图8为本发明第七实施例的驱动装置的结构示意图;
图9为本发明第八实施例的驱动装置的结构示意图;
图10为本发明第九实施例的驱动装置的结构示意图。
其中,附图标记
310、380、390、510、580、610、710、780、810驱动装置
320、520、620、720、820 时序控制器
321、721序列产生器
323、723差动信号传送器
324、326、724、726输出端
325、725输出端口
330、530、630、730、830传输线
335、535、635、735 终端电阻
339、539、639、739、839遮蔽线
350、550源极驱动电路
355、555、655、755、855输入端口
356、556、656、756、856输入端
360、560、660、760、860第一辅助电阻
361、561、661、662、861、862节点
370、540、640、740、870第二辅助电阻
395、595、695、795、895液晶显示面板
570、670、770第三辅助电阻
651、751、851右侧源极驱动电路
652、752、852左侧源极驱动电路
836第一终端电阻
837第二终端电阻
CD1第一源极驱动电路
CD2第二源极驱动电路
CDn第n源极驱动电路
CDX1第一右侧源极驱动电路
CDX2第二右侧源极驱动电路
CDXm第m右侧源极驱动电路
CDY1第一左侧源极驱动电路
CDY2第二左侧源极驱动电路
CDYn第n左侧源极驱动电路
CLKin时钟脉冲信号
DE数据致能信号
Dimage影像信号
ELi、ELp眼区长度
ERi、ERp眼形区域
EWi、EWp眼区宽度
HS水平同步信号
VS垂直同步信号
ΔTji、ΔTjp周期抖动范围
具体实施方式
为让本发明更显而易懂,下文依本发明用于驱动一液晶显示面板的驱动装置,特举实施例配合所附附图作详细说明,但所提供的实施例并非用以限制本发明所涵盖的范围。
图1为本发明第一实施例的驱动装置的结构示意图。如图1所示,驱动装置310包含时序控制器(Timing Controller)320、多对传输线330、多个终端电阻335、多个第一辅助电阻360以及多个源极驱动电路350。时序控制器320包含序列产生器(Serializer)321、多个差动信号传送器(Differential SignalTransmitters)323及多个输出端口325。序列产生器321用以根据时钟脉冲信号CLKin将影像信号Dimage、水平同步信号HS、垂直同步信号VS及数据致能信号转换为多个序列信号,分别馈入至多个差动信号传送器323。每一个差动信号传送器323包含二输出端324,用以将所接收到的序列信号转换为差动信号,经二输出端324输出至对应输出端口325。每一个输出端口325包含二输出端326,用以输出对应差动信号。差动信号传送器323所输出的差动信号可以是微型低压差动信号(Mini Low Voltage Differential Signal,Mini LVDS)或低摆幅差动信号(Reduced Swing Differential Signal,RSDS)。
每一对传输线330耦接至对应输出端口325的二输出端326,用以接收对应差动信号。每一个第一辅助电阻360耦接于时序控制器320的对应输出端口325的二输出端326之间,进一步而言,多个第一辅助电阻360设置于时序控制器320的多输出端口325与多节点361之间。第一辅助电阻360用以减少传输路径上的信号反射,由于实验显示被传输的差动信号在终端电阻335附近具有较佳的信号品质,所以在时序控制器320的每一数据输出路径前端设置第一辅助电阻360,用以减少信号反射并改善传输信号品质。每一个终端电阻335耦接于相对应的一对传输线330的二终端之间。每一个源极驱动电路350包含多个输入端口355。每一个输入端口355包含二输入端356耦接至相对应的一对传输线330,据以接收对应差动信号,而前述多节点361位在时序控制器320的多输出端口325与源极驱动电路350的多输入端356之间。多个源极驱动电路350用以根据多对传输线330所输入的多个差动信号,产生多个数据信号以驱动液晶显示面板395。
如前所述,信号传输品值的好坏为决定操作频率高低的关键。在图1所示驱动装置310的结构中,由于具有多个源极驱动电路350作为多个负载,所以在差动信号的传输路径上就有多个分支以耦接多个负载,而被传输的差动信号会因多个分支和多个负载而导致信号品质的下降。公知技术为提高信号传输品质以达到高频操作的目的,通常使用点对点(Point to Pint)结构,即在单一传输路径上只会有一个负载(单一源极驱动电路)。
但使用多个源极驱动电路并共用相同的传输路径,可显著简化时序控制器与传输介面的结构。由于实验显示被传输的差动信号在终端电阻335附近具有较佳的信号品质,所以本发明驱动装置310即另设置多个第一辅助电阻360,用以减少传输路径上的信号反射,即在时序控制器320的每一数据输出路径前端设置第一辅助电阻360,用以减少信号反射并改善传输信号品质。如此,驱动装置310就可在图1所示的时序控制器320与传输介面的简化结构中,执行差动信号的高频传输。
请参考图2A及图2B。图2A为公知驱动装置运作时的差动信号的眼图,其中横轴为时间轴。图2B为图1的驱动装置运作时的差动信号的眼图,其中横轴为时间轴。一般而言,差动信号的信号完整性(Signal Integrity,SI)用以表示相对应的信号品质。在差动信号的眼图(Eye Pattern Diagram)中,眼形区域(Eye Pattern Region)越大表示信号完整性越佳,亦即,信号品质越好。眼形区域的大小可由眼区长度及眼区宽度决定。眼区长度越长表示周期抖动范围(Period Jitter Range)越小,而每一周期的有效判断时段就越长,所以越适合高频操作。眼区宽度越宽表示噪声容忍度越大,即执行信号电位判断的错误率越低。
如图2A及图2B所示,本发明驱动装置310运作的差动信号的眼形区域ERi显著大于公知L型驱动装置110运作的差动信号的眼形区域ERp。眼形区域ERi的眼区长度ELi大于眼形区域ERp的眼区长度ELp,所以周期抖动范围ΔTji小于周期抖动范围ΔTjp,因此本发明驱动装置310更适合高频操作。此外,眼形区域ERi的眼区宽度EWi大于眼形区域ERp的眼区宽度EWp,表示在本发明驱动装置310的运作中,可容忍更高的噪声干扰,进而降低执行信号电位判断的错误率。请注意,在下述本发明各种实施例的驱动装置运作中,均可使源极驱动电路所接收的差动信号具有更长的眼区长度或更宽的眼区宽度。
图3为本发明第二实施例的驱动装置的结构示意图。如图3所示,驱动装置380包含时序控制器320、多对传输线330、多个终端电阻335、多个第二辅助电阻370以及多个源极驱动电路350。每一个第二辅助电阻370耦接于对应传输线330与对应源极驱动电路350的对应输入端356之间。相较于图1所示的驱动装置310,驱动装置380省略多个第一辅助电阻360,另设置多个第二辅助电阻370,除此之外,驱动装置380的其余结构同于驱动装置310的结构。
由于差动信号的传输路径具有多个分支以耦接多个源极驱动电路350,而多个分支与多个源极驱动电路350则会造成信号传输品质的低落。通常,造成信号品质低落最主要有两个原因:(1)传输路径上的多个分支和所耦接的多个源极驱动电路350会造成整体信号品质下降;(2)传输路径的阻抗大于源极驱动电路350的输入阻抗,由于整体传输路径的阻抗不连续,会导致显著的信号反射,进而造成整体信号品质下降。
为了提高差动信号的传输品质,所以在源极驱动电路350的输入端356耦接第二辅助电阻370以提高输入阻抗。第二辅助电阻370可提供两种效益:(1)每一第二辅助电阻370可降低对应分支对整体传输路径的影响,用以改善整体信号传输品质,而每一个源极驱动电路350所接收差动信号的信号品质也就跟着提升;(2)源极驱动电路350的输入阻抗因第二辅助电阻370而增加,用以使源极驱动电路350的输入阻抗更接近传输路径上的阻抗,所以可显著降低因阻抗不连续造成的信号反射效应。
此外,多个第二辅助电阻370另可用以调节和分配不均匀的信号品质。因在公知技术中,多个源极驱动电路所接收差动信号的信号品质非常不均匀,最好与最差的信号品质可能相差非常大,所以就降低操作频率以迁就接收最差信号品质的差动信号的源极驱动电路。驱动装置380所设置的第二辅助电阻370,即可调节和分配多个源极驱动电路350所接收差动信号的信号品质。在一实施例中,多个第二辅助电阻370用以降低最好信号品质并提升最差信号品质,如此操作频率就可因最差信号品质的提升而提高。
图4为本发明第三实施例的驱动装置的结构示意图。如图4所示,驱动装置390包含时序控制器320、多对传输线330、多条遮蔽线(Shielding Lines)339、多个终端电阻335、多个第一辅助电阻360、多个第二辅助电阻370以及多个源极驱动电路350。多条遮蔽线339均接收接地电压或固定电压,每一条遮蔽线339设置于相邻对传输线330之间,用来避免相邻对传输线330的信号串音(Crosstalk)干扰以改善信号品质。相较于图1所示的驱动装置310,驱动装置390另设置多个第二辅助电阻370及多条遮蔽线339,除此之外,驱动装置390的其余结构同于驱动装置310的结构,所以不再赘述。
图5为本发明第四实施例的驱动装置的结构示意图。如图5所示,驱动装置5 10包含时序控制器520、多对传输线530、多个终端电阻535以及多个源极驱动电路550。时序控制器520的内部结构同于图1所示的时序控制器320。每一对传输线530耦接至对应输出端口325的二输出端326,用以接收对应差动信号。多个源极驱动电路550包含第一源极驱动电路CD1、第二源极驱动电路CD2、…、及第n源极驱动电路CDn,其中第一源极驱动电路CD1位于传输线530的未端,而第n源极驱动电路CDn位于最靠近时序控制器520的传输线530的前端。每一个源极驱动电路550包含多个输入端口555。每一个输入端口555包含二输入端556耦接至相对应的一对传输线530,据以接收对应差动信号。每一个终端电阻535耦接于第一源极驱动电路CD1的对应输入端口555的二输入端556之间。多个源极驱动电路550用以根据多对传输线530所输入的多个差动信号,产生多个数据信号以驱动液晶显示面板595。
图6为本发明第五实施例的驱动装置的结构示意图。如图6所示,驱动装置580包含时序控制器520、多对传输线530、多条遮蔽线539、多个终端电阻535、多个第一辅助电阻560、多个第二辅助电阻540、多个第三辅助电阻570以及多个源极驱动电路550。每一个第一辅助电阻560耦接于时序控制器520的对应输出端口325的二输出端326之间,进一步而言,多个第一辅助电阻560设置于时序控制器520的多输出端口325与多节点561之间。多条遮蔽线539均接收接地电压或固定电压,每一条遮蔽线539设置于相邻对传输线530之间,用来避免相邻对传输线530的信号串音干扰以改善信号品质。
每一个终端电阻535耦接于第一源极驱动电路CD1的对应输入端口555的二输入端556之间。多个第二辅助电阻540分别耦接于第二源极驱动电路CD2至第n源极驱动电路CDn的多个输入端口555二输入端556之间。每一个第三辅助电阻570耦接于对应传输线530与对应源极驱动电路550的对应输入端556之间。相较于图5所示的驱动装置510,驱动装置580另设置多条遮蔽线539、多个第一辅助电阻560、多个第二辅助电阻540以及多个第三辅助电阻570,除此之外,驱动装置580的其余结构同于驱动装置510的结构,所以不再赘述。在另一实施例中,只有第n源极驱动电路CDn的每一个输入端口555的二输入端556之间耦接第二辅助电阻540。
图7为本发明第六实施例的驱动装置的结构示意图。如图7所示,驱动装置610包含时序控制器620、多对传输线630、多条遮蔽线639、多个终端电阻635、多个第一辅助电阻660、多个第二辅助电阻640、多个第三辅助电阻670、多个右侧源极驱动电路651以及多个左侧源极驱动电路652。时序控制器620的内部结构同于图1所示的时序控制器320。每一个第一辅助电阻660耦接于时序控制器620的对应输出端口325的二输出端326之间,进一步而言,多个第一辅助电阻660设置于邻近时序控制器620的多输出端口325的多节点661与多节点662之间。多条遮蔽线639均接收接地电压或固定电压,每一条遮蔽线639设置于相邻对传输线630之间,用来避免相邻对传输线630的信号串音干扰以改善信号品质。
多个右侧源极驱动电路651包含第一右侧源极驱动电路CDX1、第二右侧源极驱动电路CDX2、…、及第m右侧源极驱动电路CDXm,其中第一右侧源极驱动电路CDX1位于传输线630的右侧未端,而第m右侧源极驱动电路CDXm位于最靠近时序控制器620的传输线630的右侧前端。多个左侧源极驱动电路652包含第一左侧源极驱动电路CDY1、第二左侧源极驱动电路CDY2、…、及第n左侧源极驱动电路CDYn,其中第一左侧源极驱动电路CDY1位于传输线630的左侧未端,而第n左侧源极驱动电路CDYn位于最靠近时序控制器620的传输线630的左侧前端。n与m为相等或相异的正整数。每一个右侧源极驱动电路651包含多个输入端口655。每一个输入端口655包含二输入端656耦接至相对应的一对传输线630以接收对应差动信号。每一个左侧源极驱动电路652的耦接相关结构同于右侧源极驱动电路651。
第一右侧源极驱动电路CDX1的每一个输入端口655的二输入端656之间耦接相对应的一终端电阻635。第一左侧源极驱动电路CDY1的每一个输入端口655的二输入端656之间也耦接相对应的一终端电阻635。第二右侧源极驱动电路CDX2至第m右侧源极驱动电路CDXm的每一个输入端口655的二输入端656之间耦接相对应的一第二辅助电阻640。第二左侧源极驱动电路CDY2至第n左侧源极驱动电路CDYn的每一个输入端口655的二输入端656之间也耦接相对应的一第二辅助电阻640。每一个第三辅助电阻670耦接于对应传输线630与右侧/左侧源极驱动电路651,652的对应输入端656之间。多个右侧源极驱动电路651与多个左侧源极驱动电路652用以根据多对传输线630所输入的多个差动信号,产生多个数据信号以驱动液晶显示面板695。在另一实施例中,只有第m右侧源极驱动电路CDXm与第n左侧源极驱动电路CDYn的每一个输入端口655的二输入端656之间耦接第二辅助电阻640。
图8为本发明第七实施例的驱动装置的结构示意图。如图8所示,驱动装置710包含时序控制器720、多对传输线730、多个终端电阻735、多个右侧源极驱动电路751以及多个左侧源极驱动电路752。时序控制器720包含序列产生器721、多个差动信号传送器723、多个第一辅助电阻760以及多个输出端口725。序列产生器721用以根据时钟脉冲信号CLKin将影像信号Dimage、水平同步信号HS、垂直同步信号VS及数据致能信号DE转换为多个序列信号,分别馈入至多个差动信号传送器723。每一个差动信号传送器723包含二输出端724,用以将所接收到的序列信号转换为差动信号,经二输出端724输出至对应输出端口725。每一个第一辅助电阻760耦接于对应差动信号传送器723的二输出端724之间。每一个输出端口725包含二输出端726,用以输出对应差动信号。差动信号传送器723所输出的差动信号可以是微型低压差动信号或低摆幅差动信号。
多个右侧源极驱动电路751包含第一右侧源极驱动电路CDX1、第二右侧源极驱动电路CDX2、…、及第m右侧源极驱动电路CDXm,其中第一右侧源极驱动电路CDX1位于传输线730的右侧未端,而第m右侧源极驱动电路CDXm位于最靠近时序控制器720的传输线730的右侧前端。多个左侧源极驱动电路752包含第一左侧源极驱动电路CDY1、第二左侧源极驱动电路CDY2、…、及第n左侧源极驱动电路CDYn,其中第一左侧源极驱动电路CDY1位于传输线730的左侧未端,而第n左侧源极驱动电路CDYn位于最靠近时序控制器720的传输线730的左侧前端。n与m为相等或相异的正整数。每一个右侧源极驱动电路751包含多个输入端口755。每一个输入端口755包含二输入端756耦接至相对应的一对传输线730以接收对应差动信号。每一个左侧源极驱动电路752的耦接相关结构同于右侧源极驱动电路751。第一右侧源极驱动电路CDX1的每一个输入端口755的二输入端756之间耦接相对应的一终端电阻735。第一左侧源极驱动电路CDY1的每一个输入端口755的二输入端756之间也耦接相对应的一终端电阻735。
多个右侧源极驱动电路751与多个左侧源极驱动电路752用以根据多对传输线730所输入的多个差动信号,产生多个数据信号以驱动液晶显示面板795。在另一实施例中,多个左侧源极驱动电路752可省略,亦即,只利用多个右侧源极驱动电路751产生多个数据信号以驱动液晶显示面板795。或者,多个右侧源极驱动电路751可省略,亦即,只利用多个左侧源极驱动电路752产生多个数据信号以驱动液晶显示面板795。
图9为本发明第八实施例的驱动装置的结构示意图。如图9所示,驱动装置780包含时序控制器720、多对传输线730、多条遮蔽线739、多个终端电阻735、多个第二辅助电阻740、多个第三辅助电阻770、多个右侧源极驱动电路751以及多个左侧源极驱动电路752。第二右侧源极驱动电路CDX2至第m右侧源极驱动电路CDXm的每一个输入端口755的二输入端756之间耦接相对应的一第二辅助电阻740。第二左侧源极驱动电路CDY2至第n左侧源极驱动电路CDYn的每一个输入端口755的二输入端756之间也耦接相对应的一第二辅助电阻740。每一个第三辅助电阻770耦接于对应传输线730与右侧/左侧源极驱动电路751,752的对应输入端756之间。多条遮蔽线739均接收接地电压或固定电压,每一条遮蔽线739设置于相邻对传输线730之间,用来避免相邻对传输线730的信号串音干扰以改善信号品质。相较于图8所示的驱动装置710,驱动装置780另设置多个第二辅助电阻740、多个第三辅助电阻770、及多条遮蔽线739,除此之外,驱动装置780的其余结构同于驱动装置710的结构,所以不再赘述。在另一实施例中,只有第m右侧源极驱动电路CDXm与第n左侧源极驱动电路CDYn的每一个输入端口755的二输入端756之间耦接第二辅助电阻740。
图10为本发明第九实施例的驱动装置的结构示意图。如图10所示,驱动装置810包含时序控制器820、多对传输线830、多条遮蔽线839、多个第一终端电阻836、多个第二终端电阻837、多个第一辅助电阻860、多个第二辅助电阻870、多个右侧源极驱动电路851以及多个左侧源极驱动电路852。每一个第一终端电阻836耦接于相对应的一对传输线830的二第一终端之间。每一个第二终端电阻837耦接于相对应的一对传输线830的二第二终端之间。多条遮蔽线839均接收接地电压或固定电压,每一条遮蔽线839设置于相邻对传输线830之间,用来避免相邻对传输线830的信号串音干扰以改善信号品质。时序控制器820的内部结构同于图1所示的时序控制器320。每一个第一辅助电阻860耦接于时序控制器820的对应输出端口325的二输出端326之间,进一步而言,多个第一辅助电阻660设置于邻近时序控制器820的多输出端口325的多节点861与多节点862之间。
每一个右侧源极驱动电路851包含多个输入端口855。每一个输入端口855包含二输入端856耦接至相对应的一对传输线830以接收对应差动信号。每一个左侧源极驱动电路852的耦接相关结构同于右侧源极驱动电路851。每一个第二辅助电阻870耦接于对应传输线830与右侧/左侧源极驱动电路851,852的对应输入端856之间。多个右侧源极驱动电路851与多个左侧源极驱动电路852用以根据多对传输线830所输入的多个差动信号,产生多个数据信号以驱动液晶显示面板895。
综上所述,本发明驱动装置通过变更多个终端电阻的耦合关系或另设置多个辅助电阻,而改善源极驱动电路所接收的差动信号的信号完整性,即用以使差动信号的眼区长度更长或使差动信号的眼区宽度更宽。总之,本发明驱动装置特别适合高工作频率的运作,并可容忍高噪声干扰,进而降低高频差动信号运作的信号电位判断错误率。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。
Claims (19)
1.一种用于驱动一液晶显示面板的驱动装置,其特征在于,其包含:
一时序控制器,用以产生多个差动信号,该时序控制器包含多个输出端口,每一个输出端口包含二个输出端以输出一对应差动信号;
多对传输线,每一对传输线包含二传输线分别耦接于该时序控制器的一个对应输出端口的二输出端以接收一对应差动信号;
多个源极驱动电路,用以根据所述差动信号产生多个数据信号馈入至该液晶显示面板,每一源极驱动电路耦接于这些对传输线以接收所述差动信号,该源极驱动电路包含多个输入端口,每一个输入端口包含二输入端耦接于相对应的一对传输线;
多个第一终端电阻,每一个第一终端电阻耦接于相对应的一对传输线的二第一终端之间;以及
多个第一辅助电阻,分别耦接于该时序控制器与所述源极驱动电路之间的所述传输线,其中,每一个第一辅助电阻耦接于邻近该时序控制器的一对应输出端口的相对应的二传输线之间;
多条遮蔽线,用以接收一接地电压或一固定电压,每一条遮蔽线设置于相邻的二对传输线之间;
多个第二辅助电阻,每一个第二辅助电阻耦接于一对应传输线与一对应源极驱动电路的一对应输入端之间。
2.根据权利要求1所述的驱动装置,其特征在于,所述源极驱动电路包含一第一组源极驱动电路与一第二组源极驱动电路,该时序控制器耦接于该第一组源极驱动电路与该第二组源极驱动电路,该第一组源极驱动电路位于该时序控制器与所述第一终端之间。
3.根据权利要求2所述的驱动装置,其特征在于,每一个所述第二辅助电阻耦接于一对应传输线与该第一组源极驱动电路的一对应源极驱动电路的一对应输入端之间。
4.根据权利要求2所述的驱动装置,其特征在于,另包含:
多个第二终端电阻,每一个第二终端电阻耦接于相对应的一对传输线的二第二终端之间;
其中该第二组源极驱动电路位于该时序控制器与所述第二终端之间。
5.根据权利要求2所述的驱动装置,其特征在于,所述多个第二辅助电阻,每一个第二辅助电阻耦接于一对应传输线与该第二组源极驱动电路的一对应源极驱动电路的一对应输入端之间。
6.一种用于驱动一液晶显示面板的驱动装置,其特征在于,其包含:
一时序控制器,用以产生多个差动信号,该时序控制器包含多个输出端口,每一个输出端口包含二个输出端以输出一对应差动信号;
多对传输线,每一对传输线包含二传输线分别耦接于该时序控制器的一个对应输出端口的二输出端以接收一对应差动信号;
多个源极驱动电路,用以根据所述差动信号产生多个数据信号馈入至该液晶显示面板,每一个源极驱动电路耦接于这些对传输线以接收所述差动信号,该源极驱动电路包含:多个输入端口,每一个输入端口包含二输入端耦接于相对应的一对传输线;以及
多个第一终端电阻,每一个第一终端电阻耦接于所述源极驱动电路的一第一源极驱动电路的一对应输入端口的二输入端之间,其中该第一源极驱动电路耦接于这些对传输线的多个第一终端;
多个第一辅助电阻,每一个第一辅助电阻耦接于邻近该时序控制器的一对应输出端口的相对应的二传输线之间;
多条遮蔽线,用以接收一接地电压或一固定电压,每一条遮蔽线设置于相邻的二对传输线之间;
多个第二辅助电阻,每一个第二辅助电阻耦接于所述源极驱动电路的除第一源极驱动电路以外的其余源极驱动电路的一对应输入端口的二输入端之间。
7.根据权利要求6所述的驱动装置,其特征在于,所述源极驱动电路包含一第一组源极驱动电路与一第二组源极驱动电路,该时序控制器耦接于该第一组源极驱动电路与该第二组源极驱动电路,该第一组源极驱动电路位于该时序控制器与所述第一终端之间,该第一源极驱动电路属于该第一组源极驱动电路。
8.根据权利要求7所述的驱动装置,其特征在于,包括多个第三辅助电阻,每一个所述第三辅助电阻耦接于一对应传输线与该第一组源极驱动电路的一对应源极驱动电路的一对应输入端之间。
9.根据权利要求7所述的驱动装置,其特征在于,所述多个第二辅助电阻,每一个第二辅助电阻耦接于该第一组源极驱动电路的除该第一源极驱动电路以外的其余源极驱动电路的一对应输入端口的二输入端之间。
10.根据权利要求7所述的驱动装置,其特征在于,另包含:
多个第二终端电阻,每一个第二终端电阻耦接于该第二组源极驱动电路的一第二源极驱动电路的一对应输入端口的二输入端之间,其中该第二源极驱动电路耦接于这些对传输线的多个第二终端;
其中该第二组源极驱动电路位于该时序控制器与所述第二终端之间。
11.根据权利要求10所述的驱动装置,其特征在于,包括多个第三辅助电阻,每一个所述第三辅助电阻耦接于一对应传输线与该第二组源极驱动电路的一对应源极驱动电路的一对应输入端之间。
12.根据权利要求10所述的驱动装置,其特征在于,所述多个第二辅助电阻,每一个第二辅助电阻耦接于该第二组源极驱动电路的除该第二源极驱动电路以外的其余源极驱动电路的一对应输入端口的二输入端之间。
13.一种用于驱动一液晶显示面板的驱动装置,其特征在于,其包含:
一时序控制器,用以产生多个差动信号,该时序控制器包含:
多个差动信号传送器,每一个差动信号传送器包含二输出端,用以输出一对应差动信号;以及
多个第一辅助电阻,每一个第一辅助电阻耦接于一对应差动信号传送器的二输出端之间;
多对传输线,每一对传输线包含二传输线分别耦接于一对应差动信号传送器的二输出端以接收一对应差动信号;
多个源极驱动电路,用以根据所述差动信号产生多个数据信号馈入至该液晶显示面板,每一个源极驱动电路耦接于这些对传输线以接收所述差动信号,该源极驱动电路包含:多个输入端口,每一个输入端口包含二输入端耦接于相对应的一对传输线;
多个第一终端电阻,每一个第一终端电阻耦接于相对应的一对传输线的二个第一终端之间,且每一第一终端电阻耦接于所述源极驱动电路的一第一源极驱动电路的一对应输入端口的二输入端之间,该第一源极驱动电路耦接于这些对传输线的所述第一终端;
多条遮蔽线,用以接收一接地电压或一固定电压,每一条遮蔽线设置于相邻的二对传输线之间;
多个第二辅助电阻,每一个第二辅助电阻耦接于所述源极驱动电路的除该第一源极驱动电路以外的其余源极驱动电路的一对应输入端口的二输入端之间;
多个第三辅助电阻,耦接于一对应传输线与一对应源极驱动电路的对应输入端之间。
14.根据权利要求13所述的驱动装置,其特征在于,所述源极驱动电路包含一第一组源极驱动电路与一第二组源极驱动电路,该时序控制器耦接于该第一组源极驱动电路与该第二组源极驱动电路,该第一组源极驱动电路位于该时序控制器与所述第一终端之间,该第一源极驱动电路属于该第一组源极驱动电路。
15.根据权利要求14所述的驱动装置,其特征在于,所述多个第三辅助电阻,每一个第三辅助电阻耦接于一对应传输线与该第一组源极驱动电路的一对应源极驱动电路的一对应输入端之间。
16.根据权利要求14所述的驱动装置,其特征在于,另包含:
多个第二终端电阻,每一个第二终端电阻耦接于相对应的一对传输线的二第二终端之间。
17.根据权利要求16所述的驱动装置,其特征在于,该第二终端电阻耦接于该第二组源极驱动电路的一第二源极驱动电路的一对应输入端口的二输入端之间,该第二源极驱动电路耦接于这些对传输线的所述第二终端。
18.根据权利要求17所述的驱动装置,其特征在于,所述多个第二辅助电阻,每一个第二辅助电阻耦接于该第二组源极驱动电路的除该第二源极驱动电路以外的其余源极驱动电路的一对应输入端口的二输入端之间。
19.根据权利要求14所述的驱动装置,其特征在于,所述多个第三辅助电阻,每一个第三辅助电阻耦接于一对应传输线与该第二组源极驱动电路的一对应源极驱动电路的一对应输入端之间。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200910117826 CN101494040B (zh) | 2009-03-06 | 2009-03-06 | 用于驱动一液晶显示面板的驱动装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200910117826 CN101494040B (zh) | 2009-03-06 | 2009-03-06 | 用于驱动一液晶显示面板的驱动装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101494040A CN101494040A (zh) | 2009-07-29 |
CN101494040B true CN101494040B (zh) | 2013-05-08 |
Family
ID=40924598
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 200910117826 Active CN101494040B (zh) | 2009-03-06 | 2009-03-06 | 用于驱动一液晶显示面板的驱动装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101494040B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8362997B2 (en) * | 2010-02-12 | 2013-01-29 | Au Optronics Corporation | Display with CLK phase or data phase auto-adjusting mechanism and method of driving same |
CN103594049A (zh) * | 2012-08-16 | 2014-02-19 | 奇景光电股份有限公司 | 显示器电路 |
CN108257566A (zh) * | 2018-01-23 | 2018-07-06 | 深圳市华星光电技术有限公司 | 源极驱动电路及液晶显示驱动电路 |
CN111415632B (zh) * | 2019-01-07 | 2022-07-26 | 咸阳彩虹光电科技有限公司 | 一种数据驱动方法和数据驱动装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1351356A (zh) * | 2000-10-27 | 2002-05-29 | 安普泰科电子有限公司 | 电气线缆端部结构以及电气线缆端部处理方法 |
CN1419287A (zh) * | 2001-11-13 | 2003-05-21 | 皇家菲利浦电子有限公司 | 用于对地或电源而屏蔽传输线的装置 |
CN2847703Y (zh) * | 2005-12-22 | 2006-12-13 | 海信集团有限公司 | 光收发一体模块 |
CN101241685A (zh) * | 2007-01-11 | 2008-08-13 | 三星电子株式会社 | 信号接收装置及具有该装置的显示装置 |
-
2009
- 2009-03-06 CN CN 200910117826 patent/CN101494040B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1351356A (zh) * | 2000-10-27 | 2002-05-29 | 安普泰科电子有限公司 | 电气线缆端部结构以及电气线缆端部处理方法 |
CN1419287A (zh) * | 2001-11-13 | 2003-05-21 | 皇家菲利浦电子有限公司 | 用于对地或电源而屏蔽传输线的装置 |
CN2847703Y (zh) * | 2005-12-22 | 2006-12-13 | 海信集团有限公司 | 光收发一体模块 |
CN101241685A (zh) * | 2007-01-11 | 2008-08-13 | 三星电子株式会社 | 信号接收装置及具有该装置的显示装置 |
Non-Patent Citations (2)
Title |
---|
JP特开2005-73073A 2005.03.17 |
JP特开2006-235452A 2006.09.07 |
Also Published As
Publication number | Publication date |
---|---|
CN101494040A (zh) | 2009-07-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102248139B1 (ko) | 표시장치 | |
CN100485768C (zh) | 显示装置和定时控制器 | |
TWI407421B (zh) | 用於驅動一液晶顯示面板之驅動裝置 | |
KR100751441B1 (ko) | 평판 패널 디스플레이 및 평판 패널 디스플레이의 소스드라이버 | |
CN101114436B (zh) | 显示控制装置及其方法 | |
WO2017024627A1 (zh) | 一种液晶显示驱动系统及驱动方法 | |
KR102678025B1 (ko) | 표시 장치 및 그의 동작 방법 | |
CN100430911C (zh) | 总线接口技术 | |
CN101494040B (zh) | 用于驱动一液晶显示面板的驱动装置 | |
CN101587690B (zh) | 数据传输装置及其相关方法 | |
KR20130009496A (ko) | 표시장치와 그 구동 방법 | |
CN114822401B (zh) | 显示装置、源极覆晶薄膜和驱动方法 | |
CN110867152B (zh) | 显示装置 | |
US20080192030A1 (en) | Serial Data Transmission Method and Related Apparatus for Display Device | |
US20140354606A1 (en) | Display Device for Displaying Images | |
KR20110130209A (ko) | 액정표시장치 | |
US7701453B2 (en) | Driving device and related image transmission device of a flat panel display | |
KR20090083565A (ko) | 표시장치와 그 구동방법 | |
CN107408370A (zh) | 显示装置以及其驱动方法 | |
CN101800021A (zh) | 用于驱动显示面板的驱动装置与其源极驱动器 | |
CN100388332C (zh) | 应用于平面显示器的降低电磁干扰的方法与装置 | |
TW201322246A (zh) | 顯示裝置 | |
KR20050094017A (ko) | 액정표시장치의 구동회로 | |
KR20100070788A (ko) | 액정표시장치 | |
US20230215315A1 (en) | Light emitting display apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |