CN101401381A - 数字发射机 - Google Patents
数字发射机 Download PDFInfo
- Publication number
- CN101401381A CN101401381A CNA200780009042XA CN200780009042A CN101401381A CN 101401381 A CN101401381 A CN 101401381A CN A200780009042X A CNA200780009042X A CN A200780009042XA CN 200780009042 A CN200780009042 A CN 200780009042A CN 101401381 A CN101401381 A CN 101401381A
- Authority
- CN
- China
- Prior art keywords
- signal
- modulator
- bit logic
- digital
- digital transmitter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/36—Modulator circuits; Transmitter circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/36—Modulator circuits; Transmitter circuits
- H04L27/361—Modulation using a single or unspecified number of carriers, e.g. with separate stages of phase and amplitude modulation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F3/217—Class D power amplifiers; Switching amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/24—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/0003—Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain
- H04B1/0007—Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain wherein the AD/DA conversion occurs at radiofrequency or intermediate frequency stage
- H04B1/0014—Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain wherein the AD/DA conversion occurs at radiofrequency or intermediate frequency stage using DSP [Digital Signal Processor] quadrature modulation and demodulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/18—Phase-modulated carrier systems, i.e. using phase-shift keying
- H04L27/20—Modulator circuits; Transmitter circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/36—Modulator circuits; Transmitter circuits
- H04L27/362—Modulation using more than one carrier, e.g. with quadrature carriers, separately amplitude modulated
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/36—Modulator circuits; Transmitter circuits
- H04L27/362—Modulation using more than one carrier, e.g. with quadrature carriers, separately amplitude modulated
- H04L27/364—Arrangements for overcoming imperfections in the modulator, e.g. quadrature error or unbalanced I and Q levels
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/331—Sigma delta modulation being used in an amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/336—A I/Q, i.e. phase quadrature, modulator or demodulator being used in an amplifying circuit
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B1/0475—Circuits with means for limiting noise, interference or distortion
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B2001/0408—Circuits with power amplifiers
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Transmitters (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Amplifiers (AREA)
Abstract
在数字笛卡尔调制发射机中,编码器从同相和正交信号中产生1比特逻辑信号。单比特数字调制器复用该1比特逻辑信号,以用于笛卡尔I/Q调制。数字上变换器(DUC)对复用后的1比特逻辑信号执行上变换处理。数字功率放大器(DPA)基于上变换信号来产生射频(RF)信号。在数字极化调制发射机中,编码器将幅度信号变换成第一1比特逻辑信号。数字调相器使用相位信号来调制载波,以产生第二1比特逻辑信号。DUC对第二1比特逻辑信号执行上变换处理。先入先出(FIFO)存储器保存第一1比特逻辑信号。合并器合并在第二1比特逻辑信号中包含的角度信息与在FIFO存储器中存储的第一1比特逻辑信号中包含的幅度信息。DPA则基于合并信号来产生RF信号。
Description
技术领域
本发明涉及一种无线通信系统。更特别地,本发明涉及一种数字发射机。
背景技术
如图1A~1G所示,目前已经开发了多种不同类型的无线电发射机。根据发射机所放大的信号的特性,传统的发射机可以分类成恒定包络发射机或非恒定包络发射机。对图1A~1G显示的传统发射机来说,这些发射机是使用模拟和/或数字技术来产生信号的。
图1A显示的是传统的模拟笛卡尔调制直接变换发射机110。该发射机110可以放大恒定和非恒定包络信号。该发射机110使用了模拟同相(I)/正交(Q)调制器。当放大恒定包络信号时,那么可以使用有效的B类功率放大器,当放大非恒定包络信号时,那么可以使用AB类功率放大器。调制解调器111输出的I和Q分量将会由数模转换器(DAC)112转换成I和Q模拟信号。所述I和Q模拟信号则会由混频器113进行上变换处理。上变换后的I和Q信号则会由可变增益放大器(VGA)114和功率放大器(PA)115进行合并和放大。在VGA 114上还可以执行发射功率控制(TPC)。PA 115输出的放大后信号则会由滤波器116进行过滤并被传送。
图1B显示的是传统的恒定包络模拟极化调制发射机120。由于被放大信号是恒定包络信号,因此在信号的极化表示中只需要角度信息。来自调制解调器121的角度信息由DAC 122转换成模拟角度信号。这个模拟角度信号经由锁相环(PLL)123而被用于调制压控振荡器(VCO)124。然后,VCO 124的调制后输出由PA 125(例如B类PA)进行放大。TPC可以通过改变PA 125的集电极或漏极电压而被实施。PA 125输出的放大后信号则会由滤波器126进行过滤并被传送。
图1C显示的是传统的恒定包络数字极化调制发射机130。来自调制解调器131的角度信息被用于调制数控振荡器(NCO)132。然后,NCO 132的多比特输出将被馈送到TPC单元133。而TPC单元133的多比特输出则被用于驱动高功率DAC 134。所述DAC 134是作为PA使用的。DAC基准电压可以用于实施附加的TPC功能。DAC 134输出的放大后信号则会由滤波器135进行过滤并被输出。
图1D显示的是传统的非恒定包络模拟极化调制发射机140。该发射机140通常被称为包络消除与恢复(EER)发射机。在发射机140中形成了两条信号路径,即主路径和辅助路径。在主路径中使用了模拟I/Q调制器以形成信号,该信号同时包含了角度和幅度信息。调制解调器141输出信号的I和Q分量则由DAC 142转换成I和Q模拟信号。所述I和Q模拟信号由混频器143进行上变换处理。上变换后的I和Q信号将会被合并并且经过限幅器144,其中在所述限幅器144中,幅度信息将被消除。在限幅器144的输出端只会保留角度信息。然后,限幅器144的输出将会经过TPC单元145并被馈送到PA 146(例如AB类PA)。
信号的幅度信息是通过辅助路径传送的。所述I和Q分量将被馈送到包络检测器147中。该包络检测器147的输出仅仅保留了信号的幅度信息。然后,该幅度信息将会由DAC 148变换成模拟形式,并且在PA 146(也就是PA集电极或漏极)上与角度信息合并。合并信号将会由滤波器149进行过滤并被传送。
图1E显示的是传统的非恒定包络模拟极化调制发射机150。来自调制解调器151的模拟信息由DAC 152a转换成模拟信号,以经由PLL 153来调制VCO 154。然后,调制后的VCO输出经过TPC单元155。TPC单元155的输出则会驱动PA 156(例如AB类PA)。来自调制解调器151的幅度信息由DAC 152b转换成模拟形式,并且在PA 156上(也就是PA集电极或漏极)与角度信息合并。合并信号将会由滤波器157进行过滤并被传送。
图1F显示的是传统的非恒定包络数字笛卡尔调制发射机160。调制解调器161输出了信号的I和Q分量。所述I和Q分量可以由乘法器162进行衰减,以用于TPC功能。4-1复用器163可作为I/Q调制器使用。I和Q分量的真实和反相形式都会被输入到复用器163中。该复用器163以一种在输出端产生重复模式I、Q、-I、-Q(或其他序列)的形式按顺序将四个输入信号之一传递到输出端。然后,复用器163的多比特输出将会由DAC 164转换成模拟形式。所述DAC 164则是作为PA使用的。DAC基准信号可以用于实施附加的TPC功能。放大后的信号则会由滤波器165进行过滤并被传送。此外,美国专利5,101,418还公开了一种包含数字正交频率上变换器的发射机。
图1G显示的是传统的非恒定包络数字极化调制发射机170。来自调制解调器171的角度信息将被用于调制NC O173。然后,NCO 173的多比特输出经由TPC单元174而被馈送。之后,TPC单元174的多比特输出被用于驱动高功率DAC 175。来自调制解调器171的幅度信息则由DAC 172转换成模拟形式,并且在DAC 175上(也就是DAC基准电压输出)与角度信息合并。DAC 175是作为PA使用的。放大后的信号将会由滤波器176进行过滤并被传送。
对如上所述的传统发射机来说,这些发射机对于非恒定包络信号提供的是低于预期的功率效率。传统发射机通常使用的是模拟电路技术,其中要想实现可重复的性能则需要很高的成本。与数字电路相比,基于模拟电路技术的传统发射机具有很低的噪声免疫性,由此很难与调制解调器芯片整合。
发明内容
本发明涉及一种数字发射机。在一个实施方式中,一种数字笛卡尔调制发射机包括编码器、单比特数字调制器(SBDM)、数字上变换器(DUC)以及数字功率放大器(DPA)。编码器从来自调制解调器的I和Q信号中产生1比特逻辑信号。SBDM复用该1比特逻辑信号,以用于笛卡尔I/Q调制。DUC对复用后的1比特逻辑信号执行上变换。DPA则基于上变换后的信号来产生射频(RF)信号。
在另一个实施方式中,一种数字极化调制发射机包括编码器、数字调相器(DPM)、DUC、先入先出(FIFO)存储器、合并器以及DPA。编码器将从调制解调器接收的幅度信号转换成第一1比特逻辑信号。DPM使用从调制解调器接收的相位信号调制载波,以产生第二1比特逻辑信号。DUC对第二1比特逻辑信号执行上变换。FIFO存储器则保存第一1比特逻辑信号并且将经过编码器处理的幅度信号与经过DPM和DUC处理的相位信号相校准。合并器将在第二1比特逻辑信号中包含的角度信息与在FIFO存储器中存储的第一1比特逻辑信号中包含的幅度信息合并,并且输出合并信号。DPA则基于该合并信号来产生RF信号。
附图说明
从以下关于优选实施方式的描述中可以更详细地了解本发明,这些优选实施方式是作为实例给出的,并且是结合附图而被理解的,其中:
图1A显示的是传统的模拟笛卡尔调制直接变换发射机;
图1B显示的是传统的恒定包络模拟极化调制发射机;
图1C显示的是传统的恒定包络数字极化调制发射机;
图1D显示的是传统的非恒定包络模拟极化调制发射机;
图1E显示的是传统的非恒定包络模拟极化调制发射机;
图1F显示的是传统的非恒定包络数字笛卡尔调制发射机;
图1G显示的是传统的非恒定包络数字极化调制发射机;
图2是根据本发明的发射机的功能框图;
图3是根据本发明的数字笛卡尔调制发射机的框图;
图4显示的是在根据本发明的图3发射机中使用的示例SBDM;
图5显示的是根据本发明的示例DUC;
图6显示的是根据本发明的示例DPA;以及
图7是根据本发明的数字极化调制发射机的框图。
具体实施方式
本发明使用了数字信号生成(调制)方法和标准的数字电路技术来实现射频发射机功能模块。与上文所述的传统发射机相比,本发明的发射机具有更高的功率效率,更小的尺寸,其成本颇具竞争力,复杂度得到了降低,并且提供了更加可以重复的性能。
图2是根据本发明的发射机200的功能框图。该发射机200包括信道选择单元202、编码器204、调制器206、DUC 208以及PA 210。在下文中将会详细描述这其中的每一个组件。应该指出的是,发射机200的组件顺序是可以变更的,这些组件执行的功能既可以由更多或更少的组件执行,也可以合并在一个组件中。例如,信道选择单元202可以被合并在调制器206中。发射机200接收来自调制解调器(未显示)的多比特数字输入,并且输出1比特(或1.5比特)的数字逻辑信号输出。发射机200还可以处理笛卡尔和极化表示的输入。DUC 208则可以对双边带或单边带进行处理。
图3是根据本发明的数字笛卡尔调制发射机300的框图。该发射机300接收来自调制解调器(未显示)的多比特I和Q信号301a、301b,并且输出1比特(或1.5比特)的数字逻辑信号311到与天线314相连的滤波器312。该发射机300可以放大恒定或非恒定包络信号,并且完全可以从标准的数字电路中构建。
该发射机300包括数字信道化单元302、编码器304a、304b、SBDM 306、DUC 308以及DPA 310。数字信道化单元302从调制解调器(未显示)接收多比特数字I和Q信号。数字信道化单元302基于来自调制解调器的命令而选择用于传送信号的频率信道。所述信道化单元302包括复数乘法器、加法器、移相器以及NCO,并且执行基带信道化处理。
然后,信道化单元302的输出303a、303b被馈送到编码器304a、304b。编码器304a、304b将多比特输入信号变换成高速的1比特逻辑信号。该编码器304a、304b可以是增量调制器、总和增量调制器、脉冲宽度调制器、脉冲位置调制器、脉冲持续时间调制器或是任何一种类型的调制器。编码器304a、304b可以基于来自调制解调器的TPC命令而有选择地执行TPC功能。
来自编码器304a、304b的1比特逻辑信号305a、305b被馈送到SBDM306中。SBDM 306充当的是笛卡尔I/Q调制器。SBDM306可以基于来自调制解调器的信道选择命令而有选择地执行信道选择功能。
图4显示的是根据本发明的图3发射机中的示例SBDM 306。参考图3和4,4-1复用器400被作为笛卡尔I/Q调制器使用。根据一个实施方式,发射机300的两个编码器304a和304b分别输出I和Q信号,并且I和Q信号的反相形式是由反相器产生的(在图3中并未显示)(也就是说,编码器304a输出I信号并且这个I信号由反相器(在图3中并未显示)反转,而编码器304b则输出Q信号并且这个Q信号由反相器(在图3中并未显示)反转)。I、Q、-I、-Q信号分别被馈送到复用器400的输入端(in0、in1、in2、in3)。时钟信号402则经由控制逻辑404而以一种能够从复用器400输出I、Q、-I、-Q的重复序列(可替换地为Q、I、-Q、-I或其他序列)的方式输入到复用器400的控制输入端c0、c1。应该指出的是,图4的复用器400是作为示例的SBDM提供的,并且SBDM的其他任何实施方式都是可行的。
可替换地,在发射机300中可以提供四个编码器,并且这四个编码器分别接收来自调制解调器的多比特I、Q、-I和-Q信号,并且向复用器400输出经过编码的1比特逻辑I、Q、-I、-Q信号。
然后,参考图3,来自SBDM 306的1比特逻辑信号307被馈送到DUC308。DUC 308将来自SBDM 306的1比特逻辑信号上变换成更高频率的信号309(1比特或1.5比特的逻辑信号)。DUC 308既可以归类为镜频抑制(也就是单边带),也可以归类为非镜频抑制(也就是双边带)。DUC308可以基于来自调制解调器的功率控制命令而有选择地执行TPC功能。
图5显示的是根据本发明的示例DUC 500。参考图3和5,对双边带DUC来说,异或(XOR)门500是其最简单的实施方式。SBDM 306的输出502以及时钟信号504将会被输入到XOR门500的两个输入端,以产生经过XOR运算的信号506。
然后,如图3所示,来自DUC 308的上变换后的1比特(或1.5比特)逻辑信号309将被用于驱动DPA 310。DPA 310基于来自DUC 308的上变换后的信号309而产生1比特(或1.5比特)的RF信号311。所述DPA 310则可以用逻辑门、类似复用器的定时逻辑元件、开关或开关模式模拟放大器构造。
图6显示的是根据本发明的示例DPA 600。在这个示例中,DPA 600是利用多个反相器602a、602b实施的。在1比特逻辑运算中,来自DUC 308的上变换后的信号的真实和反相形式309分别被施加于两个反相器602a、602b的每一个输入端(in0,in1)。滤波器312则差分合并来自反相器602a、602b的输出603a、603b。然后,这个差分合并信号313将会经由天线314来传送。为了产生1.5比特逻辑运算所需要的第三逻辑电平,在这里将会使用相同的信号来驱动反相器602a和602b的两个输入端601a和601b。在DPA310中也可以基于来自调制解调器的功率控制命令而有选择地执行功率控制功能。
图7是根据本发明一个实施方式的数字极化调制发射机700的框图。从调制解调器(未显示)输出的符号是在极坐标用多比特幅度(r)信号701a以及多比特相位(θ)信号701b表示的。发射机700接收来自调制解调器(未显示)的多比特幅度信号701a以及多比特相位信号701b,并且输出1比特(或1.5比特)数字逻辑信号到与天线716连接的滤波器714。该发射机700可以放大恒定和非恒定包络信号,并且可以全部用标准的数字电路技术构造。
参考图7,发射机700包括编码器702、FIFO存储器704、DPM706、DUC708、幅度和相位合并器710以及DPA712。编码器702从调制解调器(未显示)接收多比特幅度信号701a,并且将该这个多比特幅度信号701a转换成高速的1比特逻辑信号703。该编码器702可以是增量调制器、总和增量调制器、脉冲宽度调制器、脉冲位置调制器、脉冲持续时间调制器或是其他任何调制器。编码器702可以基于来自调制解调器(未显示)的TPC命令而有选择地执行TPC功能。
多比特相位信号710b被用于驱动DPM 706。该DPM 706通过使用多比特相位信号701b来执行载波的相位调制,并且输出1比特逻辑信号707。DPM 706可以基于来自调制解调器(未显示)的信道选择命令而有选择地执行信道选择功能,以选择特定的信道频率。DPM 706可以借助直接数字同步器(DDS)、锁相环(PLL)/压控振荡器(VCO)或类似设备来实施。
然后,如图7所示,来自DPM 706的1比特逻辑信号707被馈送到DUC708。DUC 708将来自DPM 706的1比特逻辑信号上变换成更高频率的信号(1比特逻辑信号)。该DUC 708既可以归类为镜频抑制(也就是单边带),也可以归类为非镜频抑制(也就是双边带)。图5的异或(XOR)门500则可以作为DUC 708来使用。DUC 708可以基于来自调制解调器的TPC命令而有选择地执行TPC功能。
来自编码器702的1比特逻辑信号703将被馈送到FIFO存储器704。FIFO存储器704的输出端705则与幅度和相位合并器710相连。该FIFO存储器704将经过编码器702处理的幅度信号与经过DPM 706以及DUC 708处理的相位信号相校准。
然后,在来自DUC 708的1比特逻辑信号709中包含的相位信息将与在由FIFO存储器704输出的1比特逻辑信号705中包含的幅度信息合并。幅度和相位合并器710输出1比特(或1.5比特)逻辑信号711。1比特乘法器、XOR门、复用器或类似设备都是可以作为幅度和相位合并器710来使用。
合并器输出711将被用于驱动DPA 712。DPA 712基于来自幅度和相位合并器710的输出711而产生1比特(或1.5比特)RF信号713。DPA 712可以用逻辑门、类似复用器的定时逻辑元件、开关或是开关模式模拟放大器来构造。此外,图6的DPA 600也是可以使用的。
可替换地,DUC 708可以置于幅度和相位合并器710之后。
本发明可以在任何类型的无线通信系统中实施,其中包括但不局限于宽带码分多址(WCDMA)、时分双工(TDD)、高码片速率(HCR)、低码片速率(LCR)、时分同步码分多址(TDS-CDMA)、频分双工(FDD)、CDMA2000、全球移动通信系统(GSM)、用于GSM演进的增强型数据速率(EDGE)、通用分组无线电服务(GPRS)、正交频分复用(OFDM)、多输入多输出(MIMO)或是其他任何无线通信系统。
发射机可以被包含在无线发射/接收单元(WTRU)或基站中。术语“WTRU”包括但不局限于用户设备(UE)、移动站(STA)、固定或移动用户单元、寻呼机、蜂窝电话、个人数字助理(PDA)、计算机或是其他任何能在无线环境中工作的用户设备。术语“基站”包括但不局限于节点-B、站点控制器、接入点(AP)或是其他任何能在无线环境中工作的接口设备。
实施例
1.一种数字发射机,包括:编码器,用于从I信号和Q信号中产生1比特逻辑信号。
2.如实施例1所述的数字发射机,包括:SBDM,用于复用所述1比特逻辑信号,以用于笛卡尔I/Q调制。
3.如实施例1所述的数字发射机,包括:DUC,用于上变换复用后的1比特逻辑信号,以产生上变换后的信号。
4.如实施例3所述的数字发射机,包括:DPA,用于基于所述上变换后的信号来产生RF信号。
5.如实施例1~4中任一实施例所述的数字发射机,包括:数字信道化单元,用于基于来自调制解调器的信道选择命令而选择用于传输的频率信道。
6.如实施例1~5中任一实施例所述的数字发射机,其中编码器是增量调制器、总和增量调制器、脉冲宽度调制器、脉冲位置调制器以及脉冲持续时间调制器之一。
7.如实施例1~6中任一实施例所述的数字发射机,其中编码器基于来自调制解调器的TPC命令而实施TPC功能。
8.如实施例3~7中任一实施例所述的数字发射机,其中DUC输出1比特逻辑信号。
9.如实施例3~7中任一实施例所述的数字发射机,其中DUC输出1.5比特逻辑信号。
10.如实施例2~9中任一实施例所述的数字发射机,其中SBDM基于来自调制解调器的信道选择命令而执行信道选择功能。
11.如实施例2~10中任一实施例所述的数字发射机,其中SBDM是用于复用1比特逻辑信号的4-1复用器。
12.如实施例11所述的数字发射机,其中编码器输出1比特逻辑信号的真实和反相形式,并且4-1复用器输出的是包含了I、Q、-I、-Q信号的重复序列的1比特逻辑信号。
13.如实施例2~12中任一实施例所述的数字发射机,其中DUC是单边带处理器。
14.如实施例2~12中任一实施例所述的数字发射机,其中DUC是双边带处理器。
15.如实施例14所述的数字发射机,其中DUC是对复用后的1比特逻辑信号以及时钟信号执行XOR运算的XOR门。
16.如实施例2~15中任一实施例所述的数字发射机,其中DUC基于来自调制解调器的功率控制命令而执行TPC功能。
17.如实施例4~16中任一实施例所述的数字发射机,其中DPA包括多个以数字方式控制的反相器。
18.如实施例17所述的数字发射机,其中DPA实施的是1比特逻辑运算,并且在两个反相器的每一个输入端分别施加了上变换后的信号的真实和反相形式。
19.如实施例17所述的数字发射机,其中DPA实施的是1.5比特逻辑运算,并且两个反相器的输入端都是用上变换后的信号驱动的。
20.如实施例17所述的数字发射机,其中通过控制反相器电压源来控制DPA的增益。
21.如实施例4~20中任一实施例所述的数字发射机,其中DPA基于来自调制解调器的功率控制命令来执行功率控制功能。
22.一种数字发射机,包括:编码器,用于将从调制解调器接收的幅度信号转换成第一1比特逻辑信号。
23.如实施例22所述的数字发射机,包括:DPM,用于使用从调制解调器接收的相位信号来调制载波,以产生第二1比特逻辑信号。
24.如实施例23所述的数字发射机,包括:DUC,用于上变换第二1比特逻辑信号。
25.如实施例24所述的数字发射机,包括:FIFO存储器,用于保存第一1比特逻辑信号,以及将经过编码器处理的幅度信号与经过DPM和DUC处理的相位信号相校准。
26.如实施例25所述的数字发射机,包括:幅度和相位合并器,用于合并在第二1比特逻辑信号中包含的角度信息与在FIFO存储器中存储的第一1比特逻辑信号中包含的幅度信息,并且输出合并信号。
27.如实施例26所述的数字发射机,包括:DPA,用于基于所述合并信号来产生RF信号。
28.如实施例23~27中任一实施例所述的数字发射机,其中DPM基于来自调制解调器的信道选择命令来执行信道选择功能,以选择特定的信道频率。
29.如实施例23~28中任一实施例所述的数字发射机,其中DPM是DDS和PLL/VCO之一。
30.如实施例22~29中任一实施例所述的数字发射机,其中编码器是是增量调制器、总和增量调制器、脉冲宽度调制器、脉冲位置调制器以及脉冲持续时间调制器之一。
31.如实施例22~30中任一实施例所述的数字发射机,其中编码器基于来自调制解调器的TPC命令而实施TPC功能。
32.如实施例24~31中任一实施例所述的数字发射机,其中DUC输出1比特逻辑信号。
33.如实施例24~32中任一实施例所述的数字发射机,其中DUC是单边带处理器。
34.如实施例24~32中任一实施例所述的数字发射机,其中DUC是双边带处理器。
35.如实施例34所述的数字发射机,其中DUC是对调相后的载波信号和时钟信号执行XOR运算的XOR门。
36.如实施例24~35中任一实施例所述的数字发射机,其中DUC基于来自调制解调器的功率控制命令而执行TPC功能。
37.如实施例27~36中任一实施例所述的数字发射机,其中DPA包括多个以数字方式控制的反相器。
38.如实施例37所述的数字发射机,其中DPA实施1比特逻辑运算,并且在两个反相器的每一个输入端分别施加了上变换后的信号的真实和反相形式。
39.如实施例37所述的数字发射机,其中DPA实施1.5比特逻辑运算,并且两个反相器的输入端都是用上变换后的信号驱动的。
40.如实施例37所述的数字发射机,其中通过控制反相器电压源来控制DPA的增益。
41.如实施例27~40中任一实施例所述的数字发射机,其中DPA基于来自调制解调器的功率控制命令来执行功率控制功能。
42.如实施例26~41中任一实施例所述的数字发射机,其中幅度和相位合并器是1比特乘法器、XOR门以及复用器之一。
43.一种数字发射机,包括:编码器,用于将从调制解调器接收的幅度信号转换成第一1比特逻辑信号。
44.如实施例43所述的数字发射机,包括:DPM,用于使用从调制解调器接收的相位信号来调制载波,以产生第二1比特逻辑信号。
45.如实施例44所述的数字发射机,包括:FIFO存储器,用于存储第一1比特逻辑信号,并且将经过编码器处理的幅度信号与经过DPM处理的相位信号相校准。
46.如实施例45所述的数字发射机,包括:幅度和相位合并器,用于合并在第二1比特逻辑信号中包含的角度信息与在FIFO存储器中存储的第一1比特逻辑信号中包含的幅度信息,并且输出合并信号。
47.如实施例46所述的数字发射机,包括:DUC,用于上变换所述合并信号。
48.如实施例47所述的数字发射机,包括:DPA,用于基于上变换后的合并信号来产生RF信号。
49.一种用于借助数字发射机来发射信号的方法。
50.如实施例50所述的方法,包括:从I信号和Q信号中产生1比特逻辑信号。
51.如实施例50所述的方法,包括:对1比特逻辑信号进行复用,以用于笛卡尔I/Q调制。
52.如实施例51所述的方法,包括:对复用后的1比特逻辑信号进行上变换处理,以产生上变换后的信号。
53.如实施例52所述的方法,包括:基于所述上变换后的信号来产生RF信号。
54.如实施例49~53中任一实施例所述的方法,还包括:基于来自调制解调器的信道选择命令而选择用于传输的频率信道。
55.如实施例54所述的方法,其中频率信道是在复用1比特信号时选择的。
56.如实施例54所述的方法,其中频率信道是在产生1比特信号之前选择的。
57.如实施例49~56中任一实施例所述的方法,还包括:基于来自调制解调器的TPC命令来执行TPC功能。
58.如实施例57所述的方法,其中TPC功能是在产生1比特逻辑信号时执行的。
59.如实施例58所述的方法,其中TPC功能是在对复用后的1比特逻辑信号实施上变换处理时执行的。
60.如实施例58所述的方法,其中TPC功能是在产生RF信号时执行的。
61.如实施例49所述的方法,包括:将从调制解调器接收的幅度信号转换成第一1比特逻辑信号。
62.如实施例61所述的方法,包括:使用从调制解调器接收的相位信号来调制载波,以产生第二1比特逻辑信号。
63.如实施例62所述的方法,包括:对第二1比特逻辑信号进行上变换处理。
64.如实施例63所述的方法,包括:将第一1比特逻辑信号保存在FIFO存储器中,以将幅度信号与相位信号相校准。
65.如实施例64所述的方法,包括:合并在第二1比特逻辑信号中包含的角度信息与在FIFO存储器中存储的第一1比特逻辑信号中包含的幅度信息,以产生合并信号。
66.如实施例65所述的方法,包括:基于该合并信号来产生RF信号。
67.如实施例61~66中任一实施例所述的方法,还包括:在调制载波的同时,基于来自调制解调器的信道选择命令而执行信道选择功能,以选择特定的信道频率。
68.如实施例61~67中任一实施例所述的方法,还包括:基于来自调制解调器的TPC命令而执行TPC功能。
69.如实施例68所述的方法,其中TPC功能是在产生第一1比特逻辑信号时执行的。
70.如实施例68所述的方法,其中TPC功能是在产生RF信号时执行的。
71.如实施例49所述的方法,包括:将从调制解调器接收的幅度信号转换成第一1比特逻辑信号。
72.如实施例71所述的方法,包括:使用从调制解调器接收的相位信号来调制载波,以产生第二1比特逻辑信号。
73.如实施例72所述的方法,包括:存储第一1比特逻辑信号,并且将幅度信号与相位信号相校准。
74.如实施例73所述的方法,包括:合并在第二1比特逻辑信号中包含的角度信息与在第一1比特逻辑信号中包含的幅度信息,并且输出合并信号。
75.如实施例74所述的方法,包括:对合并信号执行上变换处理。
76.如实施例75所述的方法,包括:基于上变换后的合并信号来产生RF信号。
虽然本发明的特征和元素在优选的实施方式中以特定的结合进行了描述,但每个特征或元素可以在没有所述优选实施方式的其他特征和元素的情况下单独使用,或在与或不与本发明的其他特征和元素结合的各种情况下使用。本发明提供的方法或流程图可以在由通用计算机或处理器执行的计算机程序、软件或固件中实施,其中所述计算机程序、软件或固件是以有形的方式包含在计算机可读存储介质中的,关于计算机可读存储介质的实例包括只读存储器(ROM)、随机存取存储器(RAM)、寄存器、缓冲存储器、半导体存储设备、诸如内部硬盘以及可移动磁盘之类的磁介质、磁光介质以及诸如CD-ROM碟片和数字多功能光盘(DVD)之类的光介质。
举例来说,恰当的处理器包括:通用处理器、专用处理器、传统处理器、数字信号处理器(DSP)、多个微处理器、与DSP核心相关联的一个或多个微处理器、控制器、微控制器、专用集成电路(ASIC)、现场可编程门阵列(FPGA)电路、其他任何集成电路(IC)和/或状态机。
Claims (49)
1.一种数字发射机,该数字发射机包括:
编码器,用于从同相(I)信号和正交(Q)信号中产生1比特逻辑信号;
单比特数字调制器(SBDM),用于复用所述1比特逻辑信号,以用于笛卡尔I/Q调制;
数字上变换器(DUC),用于上变换复用后的1比特逻辑信号,以产生上变换后的信号;以及
数字功率放大器(DPA),用于基于所述上变换后的信号来产生射频(RF)信号。
2.根据权利要求1所述的数字发射机,其中还包括:
数字信道化单元,用于基于来自调制解调器的信道选择命令而选择用于传输的频率信道。
3.根据权利要求1所述的数字发射机,其中所述编码器是增量调制器、总和增量调制器、脉冲宽度调制器、脉冲位置调制器以及脉冲持续时间调制器之一。
4.根据权利要求1所述的数字发射机,其中所述编码器基于来自调制解调器的发射功率控制(TPC)命令而实施TPC功能。
5.根据权利要求1所述的数字发射机,其中所述DUC输出1比特逻辑信号。
6.根据权利要求1所述的数字发射机,其中所述DUC输出1.5比特逻辑信号。
7.根据权利要求1所述的数字发射机,其中所述SBDM基于来自调制解调器的信道选择命令而执行信道选择功能。
8.根据权利要求1所述的数字发射机,其中所述SBDM是用于复用1比特逻辑信号的4-1复用器。
9.根据权利要求8所述的数字发射机,其中所述编码器输出的是1比特逻辑信号的真实和反相形式,并且4-1复用器输出的是包含了I、Q、-I、-Q信号的重复序列的1比特逻辑信号。
10.根据权利要求1所述的数字发射机,其中所述DUC是单边带处理器。
11.根据权利要求1所述的数字发射机,其中所述DUC是双边带处理器。
12.根据权利要求11所述的数字发射机,其中所述DUC是对复用后的1比特逻辑信号以及时钟信号执行异或(XOR)运算的XOR门。
13.根据权利要求1所述的数字发射机,其中所述DUC基于来自调制解调器的功率控制命令而执行TPC功能。
14.根据权利要求1所述的数字发射机,其中所述DPA包括多个以数字方式控制的反相器。
15.根据权利要求14所述的数字发射机,其中所述DPA实施的是1比特逻辑运算,并且在两个反相器的每一个输入端分别施加了上变换后的信号的真实和反相形式。
16.根据权利要求14所述的数字发射机,其中所述DPA实施的是1.5比特逻辑运算,并且两个反相器的输入端都是用上变换后的信号驱动的。
17.根据权利要求14所述的数字发射机,其中通过控制反相器电压源来控制DPA的增益。
18.根据权利要求1所述的数字发射机,其中所述DPA基于来自调制解调器的功率控制命令来执行功率控制功能。
19.一种数字发射机,该数字发射机包括:
编码器,用于将从调制解调器接收的幅度信号转换成第一1比特逻辑信号;
数字调相器(DPM),用于使用从调制解调器接收的相位信号来调制载波,以产生第二1比特逻辑信号;
数字上变换器(DUC),用于上变换第二1比特逻辑信号;
先入先出(FIFO)存储器,用于存储第一1比特逻辑信号,以及将经过编码器处理的幅度信号与经过DPM和DUC处理的相位信号相校准;
幅度和相位合并器,用于合并在第二1比特逻辑信号中包含的角度信息与在FIFO存储器中存储的第一1比特逻辑信号中包含的幅度信息,并且输出合并信号;以及
数字功率放大器(DPA),用于基于所述合并信号来产生射频(RF)信号。
20.根据权利要求19所述的数字发射机,其中所述DPM基于来自调制解调器的信道选择命令来执行信道选择功能,以选择特定的信道频率。
21.根据权利要求19所述的数字发射机,其中所述DPM是直接数字同步器(DDS)和锁相环(PLL)/压控振荡器(VCO)之一。
22.根据权利要求19所述的数字发射机,其中所述编码器是增量调制器、总和增量调制器、脉冲宽度调制器、脉冲位置调制器以及脉冲持续时间调制器之一。
23.根据权利要求19所述的数字发射机,其中所述编码器基于来自调制解调器的发射功率控制(TPC)命令而实施TPC功能。
24.根据权利要求19所述的数字发射机,其中所述DUC输出1比特逻辑信号。
25.根据权利要求19所述的数字发射机,其中所述DUC是单边带处理器。
26.根据权利要求19所述的数字发射机,其中所述DUC是双边带处理器。
27.根据权利要求26所述的数字发射机,其中所述DUC是对调相后的载波信号和时钟信号执行异或(XOR)运算的XOR门。
28.根据权利要求19所述的数字发射机,其中所述DUC基于来自调制解调器的功率控制命令而执行TPC功能。
29.根据权利要求19所述的数字发射机,其中所述DPA包括多个以数字方式控制的反相器。
30.根据权利要求29所述的数字发射机,其中所述DPA实施1比特逻辑运算,并且在两个反相器的每一个输入端分别施加了上变换后的信号的真实和反相形式。
31.根据权利要求29所述的数字发射机,其中所述DPA实施1.5比特逻辑运算,并且两个反相器的输入端都是用上变换后的信号驱动的。
32.根据权利要求29所述的数字发射机,其中通过控制反相器电压源来控制DPA的增益。
33.根据权利要求19所述的数字发射机,其中所述DPA基于来自调制解调器的功率控制命令来执行功率控制功能。
34.根据权利要求19所述的数字发射机,其中所述幅度和相位合并器是1比特乘法器、异或(XOR)门以及复用器之一。
35.一种数字发射机,该数字发射机包括:
编码器,用于将从调制解调器接收的幅度信号转换成第一1比特逻辑信号;
数字调相器(DPM),用于使用从调制解调器接收的相位信号来调制载波,以产生第二1比特逻辑信号;
先入先出(FIFO)存储器,用于存储第一1比特逻辑信号,并且将经过编码器处理的幅度信号与经过DPM处理的相位信号相校准;
幅度和相位合并器,用于合并在第二1比特逻辑信号中包含的角度信息与在FIFO存储器中存储的第一1比特逻辑信号中包含的幅度信息,并且输出合并信号;
数字上变换器(DUC),用于上变换所述合并信号;以及
数字功率放大器(DPA),用于基于上变换后的合并信号来产生射频(RF)信号。
36.一种用于借助数字发射机来发射信号的方法,该方法包括:
从同相(I)信号和正交(Q)信号中产生1比特逻辑信号;
对1比特逻辑信号进行复用,以用于笛卡尔I/Q调制;
对复用后的1比特逻辑信号进行上变换处理,以产生上变换后的信号;以及
基于所述上变换后的信号来产生射频(RF)信号。
37.根据权利要求36所述的方法,其中还包括:
基于来自调制解调器的信道选择命令而选择用于传输的频率信道。
38.根据权利要求37所述的方法,其中所述频率信道是在复用1比特信号时选择的。
39.根据权利要求37所述的方法,其中所述频率信道是在产生1比特信号之前选择的。
40.根据权利要求36所述的方法,其中还包括:
基于来自调制解调器的发射功率控制(TPC)命令来执行TPC功能。
41.根据权利要求40所述的方法,其中所述TPC功能是在产生1比特逻辑信号时执行的。
42.根据权利要求40所述的方法,其中所述TPC功能是在对复用后的1比特逻辑信号实施上变换处理时执行的。
43.根据权利要求40所述的方法,其中所述TPC功能是在产生RF信号时执行的。
44.一种用于借助数字发射机来发射信号的方法,该方法包括:
将从调制解调器接收的幅度信号转换成第一1比特逻辑信号;
使用从调制解调器接收的相位信号来调制载波,以产生第二1比特逻辑信号;
对第二1比特逻辑信号进行上变换处理;
将第一1比特逻辑信号存储在先入先出(FIFO)存储器中,以将幅度信号与相位信号相校准;
合并在第二1比特逻辑信号中包含的角度信息与在FIFO存储器中存储的第一1比特逻辑信号中包含的幅度信息,以产生合并信号;以及
基于该合并信号来产生射频(RF)信号。
45.根据权利要求44所述的方法,其中还包括:
在调制载波的同时,基于来自调制解调器的信道选择命令而执行信道选择功能,以选择特定的信道频率。
46.根据权利要求44所述的方法,其中还包括:
基于来自调制解调器的发射功率控制(TPC)命令而执行TPC功能。
47.根据权利要求46所述的方法,其中所述TPC功能是在产生第一1比特逻辑信号时执行的。
48.根据权利要求46所述的方法,其中所述TPC功能是在产生RF信号时执行的。
49.一种用于借助数字发射机来发射信号的方法,该方法包括:
将从调制解调器接收的幅度信号转换成第一1比特逻辑信号;
使用从调制解调器接收的相位信号来调制载波,以产生第二1比特逻辑信号;
存储第一1比特逻辑信号,并且将幅度信号与相位信号相校准;
合并在第二1比特逻辑信号中包含的角度信息与在第一1比特逻辑信号中包含的幅度信息,并且输出合并信号;
对合并信号执行上变换处理;以及
基于上变换后的合并信号来产生射频(RF)信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US78170306P | 2006-03-13 | 2006-03-13 | |
US60/781,703 | 2006-03-13 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101401381A true CN101401381A (zh) | 2009-04-01 |
Family
ID=38326923
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA200780009042XA Pending CN101401381A (zh) | 2006-03-13 | 2007-03-12 | 数字发射机 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7826554B2 (zh) |
EP (1) | EP1994705A2 (zh) |
JP (1) | JP4940292B2 (zh) |
KR (2) | KR101197967B1 (zh) |
CN (1) | CN101401381A (zh) |
TW (2) | TWI325710B (zh) |
WO (1) | WO2007106460A2 (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105187346A (zh) * | 2015-09-25 | 2015-12-23 | 海能达通信股份有限公司 | 发射机相位自适应调整的方法以及发射机 |
CN107565985A (zh) * | 2016-07-01 | 2018-01-09 | 英特尔Ip公司 | 生成射频信号的射频信号合成器电路及方法 |
CN110574294A (zh) * | 2017-04-24 | 2019-12-13 | 三菱电机株式会社 | 射频(rf)发射机和减噪装置 |
CN113328757A (zh) * | 2021-07-01 | 2021-08-31 | 深圳捷扬微电子有限公司 | 一种数字射频发射机 |
CN114189256A (zh) * | 2021-12-01 | 2022-03-15 | 北京博瑞微电子科技有限公司 | 一种全数字波形直接调制的超宽带发射机 |
Families Citing this family (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4171261B2 (ja) | 2001-08-27 | 2008-10-22 | 松下電器産業株式会社 | 無線通信装置及び無線通信方法 |
WO2007029328A1 (ja) * | 2005-09-08 | 2007-03-15 | Fujitsu Limited | 送信装置 |
US8411788B2 (en) * | 2005-11-18 | 2013-04-02 | Qualcomm, Incorporated | Digital transmitters for wireless communication |
EP1994705A2 (en) | 2006-03-13 | 2008-11-26 | Interdigital Technology Corporation | Digital transmitter |
US20080207258A1 (en) * | 2007-02-26 | 2008-08-28 | Broadcom Corporation, A California Corporation | Multimode transmitter with digital up conversion and methods for use therewith |
US8311496B2 (en) * | 2007-02-26 | 2012-11-13 | Broadcom Corporation | Transmitter with digital up conversion and multimode power amplifier |
US8995567B2 (en) * | 2007-07-31 | 2015-03-31 | Broadcom Corporation | Method and system for power supply adjustment and polar modulation in a MIMO system |
EP2043258A1 (en) * | 2007-09-28 | 2009-04-01 | Alcatel-Lucent Deutschland AG | A method for signal amplification, a switched mode amplifier system, a base station and a communication network therefor |
KR100888460B1 (ko) | 2007-10-12 | 2009-03-11 | 전자부품연구원 | 펄스 주기 변조 장치 및 방식 |
US8081710B2 (en) * | 2007-11-08 | 2011-12-20 | Pine Valley Investments, Inc. | System and method for corrected modulation with nonlinear power amplification |
US20090163162A1 (en) * | 2007-12-19 | 2009-06-25 | Hoffman Stephen W | Direct conversion receiving architecture with an integrated tuner self alignment function |
US7995969B2 (en) * | 2008-01-10 | 2011-08-09 | Sony Corporation | Millimeter wave power conversion |
US7983359B2 (en) * | 2008-02-07 | 2011-07-19 | Pine Valley Investments, Inc. | Synchronization techniques for polar transmitters |
US8233852B2 (en) * | 2008-04-04 | 2012-07-31 | Pine Valley Investments, Inc. | Calibration techniques for non-linear devices |
WO2010052668A1 (en) | 2008-11-10 | 2010-05-14 | Nxp B.V. | Variable duty cycle generation for out-phasing and pwm power amplifiers |
US8848685B2 (en) | 2009-02-02 | 2014-09-30 | Lg Electronics Inc. | Transmitting/receiving system and method of processing data in the transmitting/receiving system |
US8971830B2 (en) | 2009-05-12 | 2015-03-03 | Qualcomm Incorporated | Multi-mode multi-band power amplifier module |
US8559482B1 (en) * | 2009-06-01 | 2013-10-15 | Altera Corporation | Implementation of multi-channel intermediate frequency modem for radio communication with a programmable integrated circuit |
JP5493227B2 (ja) | 2009-12-22 | 2014-05-14 | 富士通株式会社 | 送信回路 |
US20110188604A1 (en) * | 2010-02-03 | 2011-08-04 | Infineon Technologies Ag | Digital Modulator and Digital-to-Analog Conversion Techniques Associated Therewith |
US8873611B2 (en) | 2010-09-10 | 2014-10-28 | Nec Corporation | Transmitter, control method, computer program and delta-sigma modulator |
CN102164025B (zh) * | 2011-04-15 | 2013-06-05 | 北京邮电大学 | 基于重复编码和信道极化的编码器及其编译码方法 |
US8654867B2 (en) * | 2011-12-07 | 2014-02-18 | Texas Instruments Incorporated | Transformer power combiner with filter response |
US9014300B2 (en) | 2013-09-12 | 2015-04-21 | Qualcomm Incorporated | Switched-mode high-linearity transmitter using pulse width modulation |
US9054940B2 (en) * | 2013-10-25 | 2015-06-09 | Mitsubishi Electric Research Laboratories, Inc. | System and method for linearizing power amplifiers |
WO2015082981A1 (en) | 2013-12-04 | 2015-06-11 | Marvell World Trade Ltd. | Frequency planning for digital power amplifier |
US9525384B2 (en) * | 2014-09-02 | 2016-12-20 | Samsung Electronics Co., Ltd | Method and apparatus for supplying power to a radio frequency power amplifier |
KR102459849B1 (ko) * | 2015-03-10 | 2022-10-28 | 삼성전자주식회사 | 바이 페이즈드 온-오프 키잉(ook) 송신기 및 통신 방법 |
US10680863B2 (en) * | 2015-03-31 | 2020-06-09 | Sony Corporation | Modulation apparatus |
US9973360B2 (en) * | 2015-12-18 | 2018-05-15 | Nxp Usa, Inc. | Method and apparatus for generating phase shift control signals |
US9912357B1 (en) | 2016-12-19 | 2018-03-06 | Intel IP Corporation | Digital polar transmitter having a digital front end |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3419484B2 (ja) * | 1992-03-30 | 2003-06-23 | 株式会社東芝 | 変調器、送信器 |
US5511069A (en) * | 1994-06-30 | 1996-04-23 | Intel Corporation | Method and apparatus for controlling a communication device through a modem processor |
EP0693844B1 (en) * | 1994-07-20 | 2005-12-07 | Nippon Telegraph And Telephone Corporation | Digital quadrature modulator |
US5627499A (en) | 1995-10-13 | 1997-05-06 | Pacific Communication Sciences, Inc. | Digital modulator and upconverter having single-bit delta-sigma data converters |
CA2213156A1 (en) * | 1997-08-15 | 1999-02-15 | Philsar Electronics Inc. | One bit digital quadrature vector modulator |
US6169761B1 (en) * | 1998-04-01 | 2001-01-02 | Wavespan Corporation | Method and transceiver using an improved protocol for a frequency hop communication system |
US6608589B1 (en) * | 1999-04-21 | 2003-08-19 | The Johns Hopkins University | Autonomous satellite navigation system |
US6560296B1 (en) | 1999-05-04 | 2003-05-06 | Lucent Technologies Inc. | Method and apparatus for modulating digital data |
EP1204292B1 (en) * | 2000-06-26 | 2011-11-02 | Panasonic Corporation | Control of a data transmission request in a mobile communication system |
US6801784B1 (en) * | 2000-11-02 | 2004-10-05 | Skyworks Solutions, Inc. | Continuous closed-loop power control system including modulation injection in a wireless transceiver power amplifier |
US6999500B2 (en) * | 2000-11-03 | 2006-02-14 | Qualcomm Inc. | System for direct sequence spreading |
US7158494B2 (en) | 2001-10-22 | 2007-01-02 | Matsushita Electric Industrial Co., Ltd. | Multi-mode communications transmitter |
US6587010B2 (en) * | 2001-11-27 | 2003-07-01 | Motorola, Inc. | Modulated radio frequency signal generation method and modulated signal source |
US7095796B1 (en) * | 2002-01-07 | 2006-08-22 | Vixs, Inc. | Low power radio transmitter using pulse transmissions |
US7248625B2 (en) * | 2002-09-05 | 2007-07-24 | Silicon Storage Technology, Inc. | Compensation of I-Q imbalance in digital transceivers |
JP2006502663A (ja) * | 2002-10-08 | 2006-01-19 | メイコム インコーポレイテッド | 広帯域信号処理装置、処理方法及び製造物 |
US20040081252A1 (en) * | 2002-10-29 | 2004-04-29 | Weichan Hsu | Digital RF transmitter |
AU2003295994A1 (en) * | 2002-11-27 | 2004-06-23 | U-Nav Microelectronics Corporation | System and method for providing secure communication between network nodes |
EP1650864A4 (en) * | 2003-07-25 | 2006-06-28 | Matsushita Electric Ind Co Ltd | GAIN DEVICE |
EP1667390A4 (en) * | 2003-09-19 | 2007-06-13 | Fujitsu Ltd | MODULATOR WITH NONLINEAR DETECTOR |
US8677434B2 (en) * | 2003-12-03 | 2014-03-18 | Broadcom Corporation | Method and system for direct digital up-conversion in a cable modem |
JP2005318327A (ja) * | 2004-04-28 | 2005-11-10 | Matsushita Electric Ind Co Ltd | 通信端末装置及び送信電力制御方法 |
US7092269B1 (en) * | 2004-06-22 | 2006-08-15 | Broadcast Electronics, Inc. | Phase to amplitude H-Bridge switching circuit |
US7885679B2 (en) * | 2005-01-13 | 2011-02-08 | Nec Corporation | Mobile communication terminal and method of accomplishing TPC in mobile communication terminal |
EP1994705A2 (en) | 2006-03-13 | 2008-11-26 | Interdigital Technology Corporation | Digital transmitter |
-
2007
- 2007-03-12 EP EP07752930A patent/EP1994705A2/en not_active Withdrawn
- 2007-03-12 US US11/685,003 patent/US7826554B2/en not_active Expired - Fee Related
- 2007-03-12 KR KR1020087025138A patent/KR101197967B1/ko not_active Expired - Fee Related
- 2007-03-12 WO PCT/US2007/006266 patent/WO2007106460A2/en active Application Filing
- 2007-03-12 JP JP2009500421A patent/JP4940292B2/ja not_active Expired - Fee Related
- 2007-03-12 CN CNA200780009042XA patent/CN101401381A/zh active Pending
- 2007-03-12 KR KR1020087023945A patent/KR100955843B1/ko not_active Expired - Fee Related
- 2007-03-13 TW TW096108653A patent/TWI325710B/zh not_active IP Right Cessation
- 2007-03-13 TW TW098100269A patent/TW200947995A/zh unknown
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105187346A (zh) * | 2015-09-25 | 2015-12-23 | 海能达通信股份有限公司 | 发射机相位自适应调整的方法以及发射机 |
CN105187346B (zh) * | 2015-09-25 | 2019-03-05 | 海能达通信股份有限公司 | 发射机相位自适应调整的方法以及发射机 |
CN107565985A (zh) * | 2016-07-01 | 2018-01-09 | 英特尔Ip公司 | 生成射频信号的射频信号合成器电路及方法 |
CN110574294A (zh) * | 2017-04-24 | 2019-12-13 | 三菱电机株式会社 | 射频(rf)发射机和减噪装置 |
CN113328757A (zh) * | 2021-07-01 | 2021-08-31 | 深圳捷扬微电子有限公司 | 一种数字射频发射机 |
CN114189256A (zh) * | 2021-12-01 | 2022-03-15 | 北京博瑞微电子科技有限公司 | 一种全数字波形直接调制的超宽带发射机 |
Also Published As
Publication number | Publication date |
---|---|
JP4940292B2 (ja) | 2012-05-30 |
TWI325710B (en) | 2010-06-01 |
WO2007106460A3 (en) | 2007-11-01 |
WO2007106460A2 (en) | 2007-09-20 |
JP2009530914A (ja) | 2009-08-27 |
TW200742368A (en) | 2007-11-01 |
EP1994705A2 (en) | 2008-11-26 |
KR100955843B1 (ko) | 2010-05-04 |
US20070211821A1 (en) | 2007-09-13 |
KR101197967B1 (ko) | 2012-11-05 |
US7826554B2 (en) | 2010-11-02 |
TW200947995A (en) | 2009-11-16 |
KR20080099875A (ko) | 2008-11-13 |
KR20080100467A (ko) | 2008-11-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101401381A (zh) | 数字发射机 | |
US7565119B2 (en) | Predistortion correction loop-back based on high linearity and low linearity modes | |
EP1304826B1 (en) | Waveform generation for interplex modulation | |
WO2009153218A1 (en) | Double-linc switched-mode transmitter | |
US9647866B2 (en) | RF transmitter, integrated circuit device, wireless communication unit and method therefor | |
EP2515444A1 (en) | RF transmitter and method therefor | |
US8570101B2 (en) | Variable duty cycle generation for out-phasing and PWM power amplifiers | |
EP1992135B1 (en) | Rf transmitter with interleaved iq modulation | |
US20100153049A1 (en) | Apparatus, system, and method for calculating a non-linearity metric | |
JP4898074B2 (ja) | 制約エンベロープ送信機およびそのための方法 | |
EP3807999B1 (en) | Mixed-mode millimeter-wave transmitter | |
EP3807998B1 (en) | High speed digital signal synthesizer | |
US7773693B2 (en) | Apparatus and method for direct quadrature power amplifier modulation | |
US20070223621A1 (en) | Method and apparatus for signal power ramp-up in a communication transmission | |
WO2010008968A1 (en) | Digital predistortion in a multi transceiver system provided with a smart antenna array | |
CN104883204A (zh) | 一种基于通用软件无线电平台的短波跳频通信系统 | |
US7474708B1 (en) | Multimode transmitter architecture | |
EP3602989B1 (en) | Apparatus, system and method of communicating an edmg mu ppdu with a header b field including repeating and scrambling of encoded header bits | |
CN107707266B (zh) | 一种宽带高速跳频发射系统 | |
CN104811405A (zh) | 用于并发传送系统和方法的线性增强 | |
Loke et al. | Design considerations for multi-band OFDM polar transmitter of UWB system | |
CN1440149A (zh) | 数字调制方式的cdma一次变频发射系统 | |
Alkuran | A LINC amplifier utilizing digital signal processing applied to a DAMPS system | |
JP2006042050A (ja) | 送信装置およびピーク低減方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20090401 |