CN101135821B - 液晶显示面板的驱动方法与系统 - Google Patents
液晶显示面板的驱动方法与系统 Download PDFInfo
- Publication number
- CN101135821B CN101135821B CN2006101285511A CN200610128551A CN101135821B CN 101135821 B CN101135821 B CN 101135821B CN 2006101285511 A CN2006101285511 A CN 2006101285511A CN 200610128551 A CN200610128551 A CN 200610128551A CN 101135821 B CN101135821 B CN 101135821B
- Authority
- CN
- China
- Prior art keywords
- odd
- film transistor
- liquid crystal
- crystal capacitance
- tft
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明公开了一种液晶显示面板的驱动方法与系统。系统包含多数个像素所构成,其中每一个像素包含一液晶电容、一第一薄膜晶体管、一第二薄膜晶体管;第一薄膜晶体管的栅极连接第一扫描线,第一薄膜晶体管的漏极连接至共通电极,第一薄膜晶体管的源极连接至液晶电容一侧的电极,该液晶电容另一侧的电极连接至共通电极,第二薄膜晶体管的漏极与栅极分别连接一第二数据线与该扫描线,该第二薄膜晶体管的源极连接至该液晶电容一侧的电极。可将画面交错显示在该奇数列的液晶电容与偶数列的液晶电容中,并将黑画面交错插入液晶电容与偶数列的液晶电容中,达到不用提升画面传输率,即可达到良好的画面显示品质与画面改变速度的效果。
Description
技术领域
本发明是关于一种液晶显示面板的驱动方法与系统,尤指一种在不提高画面传输率(frame rate)条件下插入黑画面的液晶显示面板的驱动方法与系统。
背景技术
在液晶显示的特性下,人眼所看到的动态会有动画模糊(motion blur)的情况发生,会觉得动作中的物体,会一格一格的在移动,并不自然。因此现有的技术为解决上述问题,会在每个画面(frame)中插入黑画面。当黑画面产生时,人眼的视觉有动态追踪的特性,可在黑画面时,将物体一格一格的移动,自动连接起来。
请参阅图1,这是现有的液晶显示面板插入黑画面的驱动方法与系统的示意图。如图1所示,液晶显示面板200由矩阵方式排列的多数个像素(pixel)100所构成,其中每一个像素100则主要包含了一液晶电容C1、一薄膜晶体管(TFT)101以及一储存电容C2。
薄膜晶体管101的漏极与栅极分别连接数据线D1、D2、D3、…、Dg与扫描线G1、G2、…、Gm,其源极连接至液晶电容C1一侧的电极,液晶电容C1另一侧的电极连接至一共通电极Vcom。薄膜晶体管101的源极亦连接至该储存电容C2一侧的电极,储存电容C2的另一侧的电极连接至一共通电极VDC。另外,数据线和扫描线则分别连接到一数据驱动器202和一扫描驱动器204,并且依据对应的影像数据和扫描数据控制各像素的动作。
首先,扫描驱动器204致动薄膜晶体管101的栅极电压以驱动薄膜晶体管101。接着将第一画面的第一显示电压写入液晶电容C1。经过一定时间后,在扫描驱动器204改变薄膜晶体管101的栅极电压以再一次驱动薄膜晶体管101并将第二画面的第二显示电压写入液晶电容C1之前,扫描控制数据会先控制扫描驱动器204改变薄膜晶体管101的栅极电压,该液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面)。
然而,目前现有的技术中利用插黑画面的方式,由于需在同一画面中将所有的扫描线致动两次,故需要两倍的画面传输率(frame rate)来改变画面速度,亦即扫描频率需由60Hz增为120Hz。也就是说,一部份的时间用来给予像素正确的显示电压,另外一部份的时间则将像素耦合成黑阶电压(亦即黑画面)。但在大尺寸的液晶电视或是液晶显示器,由于信号传递的速度会随着面板尺寸增加需要较长的时间,因此在需提供液晶电容足够的充电时间(charging time)的情况下,实在难以满足扫描频率为120Hz的需求。而在无法达到扫描频率为120Hz的需求下,将造成大尺寸液晶面板在动态画面上,容易有影像残留,严重影响画面品质。
发明内容
本发明的主要目的为提供一种液晶显示面板的驱动方法与系统,将画面交错显示在该奇数列的该液晶电容与该偶数列的该液晶电容中,并将黑画面交错插入该液晶电容与该偶数列的该液晶电容中,达到不用提升画面传输率(frame rate),即可达到良好的画面显示品质与画面改变速度。
本发明的另一目的为提供一种液晶显示面板的驱动方法与系统,在第一时刻,利用奇数列的各液晶电容的显示电压耦合成黑阶电压(亦即黑画面),且该偶数列的各液晶电容具有该第一画面的第一显示电压,又在第二时刻,利用偶数列的各液晶电容的显示电压耦合成黑阶电压(亦即黑画面),且该奇数列的各液晶电容具有该第一画面的第一显示电压,将画面交错显示在该奇数列的该液晶电容与该偶数列的该液晶电容中,并将黑画面交错插入该液晶电容与该偶数列的该液晶电容中。
本发明的又一目的为提供一种液晶显示面板的驱动方法与系统,在第一时刻,利用偶数列的各液晶电容的显示电压耦合成黑阶电压(亦即黑画面),且该奇数列的各液晶电容具有该第一画面的第一显示电压,又在第二时刻,利用奇数列的各液晶电容的显示电压耦合成黑阶电压(亦即黑画面),且该偶数列的各液晶电容具有该第一画面的第一显示电压,将画面交错显示在该奇数列的该液晶电容与该偶数列的该液晶电容中,并将黑画面交错插入该液晶电容与该偶数列的该液晶电容中。
本发明的再一目的为提供一种液晶显示面板的驱动方法与系统,第一时刻时,通过奇数条扫描线致动偶数行奇数列的各第一薄膜晶体管的控制端电压,以驱动各第一薄膜晶体管,以及致动奇数行偶数列的各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,将偶数行奇数列的各液晶电容以及奇数行偶数列的各液晶电容的显示电压耦合成黑阶电压,同时连接奇数条扫描线的奇数行奇数列的各第一薄膜晶体管以及偶数行偶数列的各第二薄膜晶体管,通过奇数条扫描线,致动奇数行奇数列的第一薄膜晶体管的控制端电压以及偶数行偶数列的第二薄膜晶体管的控制端电压,以驱动奇数行奇数列的第一薄膜晶体管以及偶数行偶数列的第二薄膜晶体管,借由各数据线,将一画面的一显示电压写入奇数行奇数列的各液晶电容以及偶数行偶数列的各液晶电容,以及在第二时刻时,通过偶数条扫描线,致动奇数行奇数列的各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,以及致动偶数行偶数列的各第一薄膜晶体管的控制端电压,以驱动各第一薄膜晶体管,将奇数行奇数列的各液晶电容以及偶数行偶数列的各液晶电容的显示电压耦合成黑阶电压,通过偶数条扫描线,致动奇数行偶数列的各第一薄膜晶体管以及偶数行奇数列的各第二薄膜晶体管的控制端电压,以驱动奇数行偶数列的各第一薄膜晶体管以及偶数行奇数列的各第二薄膜晶体管,借由各数据线,将该画面的显示电压写入奇数行偶数列的的各液晶电容以及偶数行奇数列的的各液晶电容。
本发明的还一目的为提供一种液晶显示面板的驱动方法与系统,在第一时刻时,通过偶数条扫描线致动偶数行偶数列的各第一薄膜晶体管的控制端电压,以驱动各第一薄膜晶体管,以及致动奇数行奇数列的各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,将奇数行奇数列的各液晶电容以及偶数行偶数列的各液晶电容的显示电压耦合成黑阶电压,同时连接偶数条扫描线的奇数行偶数列的各第一薄膜晶体管以及偶数行奇数列的各第二薄膜晶体管,通过偶数条扫描线,致动奇数行偶数列的第一薄膜晶体管的控制端电压以及偶数行奇数列的第二薄膜晶体管的控制端电压,以驱动奇数行偶数列的第一薄膜晶体管以及偶数行奇数列的第二薄膜晶体管,借由各数据线,将一画面的一显示电压写入奇数行偶数列的各液晶电容以及偶数行奇数列的各液晶电容;以及第二时刻时,通过奇数条扫描线,致动偶数行奇数列的各第一薄膜晶体管的控制端电压,以各第一薄膜晶体管,以及致动奇数行偶数列的各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,将奇数行偶数列的各液晶电容以及偶数行奇数列的各液晶电容的显示电压耦合成黑阶电压,通过奇数条扫描线,致动奇数行奇数列的各第一薄膜晶体管以及偶数行偶数列的各第二薄膜晶体管的控制端电压,以驱动奇数行奇数列的各第一薄膜晶体管以及偶数行偶数列的各第二薄膜晶体管,借由各数据线,将该画面的显示电压写入奇数行奇数列的的各液晶电容以及偶数行偶数列的的各液晶电容。
为达成上述目的,本发明提供一液晶显示面板的系统,包含:
多数个像素所构成,其特点是,每一个像素包含:
一液晶电容;
一第一薄膜晶体管;
一第二薄膜晶体管,其中该第一薄膜晶体管的控制端连接一第一扫描线,该第一薄膜晶体管的第一端连接至一第一共通电极,该第一薄膜晶体管的第二端连接至该液晶电容一侧的电极,该液晶电容另一侧的电极连接至一第二共通电极,该第二薄膜晶体管的第一端与控制端分别与一第二数据线与该扫描线电连接,该第二薄膜晶体管的第二端连接至该液晶电容一侧的电极。
附图说明
本发明的特征、性能由以下的实施例及其附图进一步说明。
图1为现有的液晶显示面板插入黑画面的驱动方法与系统的示意图。
图2为本发明第一较佳实施例的液晶显示面板插入黑画面的驱动方法与系统。
图3图3为本发明第二较佳实施例的液晶显示面板插入黑画面的驱动方法与系统。
图4为本发明第三较佳实施例的液晶显示面板插入黑画面的驱动方法与系统。
图中主要元件符号说明如下;
100像素 101薄膜晶体管
200液晶显示面板 202数据驱动器
204扫描驱动器
C1液晶电容
C2储存电容
D1、D2、D3、…、Dg数据线
G1、G2、…、Gm扫描线
300像素 301第一薄膜晶体管
302第二薄膜晶体管
400液晶显示面板 402数据驱动器
404扫描驱动器
500像素 501第一薄膜晶体管
502第二薄膜晶体管
600液晶显示面板 602数据驱动器
604扫描驱动器
700像素 701第一薄膜晶体管
702第二薄膜晶体管
800液晶显示面板 802数据驱动器
804扫描驱动器
具体实施方式
请参照图2,这是本发明第一较佳实施例的液晶显示面板插入黑画面的驱动方法与系统的示意图。如图2所示,液晶显示面板400是由矩阵方式排列的多数个像素(pixel)300所构成,其中每一个像素300则主要包含了一液晶电容C1、一第一薄膜晶体管301、一第二薄膜晶体管302以及一储存电容C2。
该第一薄膜晶体管301的栅极连接扫描线G1、G2、…、Gm-1,其漏极连接至一第一共通电极VDC,其源极连接至该液晶电容C1一侧的电极,该液晶电容C1另一侧的电极连接至一第二共通电极Vcom。该第二薄膜晶体管302的漏极与栅极分别连接数据线D1、D2、D3、…、Dg与扫描线G2、G3、…、Gm,其源极连接至该液晶电容C1一侧的电极。该第一薄膜晶体管301的源极以及该第二薄膜晶体管302的源极亦连接至该储存电容C2一侧的电极,该储存电容C2的另一侧的电极连接至该第一共通电极VDC。另外,数据线和扫描线则连接到一数据驱动器402和一扫描驱动器404,并且依据对应的影像数据和扫描数据控制各像素的动作。
首先,在第一画面的第一显示电压,第一时刻时,该扫描驱动器404通过奇数条扫描线G1、G3、G5、…,致动各第一薄膜晶体管301的栅极电压,以驱动各第一薄膜晶体管301,则各液晶电容C1的两端电位为该第一共通电极VDC的电位以及该第二共通电极Vcom的电位。对于正常黑(Normally Black,NB)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有相同的电位。若是对于正常白(Normally White,NW)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有不相同的电位。此时即是将奇数列的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面)。同时连接奇数条扫描线G3、G5、…的偶数列的各第二薄膜晶体管302,该扫描驱动器404通过奇数条扫描线G3、G5、…,致动各第二薄膜晶体管302的栅极电压,以驱动各第二薄膜晶体管302,借由该数据线D1、D2、D3、…、Dg,将该第一画面的第一显示电压写入偶数列的各液晶电容C1。因此奇数列的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面),且该偶数列的各液晶电容C1具有该第一画面的第一显示电压。
接着,在相同第一画面的第一显示电压,第二时刻时,该扫描驱动器404通过偶数条扫描线G2、G4、G6、…,致动各第一薄膜晶体管301的栅极电压,以驱动各第一薄膜晶体管301,则各液晶电容C1的两端电位为该第一共通电极VDC的电位以及该第二共通电极Vcom的电位。对于正常黑(Normally Black,NB)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有相同的电位。若是对于正常白(Normally White,NW)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有不相同的电位。此时即是将偶数列的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面)。同时连接偶数条扫描线G2、G4、…的奇数列像素的各第二薄膜晶体管302,该扫描驱动器404通过偶数条扫描线G2、G4、…,致动各第二薄膜晶体管302的栅极电压,以驱动各第二薄膜晶体管302,借由该数据线D1、D2、D3、…、Dg,将该第一画面的第一显示电压写入奇数列像素的各液晶电容C1。因此该偶数列像素的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面),且该奇数列像素的各液晶C1具有该第一画面的第一显示电压。
当在第二画面的第二显示电压,第三时刻时,该扫描驱动器404通过奇数条扫描线G1、G3、G5、…,致动该第一薄膜晶体管301的栅极电压,以驱动该第一薄膜晶体管301,则该液晶电容C1的两端电位为该第一共通电极VDC的电位以及该第二共通电极Vcom的电位。对于正常黑(Normally Black,NB)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有相同的电位。若是对于正常白(Normally White,NW)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有不相同的电位。此时即是将奇数列像素的该液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面)。同时连接奇数条扫描线G3、G5、…的偶数列的该第二薄膜晶体管302,该扫描驱动器404通过奇数条扫描线G3、G5、…,致动该第二薄膜晶体管302的栅极电压,以驱动该第二薄膜晶体管302,借由该数据线D1、D2、D3、…、Dg,将该第二画面的第二显示电压写入偶数列像素的该液晶电容C1。因此奇数列像素的该液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面),且该偶数列像素的该液晶电容C1具有该第二画面的第二显示电压。
接着,在相同第二画面的第二显示电压,第四时刻时,该扫描驱动器404通过偶数条扫描线G2、G4、G6、…,致动该第一薄膜晶体管301的栅极电压,以驱动该第一薄膜晶体管301,则该液晶电容C1的两端电位为该第一共通电极VDC的电位以及该第二共通电极Vcom的电位。对于正常黑(Normally Black,NB)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有相同的电位。若是对于正常白(Normally White,NW)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有不相同的电位。此时即是将偶数列像素的该液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面)。同时连接偶数条扫描线G2、G4、…的奇数列像素的该第二薄膜晶体管302,该扫描驱动器404通过偶数条扫描线G2、G4、…,致动该第二薄膜晶体管302的栅极电压,以驱动该第二薄膜晶体管302,借由该数据线D1、D2、D3、…、Dg,将该第二画面的第二显示电压写入奇数列像素的该液晶电容C1。因此该偶数列像素的该液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面),且该奇数列像素的该液晶电容C1具有该第二画面的第二显示电压。
依此类推,第三画面的第三显示电压、第四画面的第四显示电压、……逐一写入该奇数列像素的该液晶电容C1与该偶数列像素的该液晶电容C1。因此借由本发明在同一个画面,可将画面交错显示在该奇数列像素的该液晶电容C1与该偶数列像素的该液晶电容C1中,并将黑画面交错插入该液晶电容C1与该偶数列像素的该液晶电容C1中,达到不用提升画面传输率(frame rate),即可达到良好的画面显示品质与画面改变速度。
请参照图3,这是本发明第二较佳实施例的液晶显示面板插入黑画面的驱动方法与系统。如图3所示,液晶显示面板600是由矩阵方式排列的多数个像素(pixel)500所构成,其中每一个像素500则主要包含了一液晶电容C1、一第一薄膜晶体管501、一第二薄膜晶体管502以及一储存电容C2。
奇数行像素的该第一薄膜晶体管501的栅极连接扫描线G1、G2、…、Gm-1,其源极连接至该液晶电容C1一侧的电极,该液晶电容C1另一侧的电极连接至一第二共通电极Vcom。又奇数行像素的该第一薄膜晶体管501的漏极分别连接数据线D1、D3、D5、…。
奇数行像素的该第二薄膜晶体管502的栅极连接扫描线G2、G3、…、Gm,其源极连接至该液晶电容C1一侧的电极。其中奇数行像素的第二薄膜晶体管502的漏极连接至该第一共通电极VDC。
奇数行像素的该第一薄膜晶体管501的源极以及奇数行像素的该第二薄膜晶体管502的源极亦连接至该储存电容C2一侧的电极,该储存电容C2的另一侧的电极连接至该第一共通电极VDC。
偶数行像素的该第一薄膜晶体管501的栅极连接扫描线G2、G3、…、Gm,其源极连接至该液晶电容C1一侧的电极,该液晶电容C1另一侧的电极连接至一第二共通电极Vcom。又偶数行像素的该第一薄膜晶体管501的漏极分别连接数据线D2、D4、D6、…。
偶数行像素的该第二薄膜晶体管502的栅极连接扫描线G1、G2、…、Gm-1,其源极连接至该液晶电容C1一侧的电极,其漏极连接至该第一共通电极VDC。
偶数行像素的该第一薄膜晶体管501的源极以及偶数行像素的该第二薄膜晶体管502的源极亦连接至该储存电容C2一侧的电极,该储存电容C2的另一侧的电极连接至该第一共通电极VDC。
另外,数据线和扫描线则连接到一数据驱动器602和一扫描驱动器604,并且依据对应的影像数据和扫描数据控制各像素的动作。
首先,在第一画面的第一显示电压,第一时刻时,该扫描驱动器604通过奇数条扫描线G1、G3、G5、…,致动偶数行奇数列像素的各第二薄膜晶体管502的栅极电压,以驱动各第二薄膜晶体管502,以及致动奇数行偶数列像素的各第一薄膜晶体管501的栅极电压,以驱动各第一薄膜晶体管501,则偶数行奇数列像素的各液晶电容C1的两端电位以及奇数行偶数列像素的各液晶电容C1的两端电位为该第一共通电极VDC的电位以及该第二共通电极Vcom的电位。对于正常黑(Normally Black,NB)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有相同的电位。若是对于正常白(Normally White,NW)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有不相同的电位。此时即是将偶数行奇数列像素的各液晶电容C1的两端电位以及奇数行偶数列像素的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面)。同时连接奇数条扫描线G1、G3、G5、…的奇数行奇数列像素的各第一薄膜晶体管501以及偶数行偶数列像素的各第二薄膜晶体管502,该扫描驱动器604通过奇数条扫描线G1、G3、G5、…,致动奇数行奇数列像素的第一薄膜晶体管501的栅极电压以及偶数行偶数列像素的第一薄膜晶体管501的栅极电压,以驱动奇数行奇数列像素的第一薄膜晶体管501以及偶数行偶数列像素的第一薄膜晶体管501,借由该数据线D1、D2、D3、…、Dg,将该第一画面的第一显示电压写入奇数行奇数列像素的各液晶电容C1以及偶数行偶数列像素的各液晶电容C1。因此奇数行偶数列像素与偶数行奇数列像素的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面),且奇数行奇数列像素与偶数行偶数列像素的各液晶电容C1具有该第一画面的第一显示电压。
接着,在相同第一画面的第一显示电压,第二时刻时,该扫描驱动器604通过偶数条扫描线G2、G4、G6、…,致动奇数行奇数列像素的各第二薄膜晶体管502的栅极电压,以驱动各第二薄膜晶体管502,以及致动偶数行偶数列像素的各第二薄膜晶体管502的栅极电压,以驱动各第二薄膜晶体管502,则奇数行奇数列像素的各液晶电容C1的两端电位以及偶数行偶数列像素的各液晶电容C1的两端电位为该第一共通电极VDC的电位以及该第二共通电极Vcom的电位。对于正常黑(Normally Black,NB)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有相同的电位。若是对于正常白(Normally White,NW)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有不相同的电位。此时即是将奇数行奇数列像素的各液晶电容C1的两端电位以及偶数行偶数列像素的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面)。同时连接偶数条扫描线G2、G4、…的奇数行偶数列像素的各第一薄膜晶体管501以及偶数行奇数列像素的各第一薄膜晶体管501,该扫描驱动器604通过偶数条扫描线G2、G4、…,致动奇数行偶数列像素的各第一薄膜晶体管501以及偶数行奇数列像素的各第一薄膜晶体管501的栅极电压,以驱动奇数行偶数列像素的各第一薄膜晶体管501以及偶数行奇数列像素的各第一薄膜晶体管501,借由该数据线D1、D2、D3、…、Dg,将该第一画面的第一显示电压写入奇数行偶数列像素的的各液晶电容C1以及偶数行奇数列像素的各液晶电容C1。因此奇数行奇数列像素的各液晶电容C1以及偶数行偶数列像素的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面),且奇数行偶数列像素的各液晶电容C1以及偶数行奇数列像素的各液晶电容C1具有该第一画面的第一显示电压。
当在第二画面的第二显示电压,第三时刻时,该扫描驱动器604通过奇数条扫描线G1、G3、G5、…,致动偶数行奇数列的各第二薄膜晶体管502的栅极电压,以驱动各第二薄膜晶体管502,以及致动奇数行偶数列像素的各第二薄膜晶体管502的栅极电压,以驱动各第二薄膜晶体管502,则偶数行奇数列像素的各液晶电容C1的两端电位以及奇数行偶数列像素的各液晶电容C1的两端电位为该第一共通电极VDC的电位以及该第二共通电极Vcom的电位。对于正常黑(Normally Black,NB)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有相同的电位。若是对于正常白(Normally White,NW)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有不相同的电位。此时即是将奇数列的该液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面)。同时连接奇数条扫描线G1、G3、G5、…的奇数行奇数列像素的各第一薄膜晶体管501以及偶数行偶数列像素的各第一薄膜晶体管501,该扫描驱动器604通过奇数条扫描线G1、G3、G5、…,致动奇数行奇数列像素的第一薄膜晶体管501的栅极电压以及偶数行偶数列像素的第一薄膜晶体管501的栅极电压,以驱动奇数行奇数列像素的第一薄膜晶体管501以及偶数行偶数列像素的第一薄膜晶体管501,借由该数据线D1、D2、D3、…、Dg,将该第二画面的第二显示电压写入奇数行奇数列像素的各液晶电容C1以及偶数行偶数列像素的各液晶电容C1。因此奇数行偶数列像素与偶数行奇数列像素的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面),且奇数行奇数列像素与偶数行偶数列像素的各液晶电容C1具有该第二画面的第二显示电压。
接着,在相同第二画面的第二显示电压,第四时刻时,该扫描驱动器604通过偶数条扫描线G2、G4、G6、…,致动奇数行奇数列像素的各第二薄膜晶体管502的栅极电压,以驱动各第二薄膜晶体管502,以及致动偶数行偶数列像素的各第二薄膜晶体管502的栅极电压,以驱动各第二薄膜晶体管502,则奇数行奇数列像素的各液晶电容C1的两端电位以及偶数行偶数列像素的各液晶电容C1的两端电位为该第一共通电极VDC的电位以及该第二共通电极Vcom的电位。对于正常黑(Normally Black,NB)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有相同的电位。若是对于正常白(Normally White,NW)液晶显示面板,将该第一共通电极VDC的电位调成与该第二共通电极Vcom具有不相同的电位。此时即是将奇数行奇数列像素的各液晶电容C1的两端电位以及偶数行偶数列像素的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面)。同时连接偶数条扫描线G2、G4、…的奇数行偶数列像素的各第一薄膜晶体管501以及偶数行奇数列像素的各第一薄膜晶体管501,该扫描驱动器604通过偶数条扫描线G2、G4、…,致动奇数行偶数列像素的各第一薄膜晶体管501以及偶数行奇数列像素的各第一薄膜晶体管501的栅极电压,以驱动奇数行偶数列像素的各第一薄膜晶体管501以及偶数行奇数列像素的各第一薄膜晶体管501,借由该数据线D1、D2、D3、…、Dg,将该第二画面的第二显示电压写入奇数行偶数列像素的各液晶电容C1以及偶数行奇数列像素的各液晶电容C1。因此奇数行奇数列像素的各液晶电容C1以及偶数行偶数列像素的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面),且奇数行偶数列像素的各液晶电容C1以及偶数行奇数列像素的各液晶电容C1具有该第二画面的第二显示电压。
依此类推,第三画面的第三显示电压、第四画面的第四显示电压、……逐一写入该液晶电容C1。因此借由本案的发明在同一个画面,可将画面交错显示在奇数行偶数列像素与偶数行奇数列像素的各液晶电容C1以及奇数行奇数列像素与偶数行偶数列像素的各液晶电容C1中,并将黑画面交错插入奇数行偶数列像素与偶数行奇数列像素的各液晶电容C1以及奇数行奇数列像素与偶数行偶数列像素的各液晶电容C1中,达到不用提升画面传输率(frame rate),即可达到良好的画面显示品质与画面改变速度。
请参照图4,这是本发明第三较佳实施例的液晶显示面板插入黑画面的驱动方法与系统示意图。如图4所示,液晶显示面板800是由矩阵方式排列的多数个像素(pixel)700所构成,其中每一个像素700则主要包含了一液晶电容C1、一第一薄膜晶体管701以及一储存电容C2。其中偶数行像素更包含一第二薄膜晶体管702。
该第一薄膜晶体管701的栅极连接扫描线G1、G2、…、Gm-1,其源极连接至该液晶电容C1一侧的电极以及该储存电容C2一侧的电极,该液晶电容C1另一侧的电极连接至一第二共通电极Vcom,而该储存电容C2的另一侧的电极连接至一第一共通电极VDC,其漏极分别连接数据线D1、D2、D3、D4、…。
偶数行像素的该第二薄膜晶体管702的栅极连接扫描线G2、G3、…、Gm,其源极连接至该液晶电容C1一侧的电极,其漏极连接至同一列相邻奇数行像素的该第一薄膜晶体管701的源极。
另外,数据线和扫描线则连接到一数据驱动器802和一扫描驱动器804,并且依据对应的影像数据和扫描数据控制各像素的动作。
首先,在第一画面的第一显示电压,第一时刻时,该扫描驱动器804通过奇数条扫描线G1、G3、G5、…,致动奇数列像素的各第一薄膜晶体管701的栅极电压,以驱动各第一薄膜晶体管701,以及致动偶数行偶数列像素的各第二薄膜晶体管702的栅极电压,以驱动各第二薄膜晶体管702,则因为偶数行偶数列像素与奇数行偶数列像素的极性相反,因此当偶数行偶数列像素的各第二薄膜晶体管702导通时,使得相邻像素的偶数行偶数列像素与奇数行偶数列像素的电位中和,致使偶数列像素的各液晶电容C1的两端电位差接近零。对于正常黑(NormallyBlack,NB)液晶显示面板,偶数列像素显示为黑画面。
同时连接奇数条扫描线G1、G3、G5、…的奇数列像素的各第一薄膜晶体管701,该扫描驱动器804通过奇数条扫描线G1、G3、G5、…,致动奇数列像素的第一薄膜晶体管701的栅极电压,以驱动奇数列像素的第一薄膜晶体管701,借由该数据线D1、D2、D3、…、Dg,将该第一画面的第一显示电压写入奇数列像素的各液晶电容C1。因此偶数列像素的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面),且奇数列像素的各液晶电容C1具有该第一画面的第一显示电压。
接着,在相同第一画面的第一显示电压,第二时刻时,该扫描驱动器804通过偶数条扫描线G2、G4、G6、…,致动偶数列像素的各第一薄膜晶体管701的栅极电压,以驱动各第一薄膜晶体管701,以及致动偶数行奇数列像素的各第二薄膜晶体管702的栅极电压,以驱动各第二薄膜晶体管702,则因为偶数行奇数列像素与奇数行奇数列像素的极性相反,因此当偶数行奇数列像素的各第二薄膜晶体管702导通时,使得相邻像素的偶数行奇数列像素与奇数行奇数列像素的电位中和,致使奇数列像素的各液晶电容C1的两端电位差接近零。对于正常黑(Normally Black,NB)液晶显示面板,奇数列像素显示为黑画面。
同时连接偶数条扫描线G2、G4、G6、…的偶数列像素的各第一薄膜晶体管701,该扫描驱动器804通过偶数条扫描线G2、G4、G6、…,致动偶数列像素的第一薄膜晶体管701的栅极电压,以驱动偶数列像素的第一薄膜晶体管701,借由该数据线D1、D2、D3、…、Dg,将该第一画面的第一显示电压写入偶数列像素的各液晶电容C1。因此奇数列像素的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面),且偶数列像素的各液晶电容C1具有该第一画面的第一显示电压。
当在第二画面的第二显示电压,第三时刻时,该扫描驱动器804通过奇数条扫描线G1、G3、G5、…,致动奇数列像素的各第一薄膜晶体管701的栅极电压,以驱动各第一薄膜晶体管701,以及致动偶数行偶数列像素的各第二薄膜晶体管702的栅极电压,以驱动各第二薄膜晶体管702,则因为偶数行偶数列像素与奇数行偶数列像素的极性相反,因此当偶数行偶数列像素的各第二薄膜晶体管702导通时,使得相邻像素的偶数行偶数列像素与奇数行偶数列像素的电位中和,致使偶数列像素的各液晶电容C1的两端电位差接近零。对于正常黑(Normally Black,NB)液晶显示面板,偶数列像素显示为黑画面。
同时连接奇数条扫描线G1、G3、G5、…的奇数列像素的各第一薄膜晶体管701,该扫描驱动器804通过奇数条扫描线G1、G3、G5、…,致动奇数列像素的第一薄膜晶体管701的栅极电压,以驱动奇数列像素的第一薄膜晶体管701,借由该数据线D1、D2、D3、…、Dg,将该第二画面的第二显示电压写入奇数列像素的各液晶电容C1。因此偶数列像素的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面),且奇数列像素的各液晶电容C1具有该第二画面的第二显示电压。
接着,在相同第二画面的第二显示电压,第四时刻时,该扫描驱动器804通过偶数条扫描线G2、G4、G6、…,致动偶数列像素的各第一薄膜晶体管701的栅极电压,以驱动各第一薄膜晶体管701,以及致动偶数行奇数列像素的各第二薄膜晶体管702的栅极电压,以驱动各第二薄膜晶体管702,则因为偶数行奇数列像素与奇数行奇数列像素的极性相反,因此当偶数行奇数列像素的各第二薄膜晶体管702导通时,使得相邻像素的偶数行奇数列像素与奇数行奇数列像素的电位中和,致使奇数列像素的各液晶电容C1的两端电位差接近零。对于正常黑(Normally Black,NB)液晶显示面板,奇数列像素显示为黑画面。
同时连接偶数条扫描线G2、G4、G6、…的偶数列像素的各第一薄膜晶体管701,该扫描驱动器804通过偶数条扫描线G2、G4、G6、…,致动偶数列像素的第一薄膜晶体管701的栅极电压,以驱动偶数列像素的第一薄膜晶体管701,借由该数据线D1、D2、D3、…、Dg,将该第二画面的第二显示电压写入偶数列像素的各液晶电容C1。因此奇数列像素的各液晶电容C1的显示电压耦合成黑阶电压(亦即黑画面),且偶数列像素的各液晶电容C1具有该第二画面的第二显示电压。
依此类推,第三画面的第三显示电压、第四画面的第四显示电压、……逐一写入该液晶电容C1。因此借由本案的发明在同一个画面,可将画面交错显示在奇数列像素与偶数列像素的各液晶电容C1中,将黑画面交错插入奇数列像素与偶数列像素的各液晶电容C1中,达到不用提升画面传输率(frame rate),即可达到良好的画面显示品质与画面改变速度。
因此即使应用在大尺寸的液晶电视或是液晶显示器,无须增加扫描频率,随着解析度或是液晶面板的面积越大,亦可产生良好的液晶显示画面的品质。
综上所述,虽然本发明已以一较佳实施例揭露如上,然其并非用以限定本发明,任何本技术领域的技术人员,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围以权利要求书范围所界定的为准。
Claims (5)
1.一种液晶显示面板的驱动方法,该液晶显示面板包含多数条扫描线、多数条数据线以及多数个像素所构成;每一个像素包含一液晶电容、一第一薄膜晶体管、一第二薄膜晶体管,所述的第一薄膜晶体管的控制端连接偶数条扫描线,该第一薄膜晶体管的第一端连接至一第一共通电极,该第一薄膜晶体管的第二端连接至该液晶电容一侧的电极,该液晶电容另一侧的电极连接至一第二共通电极;所述的第二薄膜晶体管的第一端和控制端分别与其中的一数据线和奇数条扫描线连接,该第二薄膜晶体管的第二端连接至所述液晶电容一侧的电极;其特征在于,所述的驱动方法包含下列步骤:
在一第一画面的一第一显示电压、第一时刻时,通过偶数条扫描线致动各第一薄膜晶体管的控制端电压,以驱动各第一薄膜晶体管,将偶数列的各液晶电容的显示电压耦合成黑阶电压,且同时连接偶数条扫描线奇数列的各第二薄膜晶体管,通过偶数条扫描线,致动各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,借由各所述的数据线,将所述的第一画面的第一显示电压依序写入奇数列的各液晶电容;以及
在所述第一画面的所述第一显示电压、第二时刻时,通过奇数条扫描线,致动各第一薄膜晶体管的控制端电压,以驱动各第一薄膜晶体管,将奇数列的各液晶电容的显示电压耦合成黑阶电压,且连接奇数条扫描线的偶数列的各第二薄膜晶体管,通过奇数条扫描线,致动各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,借由所述的数据线,将所述的第一画面的第一显示电压依序写入偶数列的各液晶电容。
2.一液晶显示面板的系统,包含:
多数个像素所构成,其特征在于,每一个像素包含:
一液晶电容;
一第一薄膜晶体管;以及
一第二薄膜晶体管;
其中奇数行像素的所述第一薄膜晶体管的控制端分别连接第n条扫描线,奇数行像素的所述第一薄膜晶体管的第一端分别连接至奇数条数据线,奇数行像素的所述第一薄膜晶体管的第二端连接至所述液晶电容一侧的电极,该液晶电容另一侧的电极连接至一第二共通电极,奇数行像素的所述第二薄膜晶体管的第一端电连接一第一共通电极,奇数行像素的所述第二薄膜晶体管的控制端分别电连接第n+1条扫描线,奇数行像素的所述第二薄膜晶体管的第二端连接至所述液晶电容一侧的电极,偶数行像素的所述第一薄膜晶体管的控制端分别连接第n+1条扫描线,偶数行像素的所述第一薄膜晶体管的第一端连接至偶数条数据线,偶数行像素的所述第一薄膜晶体管的第二端连接至所述液晶电容一侧的电极,该液晶电容另一侧的电极连接至第二共通电极,偶数行像素的所述第二薄膜晶体管的控制端分别连接第n条扫描线,偶数行像素的所述第二薄膜晶体管的第一端电连接第一共通电极,偶数行的所述第二薄膜晶体管的第二端连接至所述液晶电容一侧的电极,其中n为任意整数。
3.一种液晶显示面板的驱动方法,该液晶显示面板包含多数条扫描线、多数条数据线以及多数个像素所构成,其中每一个像素包含一液晶电容、一第一薄膜晶体管、一第二薄膜晶体管,其中,奇数行像素的第一薄膜晶体管的控制端、第一端、第二端分别连接偶数条扫描线、该液晶电容一侧的电极与一第一共通电极,奇数行像素的第二薄膜晶体管的控制端、第一端、第二端分别连接奇数条扫描线、奇数条数据线与该液晶电容一侧的电极,该液晶电容另一侧的电极连接至一第二共通电极;偶数行像素的该第一薄膜晶体管的控制端、第一端、第二端分别连接偶数条扫描线、偶数条数据线与该液晶电容一侧的电极,偶数行像素的该第二薄膜晶体管的控制端、第一端、第二端分别连接奇数条扫描线、该第一共通电极与该液晶电容一侧的电极;所有该液晶电容另一侧的电极连接至一第二共通电极;其特征在于,所述驱动方法包含下列步骤:
在一第一画面的一第一显示电压、第一时刻时,通过奇数条扫描线致动偶数行奇数列像素的各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,以及致动奇数行偶数列像素的各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,将偶数行奇数列像素的各液晶电容以及奇数行偶数列像素的各液晶电容的显示电压耦合成黑阶电压,同时连接奇数条扫描线的奇数行奇数列像素的各第一薄膜晶体管以及偶数行偶数列像素的各第一薄膜晶体管,通过奇数条扫描线,致动奇数行奇数列像素的第一薄膜晶体管的控制端电压以及偶数行偶数列像素的第一薄膜晶体管的控制端电压,以驱动奇数行奇数列像素的第一薄膜晶体管以及偶数行偶数列像素的第一薄膜晶体管,借由各数据线,将所述第一画面的第一显示电压写入奇数行奇数列像素的各液晶电容以及偶数行偶数列像素的各液晶电容;以及
所述的第一画面的所述第一显示电压、第二时刻时,通过偶数条扫描线,致动奇数行奇数列像素的各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,以及致动偶数行偶数列像素的各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,将奇数行奇数列像素的各液晶电容以及偶数行偶数列像素的各液晶电容的显示电压耦合成黑阶电压,通过偶数条扫描线,致动奇数行偶数列像素的各第一薄膜晶体管以及偶数行奇数列像素的各第一薄膜晶体管的控制端电压,以驱动奇数行偶数列像素的各第一薄膜晶体管以及偶数行奇数列像素的各第一薄膜晶体管,借由各所述的数据线,将所述的第一画面的第一显示电压写入奇数行偶数列像素的各液晶电容以及偶数行奇数列像素的各液晶电容。
4.一种液晶显示面板的驱动方法,该液晶显示面板包含多数条扫描线、多数条数据线以及多数个像素所构成,其中每一个像素包含一液晶电容、一第一薄膜晶体管、一第二薄膜晶体管,其中,奇数行像素的第一薄膜晶体管的控制端、第一端、第二端分别连接偶数条扫描线、该液晶电容一侧的电极与一第一共通电极,奇数行像素的第二薄膜晶体管的控制端、第一端、第二端分别连接奇数条扫描线、奇数条数据线与该液晶电容一侧的电极,该液晶电容另一侧的电极连接至一第二共通电极;偶数行像素的该第一薄膜晶体管的控制端、第一端、第二端分别连接偶数条扫描线、偶数条数据线与该液晶电容一侧的电极,偶数行像素的该第二薄膜晶体管的控制端、第一端、第二端分别连接奇数条扫描线、该第一共通电极与该液晶电容一侧的电极;所有该液晶电容另一侧的电极连接至一第二共通电极;其特征在于,所述的驱动方法包含下列步骤:
在第一时刻,一第一画面的一第一显示电压,通过偶数条扫描线致动偶数行偶数列像素的各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,以及致动奇数行奇数列像素的各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,将奇数行奇数列像素的各液晶电容以及偶数行偶数列像素的各液晶电容的显示电压耦合成黑阶电压,同时连接偶数条扫描线的奇数行偶数列像素的各第一薄膜晶体管以及偶数行奇数列像素的各第一薄膜晶体管,通过偶数条扫描线,致动奇数行偶数列像素的第一薄膜晶体管的控制端电压以及偶数行奇数列像素的第一薄膜晶体管的控制端电压,以驱动奇数行偶数列像素的第一薄膜晶体管以及偶数行奇数列像素的第一薄膜晶体管,借由各所述的数据线,将所述第一画面的第一显示电压写入奇数行偶数列像素的各液晶电容以及偶数行奇数列像素的各液晶电容;以及
在第二时刻,所述第一画面的所述第一显示电压通过奇数条扫描线,致动偶数行奇数列像素的各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,以及致动奇数行偶数列像素的各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,将奇数行偶数列像素的各液晶电容以及偶数行奇数列像素的各液晶电容的显示电压耦合成黑阶电压,通过奇数条扫描线,致动奇数行奇数列像素的各第一薄膜晶体管以及偶数行偶数列像素的各第一薄膜晶体管的控制端电压,以驱动奇数行奇数列像素的各第一薄膜晶体管以及偶数行偶数列像素的各第一薄膜晶体管,借由各所述的数据线,将所述第一画面的第一显示电压写入奇数行奇数列像素的各液晶电容以及偶数行偶数列像素的各液晶电容。
5.一种液晶显示面板的驱动方法,该液晶显示面板包含多数条扫描线、多数条数据线以及多数个像素所构成,其中每一个像素包含一液晶电容、一第一薄膜晶体管、一第二薄膜晶体管,所述的第一薄膜晶体管的控制端连接偶数条扫描线,该第一薄膜晶体管的第一端连接至一第一共通电极,该第一薄膜晶体管的第二端连接至该液晶电容一侧的电极,该液晶电容另一侧的电极连接至一第二共通电极;所述的第二薄膜晶体管的第一端和控制端分别与其中之一数据线和奇数条扫描线连接,该第二薄膜晶体管的第二端连接至所述液晶电容一侧的电极;其特征在于,所述的驱动方法包含下列步骤:
在第一时刻,第一画面的第一显示电压致动奇数列像素的各第一薄膜晶体管的控制端电压,以驱动各第一薄膜晶体管,同时致动偶数列像素的各第二薄膜晶体管的控制端电压,以驱动各第二薄膜晶体管,致使偶数列像素显示为黑画面,且将该第一画面的第一显示电压写入奇数列像素的各液晶电容。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2006101285511A CN101135821B (zh) | 2006-08-30 | 2006-08-30 | 液晶显示面板的驱动方法与系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2006101285511A CN101135821B (zh) | 2006-08-30 | 2006-08-30 | 液晶显示面板的驱动方法与系统 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2011100814364A Division CN102207645A (zh) | 2006-08-30 | 2006-08-30 | 液晶显示面板的驱动方法与系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101135821A CN101135821A (zh) | 2008-03-05 |
CN101135821B true CN101135821B (zh) | 2012-11-07 |
Family
ID=39159975
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006101285511A Expired - Fee Related CN101135821B (zh) | 2006-08-30 | 2006-08-30 | 液晶显示面板的驱动方法与系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101135821B (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101882430B (zh) * | 2010-07-02 | 2012-01-11 | 深超光电(深圳)有限公司 | 一种液晶显示装置的驱动方法 |
CN102347327A (zh) * | 2010-08-04 | 2012-02-08 | 北京京东方光电科技有限公司 | 阵列基板及其制造方法、液晶面板 |
CN102346341B (zh) * | 2010-08-04 | 2014-09-10 | 北京京东方光电科技有限公司 | 阵列基板和制造方法、液晶面板、液晶显示器和驱动方法 |
CN102445796B (zh) * | 2011-07-22 | 2014-03-26 | 深圳市华星光电技术有限公司 | 液晶显示装置及其插黑方法 |
CN105629609A (zh) * | 2016-02-18 | 2016-06-01 | 深圳市华星光电技术有限公司 | 阵列基板、液晶显示装置及液晶显示装置的驱动方法 |
CN110210421B (zh) | 2019-06-05 | 2021-08-06 | 京东方科技集团股份有限公司 | 一种成像背板及其驱动方法、指纹识别面板 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1545691A (zh) * | 2002-04-30 | 2004-11-10 | 索尼株式会社 | 液晶显示装置及其驱动方法和移动终端 |
-
2006
- 2006-08-30 CN CN2006101285511A patent/CN101135821B/zh not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1545691A (zh) * | 2002-04-30 | 2004-11-10 | 索尼株式会社 | 液晶显示装置及其驱动方法和移动终端 |
Also Published As
Publication number | Publication date |
---|---|
CN101135821A (zh) | 2008-03-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100483501C (zh) | 液晶显示装置及其驱动方法 | |
CN101308271B (zh) | 液晶面板、液晶显示装置及其驱动方法 | |
US20090278777A1 (en) | Pixel circuit and driving method thereof | |
KR100968720B1 (ko) | 액정 장치, 및 전자기기 | |
KR100750916B1 (ko) | 스윙 공통 전극 전압을 이용한 액정 표시 장치 및 이의구동 방법 | |
US20060061535A1 (en) | Liquid crystal display device and method of driving the same | |
US20080180369A1 (en) | Method for Driving a Display Panel and Related Apparatus | |
US20110122055A1 (en) | Liquid crystal display with double data lines | |
US7952652B2 (en) | Thin film transistor liquid crystal display | |
US7755591B2 (en) | Display panel and device utilizing the same and pixel structure | |
CN101135821B (zh) | 液晶显示面板的驱动方法与系统 | |
KR100549983B1 (ko) | 액정표시장치 및 그 구동방법 | |
TW200915284A (en) | A liquid crystal display and the driving method thereof | |
JP2004013153A (ja) | Lcdパネルのフリッカーを減少させる方法と回路 | |
EP1662472A2 (en) | Liquid crystal display device | |
EP1187091A2 (en) | Method of driving scanning lines of a active matrix liquid crystal device | |
US20160118002A1 (en) | Electro-optic apparatus, control method for electro-optic apparatus, and electronic device | |
US20060038767A1 (en) | Gate line driving circuit | |
JP2006053428A (ja) | ゲート線駆動回路 | |
CN116168656B (zh) | 阵列基板和显示面板 | |
US20100066719A1 (en) | Liquid crystal display device, its driving circuit and driving method | |
CN102207645A (zh) | 液晶显示面板的驱动方法与系统 | |
CN107121863B (zh) | 液晶显示面板及液晶显示装置 | |
JP4615313B2 (ja) | 「ブロック・ディム」効果の低減されたディスプレイ | |
JP2008216893A (ja) | 平面表示装置及びその表示方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C41 | Transfer of patent application or patent right or utility model | ||
TR01 | Transfer of patent right |
Effective date of registration: 20120927 Address after: Taiwan, China Hsinchu science and Technology Industrial Park, Miaoli County, Southern Town, science Road, No. 160 Patentee after: Chimei Optoelectronics Co., Ltd. Address before: China Taiwan Tainan County Tainan Science Industrial Park odd Road No. 1 Patentee before: Chimei Optoelectronics Co., Ltd. |
|
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20121107 Termination date: 20170830 |
|
CF01 | Termination of patent right due to non-payment of annual fee |