[go: up one dir, main page]

CN100581269C - 显示装置以及具有该显示装置的视讯墙 - Google Patents

显示装置以及具有该显示装置的视讯墙 Download PDF

Info

Publication number
CN100581269C
CN100581269C CN200410059437A CN200410059437A CN100581269C CN 100581269 C CN100581269 C CN 100581269C CN 200410059437 A CN200410059437 A CN 200410059437A CN 200410059437 A CN200410059437 A CN 200410059437A CN 100581269 C CN100581269 C CN 100581269C
Authority
CN
China
Prior art keywords
signal
video
clock signal
display unit
shows
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN200410059437A
Other languages
English (en)
Other versions
CN1713735A (zh
Inventor
杨忠义
何朝庆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Delta Electronics Inc
Original Assignee
Delta Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Delta Electronics Inc filed Critical Delta Electronics Inc
Priority to CN200410059437A priority Critical patent/CN100581269C/zh
Publication of CN1713735A publication Critical patent/CN1713735A/zh
Application granted granted Critical
Publication of CN100581269C publication Critical patent/CN100581269C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

本发明是关于一种显示装置以及具有该显示装置的视讯墙,且特别是指以差动数字信号传输视频讯号至下一显示装置的技术。因为传统线路架构中的模拟/数字转换器并不提供数据致能讯号,且提供数据致能讯号的视频放大芯片有分辨率及延迟时间等问题,因此本发明提供一种信号转换装置,和一种显示装置,以及具有此显示装置或信号转换装置的视讯墙来取代传统使用视频放大芯片的线路架构,以简化系统复杂度,并解决分辨率及延迟时间等问题。

Description

显示装置以及具有该显示装置的视讯墙
技术领域
本发明涉及一种显示装置以及具有该显示装置的视讯墙,特别是涉及一种以差动数字信号传输视频讯号至下一显示装置的显示装置以及具有此显示装置的视讯墙。
背景技术
近年来,由于个别显示装置的尺寸大小已到发展极限,针对大型显示需求,显示墙(Display Wall)与视讯墙(Video Wall)已经广泛应用于大型展示会场与公共场所。视讯墙是将数个显示装置合并排列而其中各个显示装置依其所排列的位置选取对应的部分显示区域放大为该显示装置的最大画面,合并排列后所有显示装置共同显示一完整的输入视讯讯号。
由于视讯墙是将多数个显示装置合并排列显示一共同视讯源,显示装置间常以计算机数字视讯端子如DVI端子串接相临两显示装置,以数字格式传递自视讯源输出的视讯讯号。然而,由于数字格式传递必须使用到所谓的数据致能(Data Enable,DE)讯号以便传送数据。为产生以上所述的数据致能讯号,习知应用在视讯墙的显示装置其应用线路架构是十分复杂的。
请参阅图1所示,为一典型现有习知的视讯墙的应用简图,此系统中包括一视讯源100与多数个相同的显示装置(Display Cube)110、120、130与140所组成的视讯墙。视讯源100送出一视讯讯号,此视讯讯号可为计算机模拟视讯(Analog RGB)、最小跃迁差动信号(Transition MinimizedDifferential Signaling,底下简称TMDS)或视频讯号(Video)等。在此例中,此视讯墙共包括四个相同的显示装置110、120、130与140。显示装置110由一输入模组113选择其中一个输入视讯源,并根据此讯号源所提供的视讯讯号显示画面。并经过一个差动数字输出模组(TMDS Output)115将选定的输入视讯讯号以差动数字格式传递输出至显示装置120的输入模组123。而此显示装置120则根据此差动数字格式的视讯讯号显示画面。并由其差动数字输出模组(TMDS Output)125将此差动数字格式的视讯讯号传递输出至下一级的显示装置130。
同理,显示装置130再根据所接收的差动数字格式的视讯讯号显示画面,并将此视讯讯号传递至下一级的显示装置140。利用此传递方式,在视讯墙内的四个显示装置即可接收到视讯源100送出的视讯讯号。而每个显示装置再依据其所排列的位置,在其所接收的视讯画面中选取对应位置的部分画面(在此例中为原画面1/4大小)放大至显示装置的全画面大小。如同拼图一般,由此四个显示装置显示的画面即可拼出视讯源100送出的视讯讯号对应的完整画面,且此画面已经放大为四倍大。
请参阅图2所示,为一种现有习知的显示装置的内部电路方块图。此显示装置包括一模拟/数字转换器(A/D Converter)210、一个差动数字信号接收器(TMDS Receiver)220、一个视频解码器(Video Decoder)230、一个选择开关235、一个第一视频放大芯片(Scalcr)240、一个差动数字信号传输装置(TMDS Transmitter)250以及一个第二视频放大芯片(Scaler)260。
此模拟/数字转换器210、差动数字信号接收器220与视频解码器230分别用以接收输入计算机模拟信号(Analog RGB)、差动数字信号(TMDS)与视频讯号(Video)。其中,选择开关235用以选择模拟/数字转换器210与差动数字信号接收器220两者其中之一所输出的同步时序讯号。此输出同步时序讯号包括一个时脉讯号(CLK)、一个水平同步讯号(H-Sync)、一个垂直同步讯号(V-Sync),对于差动数字信号接收器尚包括一个数据致能(DataEnable,DE)讯号。而后经由选择开关235所选择的同步时序讯号传送到第一视频放大芯片240的一计算机视频输入埠(G-Port)242。而视频解码器230所输出的同步时序讯号则直接连接至第一视频放大芯片240的一个视频输入埠(V-Port)244。
第一视频放大芯片240内部选择计算机视频输入埠242与视频输入埠244其中之一的视频讯号处理后,由一显示输出埠(D-Port)246将处理后的视频讯号同时输出至差动数字信号传输装置250与视频放大芯片260。而差动数字信号传输装置250用以将视频讯号传输至下一级的显示装置。而视频放大芯片260则可依显示装置所排列的位置选取相对应所需显示的区域,放大显示至显示装置的显示元件(未绘示)。
如图2所示,现有习知的显示装置其内部共包括两个视频放大芯片(Scaler),其中此视频放大芯片在一般文件有时亦称为扫瞄转换器(ScanConverter)。在实际电路的设计上,上述的显示装置有时会以高速可程式逻辑阵列(FPGA)取代上述的两个视频放大芯片。不论是视频放大芯片、扫瞄转换器或高速可程式逻辑阵列,在此应用架构下其功能是相同的。同时,用以接收与传输差动数字(Differential Signaling,“DS”)格式的视讯讯号的差动数字信号传输装置250与差动数字信号接收器220,可为最小跃迁差动信号(TMDS)或低压差动信号(Low Voltage Differential Signaling,底下简称LVDS)。但不论以TMDS或LVDS传输信号,差动数字信号传输装置250均需要一个数据致能(Data Enable,DE)讯号方可运作。
然而目前业界一般可取得并应用于视频处理的模拟/数字转换元件,例如Analog Device Inc.的AD9884或Integrated Circuit System Inc.的ICS1531或Philips的TDA8752,其如图2中模拟/数字转换器210,其输出的同步时序讯号并不包括数据致能讯号。而其他的输入视频对应电路,如差动数字信号与视频讯号,则均可输出数据致能讯号。也就是因为模拟/数字转换器输出的同步时序讯号不包括数据致能讯号,因此,需要第一视频放大芯片240将接收到的视频讯号加以处理后再将经由显示输出埠(D-Port)246产生新的包括数据致能讯号的一组同步时序讯号。
如上述图2的显示装置其电路架构,是一个非常复杂的设计,因为此系统中有两个视频放大芯片必须加以控制与设定。一般而言,由视频放大芯片的显示输出埠输出的视频讯号,其分辨率是固定的,例如是1024X768画素。对于大于此分辨率的视频讯号,例如是1280X1024画素,是经过视频放大芯片将欲显示图像压缩后才输出传输至下一显示装置。因此,在经过第一视频放大芯片处理后,其后的所有显示装置所接收到的视频讯号,均是经过压缩后的分辨率(1024X768)而非原本视讯源输出视频讯号的分辨率(1280X1024),此结果造成最后整体显示画质的牺牲。
图2所示的显示装置,其另一个缺点是视频放大芯片的视频处理会有一延迟时间,经过一序列讯号串接,在动态画面的视频讯号下,有可能在不同显示装置看出此延迟时间所产生的画面异状(Artifact)。
由此可见,上述现有的显示装置以及具有该显示装置的视讯墙在结构与使用上,显然仍存在有不便与缺陷,而亟待加以进一步改进。为了解决显示装置及视讯墙存在的问题,相关厂商莫不费尽心思来谋求解决之道,但长久以来一直未见适用的设计被发展完成,而一般产品又没有适切的结构能够解决上述问题,此显然是相关业者急欲解决的问题。
有鉴于上述现有的显示装置以及具有该显示装置的视讯墙存在的缺陷,本发明人基于从事此类产品设计制造多年丰富的实务经验及其专业知识,并配合学理的运用,积极加以研究创新,以期创设一种新型结构的显示装置以及具有该显示装置的视讯墙,揭露出一种新的电路架构,可以简化传统的显示装置其电路架构,同时可以解决与改善上述显示装置及视讯墙的缺失,使其更具有实用性。经过不断的研究、设计,并经反复试作样品及改进后,终于创设出确具实用价值的本发明。
发明内容
本发明的目的在于,克服现有的显示装置存在的缺陷,而提供一种新型结构的显示装置,所要解决的技术问题是使本发明的显示装置加入了一个数据致能讯号产生器,可以解决模拟/数字转换器输出的同步时序信号不包括数据致能讯号的问题。另外,本发明的架构,不需要如传统的另一视频放大芯片,因此,可以避免传统架构中经过视频放大芯片处理后,其后的所有显示装置所接收到的视频讯号,均是经过压缩后的分辨率而非原本视讯源输出视频讯号的分辨率的问题。因此,不会有影响整体显示画质的情形。另外,也不会有传统架构中经过视频放大芯片的视频处理的延迟时间问题,而可避免有不同显示装置看出此延迟时间所产生的画面异状(Artifact)的问题,从而更加适于实用。
本发明的另一目的在于,克服现有的具有该显示装置的视讯墙存在的缺陷,而提供一种新型结构的具有该显示装置的视讯墙,所要解决的技术问题是使本发明的显示装置加入了一个数据致能讯号产生器,可以解决模拟/数字转换器输出的同步时序信号不包括数据致能讯号的问题。另外,本发明的架构,不需要如传统的另一视频放大芯片,因此,可以避免传统架构中经过视频放大芯片处理后,其后的所有显示装置所接收到的视频讯号,均是经过压缩后的分辨率而非原本视讯源输出视频讯号的分辨率的问题。因此,不会有影响整体显示画质的情形。另外,也不会有传统架构中经过视频放大芯片的视频处理的延迟时间问题,而可避免有不同显示装置看出此延迟时间所产生的画面异状(Artifact)的问题,从而更加适于实用。
本发明的再一目的在于,克服现有的显示装置存在的缺陷,而提供一种新型结构的显示装置,所要解决的技术问题是使本发明的显示装置新增一个视讯倍频处理器,则提升视频讯号的画质,并将后续传输的视频讯号统一色空间为RGB。因此,可以避免传统架构中经过视频放大芯片处理后,其后的所有显示装置所接收到的视频讯号,均是经过压缩后的分辨率而非原本视讯源输出视频讯号的分辨率的问题。另外,也不会有传统架构中经过视频放大芯片的视频处理的延迟时间问题,而可避免有不同显示装置看出此延迟时间所产生的画面异状(Artifact)的问题,从而更加适于实用。
本发明的还一目的在于,克服现有的显示装置存在的缺陷,而提供一种新型结构的显示装置,所要解决的技术问题是使本发明的显示装置所包括的各个组件均由一微控制器(MICRO-CONTROLLER)所控制,此微控制器并耦接一内存,此内存用以储存各个时序信号的详细数据。对于计算机模拟输入信号,当输入信号的时序格式已经确定时,微控制器自内存读取此时序信号的相关详细数据,并控制各个组件的操作,包括控制数据致能讯号产生器产生数据致能讯号。因此,可以避免传统架构中经过视频放大芯片处理后,其后的所有显示装置所接收到的视频讯号,均是经过压缩后的分辨率而非原本视讯源输出视频讯号的分辨率的问题。另外,也不会有传统架构中经过视频放大芯片的视频处理的延迟时间问题,而可避免有不同显示装置看出此延迟时间所产生的画面异状(Artifact)的问题,从而更加适于实用。
本发明的目的及解决其技术问题是采用以下技术方案来实现的。依据本发明提出的一种显示装置,适用于一视讯墙,其包括:一模拟/数字转换器,用以接收一模拟视讯信号,并据以输出一第一显示信号与一第一显示时脉信号;一差动数字信号接收器,用以接收一差动数字信号,并据以输出一第二显示信号与一第二显示时脉信号;一数据致能讯号产生器,连接该模拟/数字转换器,用以接收该模拟/数字转换器所输出的该第一显示时脉信号,并据以输出具有一数据致能信号的一第三显示时脉信号;一选择开关,输入端连接该数据致能讯号产生器与该差动数字信号接收器,用以选择该第二显示时脉信号、该第三显示时脉信号其中之一,并据以输出一第四显示时脉信号;一差动数字信号传输装置,连接到该选择开关及模拟/数字转换器的输出端,用以传送该第四显示时脉信号,以及选择性地传送该第一显示信号与该第二显示信号其中之一;以及一视频放大芯片,用以接收该第四显示时脉信号,以及选择性地接收该第一显示信号与该第二显示信号其中之一,并据以作为该显示装置所显示的画面。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
前述的显示装置,其中更包括一视频解码器,用以接收一视频讯号,并据以输出一第三显示信号与一第五显示时脉信号,其中该第五显示时脉信号传送到该选择开关,而该选择开关则根据该第二显示时脉信号、该第三显示时脉信号与第五显示时脉信号其中之一,并据以输出该第四显示时脉信号。
前述的显示装置,其中更包括:一视频解码器,用以接收一视频讯号,并据以输出一视讯转换信号与一视讯时脉信号;一视讯倍频处理器,连接到该视频解码器,用以接收该视讯转换信号与该视讯时脉信号,并对该视讯转换信号进行一视讯倍频处理后,转换为一第四显示信号与一第六显示时脉信号,其中该第六显示时脉信号传送到该选择开关,而该选择开关则根据该第二显示时脉信号、该第三显示时脉信号与第六显示时脉信号其中之一,并据以输出该第四显示时脉信号。
前述的显示装置,其中所述的视讯倍频处理是将具有一第一色空间格式的该视讯转换信号,转换为具有一第二色空间格式的第四显示信号。
前述的显示装置,其中具有该第一色空间格式的该视讯转换信号为一具有隔行扫瞄的视频讯号,而该第二色空间格式的该第四显示信号为一具有逐行扫瞄的视频讯号。
前述的显示装置,其中该第一色空间格式为YUV格式。
前述的显示装置,其中该第二色空间格式为RGB格式。
前述的显示装置,其中更包括一微控制器,耦接到该数据致能讯号产生器,该微控制器用以接收该模拟视讯信号,并据以判断后根据该模拟视讯信号的一时序格式,控制该数据致能讯号产生器产生该数据致能信号。
前述的显示装置,其中更包括一内存,耦接到该微控制器,当该微控制器接收到该模拟视讯信号后,根据该内存所储存的数据据以判断该模拟视讯信号的该时序格式,并依据该内存中对应于该时序格式的多数个时序设定参数,控制该数据致能讯号产生器产生该数据致能信号。
前述的显示装置,其中所述的差动数字信号为一最小跃迁差动信号(Transition Minimized Differential Signaling,TMDS)。
前述的显示装置,其中所述的差动数字信号为一低压差动信号(LowVoltage Differential Signaling,LVDS)。
本发明的目的及解决其技术问题还采用以下的技术方案来实现。依据本发明提出的一种显示装置,适用于一视讯墙,其包括:一模拟/数字转换器,用以接收一模拟视讯信号,并据以输出一第一显示信号与具有一数据致能信号的一第一显示时脉信号;一差动数字信号接收器,用以接收一差动数字信号,并据以输出一第二显示信号与一第二显示时脉信号;一选择开关,输入端连接该模拟/数字转换器与该差动数字信号接收器,用以选择该第一显示时脉信号与该第二显示时脉信号其中之一,并据以输出一第三显示时脉信号;一差动数字信号传输装置,连接到该选择开关及模拟/数字转换器的输出端,用以传送该第三显示时脉信号,以及选择性地传送该第一显示信号与该第二显示信号其中之一;以及一视频放大芯片,用以接收该第三显示时脉信号,以及选择性地接收该第一显示信号与该第二显示信号其中之一,并据以作为该显示装置所显示的画面。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
前述的显示装置,其中更包括一视频解码器,用以接收一视频讯号,并据以输出一第三显示信号与一第四显示时脉信号,其中该第四显示时脉信号传送到该选择开关,而该选择开关则根据该第一显示时脉信号、该第二显示时脉信号与第四显示时脉信号其中之一,并据以输出该第三显示时脉信号。
前述的显示装置,其中更包括:一视频解码器,用以接收一视频讯号,并据以输出一视讯转换信号与一视讯时脉信号;一视讯倍频处理器,连接到该视频解码器,用以接收该视讯转换信号与该视讯时脉信号,并对该视讯转换信号进行一视讯倍频处理后,转换为一第四显示信号与一第五显示时脉信号,其中该第五显示时脉信号传送到该选择开关,而该选择开关则根据该第一显示时脉信号、该第二显示时脉信号与第五显示时脉信号其中之一,并据以输出该第三显示时脉信号。
前述的显示装置,其中所述的视讯倍频处理是将具有一第一色空间格式的该视讯转换信号,转换为具有一第二色空间格式的该第四显示信号。
前述的显示装置,其中具有该第一色空间格式的该视讯转换信号为一具有隔行扫瞄的视频讯号,而该第二色空间格式的该第四显示信号为一具有逐行扫瞄的视频讯号。
前述的显示装置,其中该第一色空间格式为YUV格式。
前述的显示装置,其中该第二色空间格式为RGB格式。
前述的显示装置,其中其更包括一微控制器,耦接到该模拟/数字转换器,该微控制器用以接收该模拟视讯信号,并据以判断后根据该模拟视讯信号的一时序格式,控制该模拟/数字转换器产生该数据致能信号。
前述的显示装置,其中更包括一内存,耦接到该微控制器,当该微控制器接收到该模拟视讯信号后,根据该内存所储存的数据据以判断该模拟视讯信号的该时序格式,并依据该内存中对应于该时序格式的多数个时序设定参数,控制该模拟/数字转换器产生该数据致能信号。
前述的显示装置,其中所述的差动数字信号为一最小跃迁差动信号(Transition Minimized Differential Signaling,TMDS)。
前述的显示装置,其中所述的差动数字信号为一低压差动信号(LowVoltage Differential Signaling,LVDS)。
本发明的目的及解决其技术问题还采用以下的技术方案来实现。依据本发明提出的一种视讯墙,其具有多数个显示装置,其中该些显示装置以串联方式连接,而每一该显示装置具有一差动数字信号接收器与一差动数字信号传输装置,该差动数字信号接收器,用以接收与之相邻的上一级的该显示装置所传送的一差动数字信号,并经由该差动数字信号传输装置传送该差动数字信号给下一级的该显示装置,其中该些串联的显示装置的第一个显示装置更包括:一模拟/数字转换器,用以接收一模拟视讯信号,并据以输出一第一显示信号与一第一显示时脉信号;一数据致能讯号产生器,连接该模拟/数字转换器,用以接收该模拟/数字转换器所输出的该第一显示时脉信号,并据以输出具有一数据致能信号的一第二显示时脉信号;一选择开关,输入端连接该数据致能讯号产生器与该第一个显示装置的该差动数字信号接收器,用以选择该第二显示时脉信号或是由该差动数字信号接收器所接收的该差动数字信号所具有的一时脉信号两者其中之一,并据以输出一第三显示时脉信号,而该第一个显示装置的该差动数字信号传输装置连接到该选择开关的输出端,用以传送该第三显示时脉信号,以及选择性地传送该第一个显示装置的该差动数字信号所具有的该显示信号与该第一显示信号两者其中之一并传送到下一级的该显示装置;以及一视频放大芯片,用以接收该第三显示时脉信号,以及选择性地接收该差动数字信号所具有的该显示信号与该第一显示信号两者其中之一,并据以作为该第一显示装置所显示的画面。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
前述的视讯墙,其中更包括一视频解码器,用以接收一视频讯号,并据以输出一第三显示信号与一第四显示时脉信号,其中该第四显示时脉信号传送到该选择开关,而该选择开关则根据该第二显示时脉信号或是由该差动数字信号接收器所接收的该差动数字信号所具有的该时脉信号、与该第四显示时脉信号其中之一,并据以输出该第三显示时脉信号。
前述的视讯墙,其中更包括:一视频解码器,用以接收一视频讯号,并据以输出一视讯转换信号与一视讯时脉信号;一视讯倍频处理器,连接到该视频解码器,用以接收该视讯转换信号与该视讯时脉信号,并对该视讯转换信号进行一视讯倍频处理后,转换为一第三显示信号与一第五显示时脉信号,其中该第五显示时脉信号传送到该选择开关,而该选择开关则根据该第二显示时脉信号或是由该差动数字信号接收器所接收的该差动数字信号所具有的该时脉信号、与该第五显示时脉信号其中之一,并据以输出该第三显示时脉信号。
前述的视讯墙,其中所述的视讯倍频处理是将具有一第一色空间格式的该视讯转换信号,转换为具有一第二色空间格式的第三显示信号。
前述的视讯墙,其中具有该第一色空间格式的该视讯转换信号为一具有隔行扫瞄的视频讯号,而该第二色空间格式的该第三显示信号为一具有逐行扫瞄的视频讯号。
前述的视讯墙,其中该第一色空间格式为YUV格式。
前述的视讯墙,其中该第二色空间格式为RGB格式。
前述的视讯墙,其中更包括一微控制器,耦接到该数据致能讯号产生器,该微控制器用以接收该模拟视讯信号,并据以判断后根据该模拟视讯信号的一时序格式,控制该数据致能讯号产生器产生该数据致能信号。
前述的视讯墙,其中更包括一内存,耦接到该微控制器,当该微控制器接收到该模拟视讯信号后,根据该内存所储存的数据据以判断该模拟视讯信号的该时序格式,并依据该内存中对应于该时序格式的多数个时序设定参数,控制该数据致能讯号产生器产生该数据致能信号。
前述的视讯墙,其中所述的差动数字信号为一最小跃迁差动信号(Transition Minimized Differential Signaling,TMDS)。
前述的视讯墙,其中所述的差动数字信号为一低压差动信号(LowVoltage Differential Signaling,LVDS)。
本发明的目的及解决其技术问题还采用以下的技术方案来实现。依据本发明提出的一种视讯墙,其具有多数个显示装置,其中该些显示装置以串联方式连接,而每一该显示装置具有一差动数字信号接收器与一差动数字信号传输装置,该差动数字信号接收器,用以接收与之相邻的上一级的该显示装置所传送的一差动数字信号,并经由该差动数字信号传输装置传送该差动数字信号给下一级的该显示装置,其中该些串联的显示装置的第一个显示装置更包括:一模拟/数字转换器,用以接收一模拟视讯信号,并据以输出具有一数据致能信号的一第一显示信号与一第一显示时脉信号;一选择开关,输入端连接该模拟/数字转换器与该第一个显示装置的该差动数字信号接收器,用以选择该第一显示时脉信号或是由该差动数字信号接收器所接收的该差动数字信号所具有的一时脉信号两者其中之一,并据以输出一第二显示时脉信号,而该第一个显示装置的该差动数字信号传输装置连接到该选择开关的输出端,用以传送该第二显示时脉信号,以及选择性地传送该第一个显示装置的该差动数字信号所具有的该显示信号与该第一显示信号两者其中之一并传送到下一级的该显示装置;以及一视频放大芯片,用以接收该第二显示时脉信号,以及选择性地接收该差动数字信号所具有的该显示信号与该第一显示信号两者其中之一,并据以作为该第一显示装置所显示的画面。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
前述的视讯墙,其中更包括一视频解码器,用以接收一视频讯号,并据以输出一第二显示信号与一第三显示时脉信号,其中该第三显示时脉信号传送到该选择开关,而该选择开关则根据该第一显示时脉信号或是由该差动数字信号接收器所接收的该差动数字信号所具有的该时脉信号、与该第三显示时脉信号其中之一,并据以输出该第二显示时脉信号。
前述的视讯墙,其中更包括:一视频解码器,用以接收一视频讯号,并据以输出一视讯转换信号与一视讯时脉信号;一视讯倍频处理器,连接到该视频解码器,用以接收该视讯转换信号与该视讯时脉信号,并对该视讯转换信号进行一视讯倍频处理后,转换为一第三显示信号与一第四显示时脉信号,其中该第四显示时脉信号传送到该选择开关,而该选择开关则根据该第一显示时脉信号或是由该差动数字信号接收器所接收的该差动数字信号所具有的该时脉信号、与该第四显示时脉信号其中之一,并据以输出该第二显示时脉信号。
前述的视讯墙,其中所述的视讯倍频处理是将具有一第一色空间格式的该视讯转换信号,转换为具有一具有第二色空间格式的第三显示信号。
前述的视讯墙,其中具有该第一色空间格式的该视讯转换信号为一具有隔行扫瞄的视频讯号,而该第二色空间格式的该第三显示信号为一具有逐行扫瞄的视频讯号。
前述的视讯墙,其中该第一色空间格式为YUV格式。
前述的视讯墙,其中该第二色空间格式为RGB格式。
前述的视讯墙,其中更包括一微控制器,耦接到该模拟/数字转换器,该微控制器用以接收该模拟视讯信号,并据以判断后根据该模拟视讯信号的一时序格式,控制该模拟/数字转换器产生该数据致能信号。
前述的视讯墙,其中更包括一内存,耦接到该微控制器,当该微控制器接收到该模拟视讯信号后,根据该内存所储存的数据据以判断该模拟视讯信号的该时序格式,并依据该内存中对应于该时序格式的多数个时序设定参数,控制该模拟/数字转换器产生该数据致能信号。
前述的视讯墙,其中所述的差动数字信号为一最小跃迁差动信号(Transition Minimized Differential Signaling,TMDS)。
前述的视讯墙,其中所述的差动数字信号为一低压差动信号(LowVoltage Differential Signaling,LVDS)。
本发明与现有技术相比具有明显的优点和有益效果。由以上技术方案可知,为了达到前述发明目的,本发明的主要技术内容如下:
为达上述的发明目的,本发明提出一种显示装置以及具有该显示装置的视讯墙。在此显示装置中,因为加入了一个数据致能讯号产生器,可以解决模拟/数字转换器输出的同步时序信号不包括数据致能讯号的问题。另外,本发明的架构,不需要如传统的另一视频放大芯片,因此,可以避免传统架构中经过视频放大芯片处理后,其后的所有显示装置所接收到的视频讯号,均是经过压缩后的分辨率而非原本视讯源输出视频讯号的分辨率的问题。因此,不会有影响整体显示画质的情形。另外,也不会有传统架构中经过视频放大芯片的视频处理的延迟时间问题,而可避免有不同显示装置看出此延迟时间所产生的画面异状(Artifact)的问题。
而在一选择实施例中,另外新增一个视讯倍频处理器,则提升视频讯号的画质,并将后续传输的视频讯号统一色空间为RGB。
另外,在上述实施例中,此显示装置所包括的各个元件均由一微控制器(MICRO-CONTROLLER)所控制,此微控制器并耦接一内存,此内存用以储存各个时序信号的详细数据。对于计算机模拟输入信号,当输入信号的时序格式已经确定时,微控制器自内存读取此时序信号的相关详细数据,并控制各个元件的操作,包括控制数据致能讯号产生器产生数据致能讯号。
为达上述的发明目的,本发明还提出一种用以接收模拟视讯信号的模拟/数字转换器,并据以输出一第一显示信号与一第一显示时脉信号。用以接收差动数字信号的一差动数字信号接收器,并据以输出一第二显示信号与一第二显示时脉信号。连接模拟/数字转换器的一数据致能讯号产生器,用以接收模拟/数字转换器所输出的第一显示时脉信号,并据以输出具有一数据致能信号的一第三显示时脉信号。连接数据致能讯号产生器与差动数字信号接收器的一选择开关,用以选择第二显示时脉信号、第三显示时脉信号其中之一,并据以输出一第四显示时脉信号。连接到选择开关的一差动数字信号传输装置,用以传送第四显示时脉信号,并选择性地传送第一显示信号与第二显示信号其中之一;以及一用以接收第四显示时脉信号的视频放大芯片,选择性地接收第一显示信号与第二显示信号其中之一,并据以作为显示装置所显示的画面。
上述的显示装置,其中更包括一用以接收一视频讯号的视频解码器,并据以输出一第三显示信号与一第五显示时脉信号,其中第五显示时脉信号传送到选择开关,而选择开关则根据第二显示时脉信号、第三显示时脉信号与第五显示时脉信号其中之一,据以输出第四显示时脉信号。
上述的显示装置中更包括:一用以接收一视频讯号的视频解码器,据以输出一视讯转换信号与一视讯时脉信号;以及一连接到视频解码器的视讯倍频处理器,用以接收视讯转换信号与视讯时脉信号,并对视讯转换信号进行视讯倍频处理后,转换为一第四显示信号与一第六显示时脉信号,其中第六显示时脉信号传送到选择开关,而选择开关则根据第二显示时脉信号、第三显示时脉信号与第六显示时脉信号其中之一,据以输出第四显示时脉信号。
上述的显示装置中的视讯倍频处理是将具有一第一色空间格式的视讯转换信号,转换为具有一具有第二色空间格式的第四显示信号。而其中具有第一色空间格式的视讯转换信号为一具有隔行扫瞄的视频讯号,而第二色空间格式的第四显示信号为一具有逐行扫瞄的视频讯号。在此第一色空间格式为YUV格式;第二色空间格式为RGB格式。
上述的显示装置中,其更包括一耦接到数据致能讯号产生器的微控制器,用以接收模拟视讯信号,并据以判断后根据模拟视讯信号的一时序格式,控制数据致能讯号产生器产生数据致能信号。以及包括一耦接到微控制器的内存,当微控制器接收到模拟视讯信号后,根据内存所储存的数据据以判断模拟视讯信号的时序格式,并依据内存中对应于时序格式的多数个时序设定参数,控制数据致能讯号产生器产生数据致能信号。
上述的显示装置,其中差动数字信号为一最小跃迁差动信号(Transition Minimized Differential Signaling,TMDS)或一低压差动信号(Low Voltage Differential Signaling,LVDS)。
本发明再提供一种视讯墙,其具有多数个显示装置,其中这些显示装置以串联方式连接,而每一显示装置具有一差动数字信号接收器与一差动数字信号传输装置,差动数字信号接收器,用以接收与之相邻的上一级的显示装置所传送的一差动数字信号,并经由差动数字信号传输装置传送差动数字信号给下一级的显示装置,其中这些串联的显示装置的第一个显示装置更包括上述所述的本发明所提供的显示装置。
本发明又提供一种适用于一视讯墙的显示装置,包括:一用以接收模拟视讯信号的模拟/数字转换器,并据以输出一第一显示信号与具有一数据致能信号的一第一显示时脉信号。用以接收差动数字信号的一差动数字信号接收器,并据以输出一第二显示信号与一第二显示时脉信号。连接模拟/数字转换器与差动数字信号接收器的一选择开关,用以选择第一显示时脉信号与第二显示时脉信号其中之一,并据以输出一第三显示时脉信号。连接到选择开关的一差动数字信号传输装置,用以传送第三显示时脉信号,并选择性地传送第一显示信号与第二显示信号其中之一;以及一用以接收第三显示时脉信号的视频放大芯片,选择性地接收第一显示信号与第二显示信号其中之一,并据以作为显示装置所显示的画面。
上述的显示装置,其中更包括一用以接收一视频讯号的视频解码器,并据以输出一第三显示信号与一第四显示时脉信号,其中第四显示时脉信号传送到选择开关,而选择开关则根据第一显示时脉信号、第二显示时脉信号与第四显示时脉信号其中之一,据以输出第三显示时脉信号。
上述的显示装置中更包括:一用以接收一视频讯号的视频解码器,据以输出一视讯转换信号与一视讯时脉信号;以及一连接到视频解码器的视讯倍频处理器,用以接收视讯转换信号与视讯时脉信号,并对视讯转换信号进行视讯倍频处理后,转换为一第四显示信号与一第五显示时脉信号,其中第五显示时脉信号传送到选择开关,而选择开关则根据第一显示时脉信号、第二显示时脉信号与第五显示时脉信号其中之一,据以输出第三显示时脉信号。
上述的显示装置中的视讯倍频处理是将具有一第一色空间格式的视讯转换信号,转换为具有一第二色空间格式的第四显示信号。而其中具有第一色空间格式的视讯转换信号为一具有隔行扫瞄的视频讯号,而第二色空间格式的第四显示信号为一具有逐行扫瞄的视频讯号。在此第一色空间格式为YUV格式;第二色空间格式为RGB格式。
上述的显示装置中更包括一耦接到模拟/数字转换器的微控制器,用以接收模拟视讯信号,并据以判断后根据模拟视讯信号的一时序格式,控制模拟/数字转换器产生数据致能信号。以及包括一耦接到微控制器的内存,当微控制器接收到模拟视讯信号后,根据内存所储存的数据据以判断模拟视讯信号的时序格式,并依据内存中对应于时序格式的多数个时序设定参数,控制模拟/数字转换器产生数据致能信号。
上述的显示装置,其中差动数字信号为一最小跃迁差动信号(Transition Minimized Differential Signaling,TMDS)或一低压差动信号(Low Voltage Differential Signaling,LVDS)。
本发明还提供一种视讯墙,具有多数个显示装置,其中这些显示装置以串联方式连接,而每一显示装置具有一差动数字信号接收器与一差动数字信号传输装置,差动数字信号接收器,用以接收与之相邻的上一级的显示装置所传送的一差动数字信号,并经由差动数字信号传输装置传送差动数字信号给下一级的显示装置,其中这些串联的显示装置的第一个显示装置更包括上述所述的本发明所提供的显示装置。
本发明还提出一种适用于一显示装置的信号转换装置,其中显示装置用以接收一模拟视讯信号,此信号转换装置是包括:一用以接收模拟视讯信号的模拟/数字转换器,并据以输出一第一显示信号与一第一显示时脉信号。以及一数据致能讯号产生器,连接模拟/数字转换器,用以接收模拟/数字转换器所输出的第一显示时脉信号,并据以输出具有一数据致能信号的一第二显示时脉信号,其中数据致能讯号产器同时接收多数个关于模拟视讯信号的时序格式的时序参数,且数据致能信号是根据第一显示时脉信号的一时脉信号、水平同步信号与一垂直同步信号以及多数个关于模拟视讯信号的一时序格式的时序参数产生。
上述的信号转换装置,更包括一微控制器与一内存,微控制器耦接到数据致能讯号产生器与内存,用以接收模拟视讯信号并识别模拟视讯信号的一时序格式,同时微控制器从内存中取得有关时序格式的多数个时序参数并传送此多数个时序参数至数据致能讯号产生器,数据致能讯号产生器并据以产生数据致能信号。
上述的信号转换装置中,其数据致能信号是将由一水平致能信号与内嵌至水平致能信号的一垂直致能信号所组成的一复合讯号,其中水平致能信号是根据第一显示时脉信号的时脉信号与水平同步信号以及关于水平同步信号的多数个时序产生,而垂直致能信号是由水平致能信号与关于垂直同步信号的多数个参数所产生。
本发明另还提出一种视讯墙,具有多数个显示装置,其中至少有一显示装置具有上述的信号转换装置用以接收模拟视讯信号。
本发明因采用应用于视讯墙具有信号转换装置的显示装置,因此可以简化系统的复杂度,并且减少延迟时间,以及使视讯源输出的时序格式不需压缩,因此分辨率不会改变。
经由上述可知,本发明是关于一种显示装置以及具有该显示装置的视讯墙,且特别是指以差动数字信号传输视频讯号至下一显示装置的技术。因传统线路架构中的模拟/数字转换器并不提供数据致能讯号,且提供数据致能讯号的视频放大芯片有分辨率及延迟时间等问题,因此本发明提供一种信号转换装置,和一种显示装置,以及具有此显示装置或信号转换装置的视讯墙来取代传统使用视频放大芯片的线路架构,以简化系统复杂度,并可解决分辨率及延迟时间等问题。
综上所述,本发明的特殊结构的显示装置以及具有该显示装置的视讯墙,其在显示装置加入了一个数据致能讯号产生器,可以解决模拟/数字转换器输出的同步时序信号不包括数据致能讯号的问题。另外,本发明的架构,不需要如传统的另一视频放大芯片,因此,可以避免传统架构中经过视频放大芯片处理后,其后的所有显示装置所接收到的视频讯号,均是经过压缩后的分辨率而非原本视讯源输出视频讯号的分辨率的问题。因此,不会有影响整体显示画质的情形。另外,也不会有传统架构中经过视频放大芯片的视频处理的延迟时间问题,而可避免有不同显示装置看出此延迟时间所产生的画面异状(Artifact)的问题,从而更加适于实用。
本发明特殊结构的显示装置以及具有该显示装置的视讯墙,其显示装置新增一个视讯倍频处理器,则可提升视频讯号的画质,并将后续传输的视频讯号统一色空间为RGB。因此,可以可以避免传统架构中经过视频放大芯片处理后,其后的所有显示装置所接收到的视频讯号,均是经过压缩后的分辨率而非原本视讯源输出视频讯号的分辨率的问题。另外,也不会有传统架构中经过视频放大芯片的视频处理的延迟时间问题,而可避免有不同显示装置看出此延迟时间所产生的画面异状(Artifact)的问题,从而更加适于实用。
本发明特殊结构的显示装置以及具有该显示装置的视讯墙,其显示装置所包括的各个组件均由一微控制器(MICRO-CONTROLLER)所控制,此微控制器并耦接一内存,此内存用以储存各个时序信号的详细数据。对于计算机模拟输入信号,当输入信号的时序格式已经确定时,微控制器自内存读取此时序信号的相关详细数据,并控制各个组件的操作,包括控制数据致能讯号产生器产生数据致能讯号。因此,可以避免传统架构中经过视频放大芯片处理后,其后的所有显示装置所接收到的视频讯号,均是经过压缩后的分辨率而非原本视讯源输出视频讯号的分辨率的问题。另外,也不会有传统架构中经过视频放大芯片的视频处理的延迟时间问题,而可避免有不同显示装置看出此延迟时间所产生的画面异状(Artifact)的问题,从而更加适于实用。
本发明特殊结构的显示装置以及具有该显示装置的视讯墙,其具有上述诸多的优点及实用价值,并在同类产品中未见有类似的结构设计公开发表或使用而确属创新,其不论在装置结构或功能上皆有较大的改进,在技术上有较大的进步,并产生了好用及实用的效果,且较现有的显示装置及视讯墙具有增进的多项功效,从而更加适于实用,而具有产业的广泛利用价值,诚为一新颖、进步、实用的新设计。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并为了让本发明的上述和其他目的、特征和优点能更明显易懂,以下特举出一较佳实施例,并配合附图,详细说明如下。
附图说明
图1是视讯墙的简化应用线路架构的示意图。
图2是现有传统的显示装置的电路方块图。
图3是根据本发明一较佳实施例的显示装置的电路方块图。
图4是根据本发明另一较佳实施例的显示装置的电路方块图。
图5是根据本发明实施例中,所提出的在用以接收一个输入计算机模拟信号的模拟/数字转换器之后新增数据致能讯号产生器的电路图。
图6是本发明一实施例的数据致能讯号产生器的时序信号的图示示意图。
图7是显示数据致能信号与水平同步信号、垂直同步信号的时序示意图。
图8是一数据致能信号产生的流程图。
100:视讯源                110、120、130、140:显示装置
113、123、133、143:显示装置的输入模组
115、125、135、145:显示装置的差动数字信号输出模组
210:模拟/数字转换器       220:差动数字信号接收器
230:视频解码器            235:选择开关
240:视频放大芯片          242:计算机视频输入埠
244:视频输入埠            246:显示输出埠
250:差动数字信号传输装置  260:视频放大芯片
310:模拟/数字转换器       320:差动数字信号接收器
330:视频解码器            315:数据致能讯号产生器
335:选择开关              340:视讯倍频处理器
350:差动数字信号传输装置  360:视频放大芯片
370:内存                  380:微控制器
410:具数据致能讯号的模拟/数字转换器
420:差动数字信号接收器    430:视频解码器
435:选择开关              440:视讯倍频处理器
450:差动数字信号传输装置  460:视频放大芯片
470:内存                  480:微控制器
515:数据致能讯号产生器    510:模拟/数字转换器
520:微处理器              530:内存
610:水平同步信号(H-Sync)  620:垂直同步信号(V-Sync)
630:水平数据致能信号(H_DE)640:垂直数据致能信号(V_DE)
710:水平同步信号(H-Sync)  720:垂直同步信号(V-Sync)
730:数据致能信号(DE)        740:V_Blank区
具体实施方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的显示装置以及具有该显示装置的视讯墙其具体实施方式、结构、特征及其功效,详细说明如后。
在本发明的一实施例中,提出一种显示装置以及具有此显示装置的视讯墙。在此实施例的显示装置,因为加入了一个数据致能讯号产生器,可以解决模拟/数字转换器输出的同步时序信号不包括数据致能讯号的问题。而本发明的架构中,不需要如传统的另一视频放大芯片,如图2所示的视频放大芯片240,因此,可以避免传统架构中经过视频放大芯片处理后,其后的所有显示装置所接收到的视频讯号,均是经过压缩后的分辨率而非原本视讯源输出视频讯号的分辨率的问题。因此,不会有影响整体显示画质的情形。另外,也不会有传统架构中经过视频放大芯片的视频处理的延迟时间问题,而可避免有不同显示装置看出此延迟时间所产生的画面异状(Artifact)的问题。
而在一选择实施例中,另外新增一个视讯倍频处理器,则可提升视频讯号的画质,并将后续传输的视频讯号统一色空间为RGB。
另外,在本发明的一实施例中,此显示装置所包括的各个元件均由一微控制器(MICRO-CONTROLLER)所控制,此微控制器并耦接一内存,此内存用以储存各个时序信号的详细数据。对于计算机模拟输入信号,当输入信号的时序格式已经识别确定时,微控制器自内存读取此时序信号的相关详细数据,并控制各个元件的操作,包括控制数据致能讯号产生器产生数据致能讯号。也就是说,当微控制器接收到视讯信号后,根据内存所储存的数据据以判断模拟视讯信号的时序格式,并依据内存中对应于时序格式的多数个时序设定参数,控制数据致能讯号产生器产生数据致能信号。
下面将针对本发明不同的实施例详加说明。
请参阅图3所示,是依照本发明一较佳实施例的一种视讯墙的简化应用线路架构的示意图。此电路架构包括一个模拟/数字转换器310、一个差动数字信号接收器(TMDS Receiver)320以及一个视频解码器(VideoDecoder)330,分别用以接收一个输入计算机模拟信号(Analog RGB)、差动数字信号(TMDS)与视频讯号(Video)。在模拟/数字转换器310输出的同步时序讯号包括一个时脉讯号(CLK)、一个水平同步讯号(H-Sync)、以及一个垂直同步讯号(V-Sync)讯号。此同步时序讯号经过数据致能讯号产生器315产生数据致能讯号(Data Enable,DE)后,一并送至选择开关335的输入端。
在本发明一实施例中,在视频解码器330后可加一视讯倍频处理器(De-Interlacer)340,其功能为进行视讯倍频处理。经过视讯倍频处理之后,将原来隔行扫瞄(Interlace)的视频讯号转换成逐行扫瞄(Progressive)的视频讯号。除此之外,其另一功能为同时将色空间(ColorSpace)由YUV转成RGB。
选择开关335则选择根据计算机模拟视讯、差动数字信号(TMDS)、视频讯号(Video)其中之一处理后的同步时序信号,在输出端输出上述一讯号至差动数字信号传输装置(TMDS Transmiter)350与视频放大芯片360的输入端。其中差动数字信号传输装置350用以将视频讯号传输至下一个显示装置,而视频放大芯片360则可依显示装置所排列的位置选取相对应显示区域并放大显示至显示装置的显示元件(图中未绘示)。
如前所述,因为加入数据致能讯号产生器315,可以解决模拟/数字转换器输出的同步时序信号不包括数据致能讯号的问题。另外的选择实施例中,因为加入视讯倍频处理器340,则可提升视频讯号的画质,并将后续传输的视频讯号统一色空间为RGB。也如前所述,此系统中的各个元件均由一微控制器(MICRO-CONTROLLER)380所控制,此微控制器并耦接一内存370。此内存370用以储存各个时序信号的详细数据。例如对于计算机模拟输入信号,当输入信号的时序格式已经识别确定时,微控制器自内存读取时序信号的相关详细数据,并控制数据致能讯号产生器315产生数据致能讯号。
如图3所示的电路方块图清楚可知,可以省去如图2中的视频放大芯片一240。如此大幅简化了系统设计的复杂度,并且由于省去视频放大芯片一,视讯源输出视频讯号的时序格式(包括其分辨率)在所有显示装置传递过程中是被保持与原视讯源一致的时序格式,并不会针对高分辨率的输入视频加以压缩后才传递。此外,也由于省去视频放大芯片一,减少了讯号处理的延迟时间,改善经过一序列的讯号串接,在动态画面的视频讯号下,可能在不同显示装置看出此延迟时间所产生的画面异状(Artifact)。
最近相关领域的业者,提出本身即可供应数据致能输出讯号的模拟/数字转换器,例如Philips的TDA8754或THinc的THC7216。应用此种新一代的模拟/数字转换器,图3所示的电路方块图可进一步简化为图4。请参阅图4所示,为本发明揭露的另一实施例的电路方块图,与图3所示的电路方块图比较,图4是将图3中的数据致能讯号产生器315移除,直接使用模拟/数字转换器410自己产生的数据致能讯号。其他部分则与附图3完全相同。如图4之电路架构包括一个具数据致能讯号的模拟/数字转换器410、一个差动数字信号接收器(TMDS Receiver)420以及一个视频解码器(VideoDecoder)430,分别用以接收一个输入计算机模拟信号(Analog RGB)、差动数字信号(TMDS)与视频讯号(Video)。在具数据致能讯号的模拟/数字转换器410输出的同步时序讯号包括一个时脉讯号(CLK)、一个水平同步讯号(H-Sync)、一个垂直同步讯号(V-Sync)讯号、以及一个数据致能讯号(DataEnable,DE)。
在本发明一实施例中,在视频解码器430后可加一视讯倍频处理器(De-Interlacer)440,其功能为进行视讯倍频处理。经过视讯倍频处理之后,将原来隔行扫瞄(Interlace)的视频讯号转换成逐行扫瞄(Progressive)的视频讯号。除此之外,其另一功能为同时将色空间(ColorSpace)由YUV转成RGB。
选择开关435则选择根据计算机模拟视讯、差动数字信号(TMDS)、视频讯号(Video)其中之一处理后的同步时序信号,在输出端输出上述一讯号至差动数字信号传输装置(TMDS Transmiter)450与视频放大芯片460的输入端。其中差动数字信号传输装置450用以将选择后之一视频讯号传输至下一个显示装置,而视频放大芯片460则可依显示装置所排列的位置选取相对应显示区域并放大显示至显示装置的显示元件(图中未绘示)。此系统中的各个元件均由一微控制器(MICRO-CONTROLLER)480所控制,此微控制器并耦接一内存470。此内存470用以储存各个时序信号的详细数据。
而根据图3的本发明实施例中,所提出的在用以接收一个输入计算机模拟信号(Analog RGB)的模拟/数字转换器310之后,新增数据致能讯号产生器315,在模拟/数字转换器310所处理过后输出的同步时序讯号,经过数据致能讯号产生器315产生数据致能讯号(DE),其详细电路图,请参照图5所示。
请参阅图5所示,是根据本发明实施例中,所提出的在用以接收一个输入计算机模拟信号的模拟/数字转换器之后新增数据致能讯号产生器的电路图。该数据致能讯号产生器515,是接收模拟/数字转换器510输出的时脉信号(CLK))、水平同步信号(H_Sync))与垂直同步信号(V_Sync),并据以产生数据致能讯号(DE)。除此之外,微处理器520耦接到数据致能讯号产生器515,并耦接到一个内存530,且此内存530储存包括所有时序讯号(Timings)的详细参数。微处理器520依所欲显示的视讯信号的输入时序格式,从内存530取得有关此输入时序格式的详细参数,据以控制与设定数据致能讯号产生器515。此时,数据致能讯号产生器515即依据微处理器520提供的详细参数数据与模拟/数字转换器510输出的时脉信号、水平同步信号与垂直同步信号,产生数据致能讯号。在实作上数据致能讯号产生器可用一高速可程式逻辑阵列(FPGA)或同步计数器(例如74F269型号的IC)实施。而数据致能讯号产生器515如何依据微处理器520提供的详细参数数据与模拟/数字转换器510输出的时脉信号、水平同步信号与垂直同步信号,产生数据致能讯号,则请参照图6与图7中的一实施例。而数据致能讯号产生器515如何产生数据致能讯号,则请参照图8的流程,熟悉此技艺者当可依此流程与选用元件产生此数据致能信号。
请参阅图6所示,为一显示时序信号的示意图。为了说明数据致能讯号,请先参考图6所示,610为一水平同步信号(H-Sync),620为一垂直同步信号(V-Sync),630为一水平数据致能信号(H_DE),640为一垂直数据致能信号(V_DE)。其中,该水平同步信号610的周期数为水平周期(H_Total)数,单位为时脉(CLK)。水平数据致能信号630落后水平同步信号610多数个时脉周期,这些时脉周期以一水平落后(H_Left)表示,其单位为时脉(CLK)。因此,水平数据致能信号(H_DE)的有效视频宽度(Active VideoWidth)为一水平宽度(H_Width)数,其单位为时脉(CLK)。而垂直同步信号620的周期为垂直周期(V_Total),单位为扫描线(Line)。垂直数据致能信号落后垂直同步信号多数个扫描线,这些扫描线以一垂直落后(V_Top)表示,单位为扫描线(Line),其垂直数据致能信号(V_DE)的有效视频宽度(Active Video Width)为一垂直高度(V_Height),单位为扫描线(Line)。
本发明的一实施例中,是将垂直数据致能信号(V_DE)内嵌于水平数据致能信号(H_DE)中,而以一数据致能信号(DE)代替。为了达到此目的,请参阅图7所示,是显示数据致能信号与水平同步信号、垂直同步信号的时序示意图。其中,710为一水平同步信号(H-Sync),720为一垂直同步信号(V-Sync),730为一数据致能信号(DE)。上述将垂直数据致能信号内嵌于水平数据致能信号,是将水平数据致能信号(H_DE)在垂直同步信号的前廊(Front-Porch)以及后廊(Back-Porch)区域(统称为V_Blank区,如图中的740),将水平数据致能信号遮蔽(即在V_Blank区,DE一直维持为低信号)。如此数据致能信号即载有关是垂直数据致能与水平数据致能的相关资讯。此数据致能信号即为本发明实施例中所述的数据致能信号(DE)。如前所述,图5所说明的微处理器520及其内存530。该内存530即储存了所有欲显示的视讯信号的时序讯号(Timings)的详细参数(如上述的H_Total、V_Total、H_Left、H_Width、V_Top、V_Height等等)。
请参阅图8所示,是本发明一实施例的数据致能讯号产生器如何产生数据致能讯号的流程图。首先,如步骤805,根据前述,从微处理器接收时序参数以及启动信号,以便启动产生数据致能讯号。而后,在步骤810,设定数据致能讯号为一逻辑低(Low)的状态。在步骤820中,接收一垂直同步信号(V-Sync),而后开始计数并延迟V_Top个水平同步周期,如步骤830所示。而后在步骤840中设定一垂直条数计数器。之后,在步骤850与860中,接收水平同步信号后,产生一数据致能信号。而后,如步骤870,此垂直条数计数器值加一。而后,再经由步骤880判断此垂直条数计数器的值是否等于垂直高度(V_Height),若是,则回到步骤820,重新接收垂直同步信号,若否,则回到步骤850,接收下一个水平同步信号。
而在步骤860中的产生数据致能信号,则由许多步骤所完成,包括步骤864,计数并延迟水平落后(H_Left)个时脉周期。接着,如步骤866,设定数据致能信号为逻辑高(High)。而后,如步骤868,计数并延迟水平宽度(H_Width)数个的时脉(CLK)。而后如步骤869,设定数据致能信号为逻辑低(LOW)。
本发明的实施例中所述的技术,可应用于显示墙(Display Wall)与视讯墙(Video Wall)中的显示装置,并且特别是指以差动信号传输视频讯号至下一显示装置的技术。其中所述的差动信号传输(DifferentialSignaling)并不局限于TMDS(Transition Minimized DifferentialSignaling),也适用于LVDS(Low Voltage Differential Signaling)。因为以差动信号传输数字视讯其特征包括强烈依赖数据致能讯号(DataEnable,DE),而传统应用于视频讯号处理的模拟/数字转换器并不提供数据致能讯号。因此本发明的技术实质即在于产生或应用数据致能讯号于模拟/数字转换器。
总结以上所述,本发明的特征至少包括,对于不提供数据致能讯号的模拟/数字转换器,以一数据致能讯号产生器产生数据致能讯号,供差动数字信号传输装置(DS Transmiter)传递差动数字信号之用。对于模拟/数字转换器本身即提供数据致能讯号时,则直接使用数据致能讯号供差动数字信号传输装置传递差动数字信号之用。而视频讯号,则加入视讯倍频处理器提升视频讯号的画质,并将传输的视频讯号转换色空间为RGB。
由于以上两项特征,依本发明技术方案的线路架构可大幅简化现有习知应用于视讯墙的显示装置线路架构。其优点至少包括简化显示装置的系统线路架构,减少设计的问题。对于所有分辨率的输入信号源,维持原时序格式(Timing)下传递至另一显示装置,也就是说,视讯墙中的所有显示装置均可接收到与原输入信源时序格式一致的高分辨率画面。对于高分辨率输入画面,该视讯墙的画质优于习知的视讯墙。除此之外,可以改善现有习知应用线路架构由于视频放大芯片的视频处理会有一延迟时间,经过一序列的讯号串接,在动态画面的视频讯号下,有可能在不同显示装置看出此延迟时间所产生的画面异状(Artifact)。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。

Claims (44)

1、一种显示装置,适用于一视讯墙,其特征在于其包括:
一模拟/数字转换器,用以接收一模拟视讯信号,并据以输出一第一显示信号与一第一显示时脉信号;
一差动数字信号接收器,用以接收一差动数字信号,并据以输出一第二显示信号与一第二显示时脉信号;
一数据致能讯号产生器,连接该模拟/数字转换器,用以接收该模拟/数字转换器所输出的该第一显示时脉信号,并据以输出具有一数据致能信号的一第三显示时脉信号;
一选择开关,输入端连接该数据致能讯号产生器与该差动数字信号接收器,用以选择该第二显示时脉信号、该第三显示时脉信号其中之一,并据以输出一第四显示时脉信号;
一差动数字信号传输装置,连接到该选择开关及模拟/数字转换器的输出端,用以传送该第四显示时脉信号,以及选择性地传送该第一显示信号与该第二显示信号其中之一;以及
一视频放大芯片,用以接收该第四显示时脉信号,以及选择性地接收该第一显示信号与该第二显示信号其中之一,并据以作为该显示装置所显示的画面。
2、根据权利要求1所述的显示装置,其特征在于其中更包括一视频解码器,用以接收一视频讯号,并据以输出一第三显示信号与一第五显示时脉信号,其中该第五显示时脉信号传送到该选择开关,而该选择开关则根据该第二显示时脉信号、该第三显示时脉信号与第五显示时脉信号其中之一,并据以输出该第四显示时脉信号。
3、根据权利要求1所述的显示装置,其特征在于其中更包括:
一视频解码器,用以接收一视频讯号,并据以输出一视讯转换信号与一视讯时脉信号;
一视讯倍频处理器,连接到该视频解码器,用以接收该视讯转换信号与该视讯时脉信号,并对该视讯转换信号进行一视讯倍频处理后,转换为一第四显示信号与一第六显示时脉信号,其中该第六显示时脉信号传送到该选择开关,而该选择开关则根据该第二显示时脉信号、该第三显示时脉信号与第六显示时脉信号其中之一,并据以输出该第四显示时脉信号。
4、根据权利要求3所述的显示装置,其特征在于其中所述的视讯倍频处理是将具有一第一色空间格式的该视讯转换信号,转换为具有一第二色空间格式的第四显示信号。
5、根据权利要求4所述的显示装置,其特征在于其中具有该第一色空间格式的该视讯转换信号为一具有隔行扫瞄的视频讯号,而该第二色空间格式的该第四显示信号为一具有逐行扫瞄的视频讯号。
6、根据权利要求4所述的显示装置,其特征在于其中该第一色空间格式为YUV格式。
7、根据权利要求4所述的显示装置,其特征在于其中该第二色空间格式为RGB格式。
8、根据权利要求1所述的显示装置,其特征在于其中更包括一微控制器,耦接到该数据致能讯号产生器,该微控制器用以接收该模拟视讯信号,并据以判断后根据该模拟视讯信号的一时序格式,控制该数据致能讯号产生器产生该数据致能信号。
9、根据权利要求8所述的显示装置,其特征在于其中更包括一内存,耦接到该微控制器,当该微控制器接收到该模拟视讯信号后,根据该内存所储存的数据据以判断该模拟视讯信号的该时序格式,并依据该内存中对应于该时序格式的多数个时序设定参数,控制该数据致能讯号产生器产生该数据致能信号。
10、根据权利要求1所述的显示装置,其特征在于其中所述的差动数字信号为一最小跃迁差动信号(Transition Minimized DifferentialSignaling,TMDS)。
11、根据权利要求1所述的显示装置,其特征在于其中所述的差动数字信号为一低压差动信号(Low Voltage Differential Signaling,LVDS)。
12、一种显示装置,适用于一视讯墙,其特征在于其包括:
一模拟/数字转换器,用以接收一模拟视讯信号,并据以输出一第一显示信号与具有一数据致能信号的一第一显示时脉信号;
一差动数字信号接收器,用以接收一差动数字信号,并据以输出一第二显示信号与一第二显示时脉信号;
一选择开关,输入端连接该模拟/数字转换器与该差动数字信号接收器,用以选择该第一显示时脉信号与该第二显示时脉信号其中之一,并据以输出一第三显示时脉信号;
一差动数字信号传输装置,连接到该选择开关及模拟/数字转换器的输出端,用以传送该第三显示时脉信号,以及选择性地传送该第一显示信号与该第二显示信号其中之一;以及
一视频放大芯片,用以接收该第三显示时脉信号,以及选择性地接收该第一显示信号与该第二显示信号其中之一,并据以作为该显示装置所显示的画面。
13、根据权利要求12所述的显示装置,其特征在于其中更包括一视频解码器,用以接收一视频讯号,并据以输出一第三显示信号与一第四显示时脉信号,其中该第四显示时脉信号传送到该选择开关,而该选择开关则根据该第一显示时脉信号、该第二显示时脉信号与第四显示时脉信号其中之一,并据以输出该第三显示时脉信号。
14、根据权利要求12所述的显示装置,其特征在于其中更包括:
一视频解码器,用以接收一视频讯号,并据以输出一视讯转换信号与一视讯时脉信号;
一视讯倍频处理器,连接到该视频解码器,用以接收该视讯转换信号与该视讯时脉信号,并对该视讯转换信号进行一视讯倍频处理后,转换为一第四显示信号与一第五显示时脉信号,其中该第五显示时脉信号传送到该选择开关,而该选择开关则根据该第一显示时脉信号、该第二显示时脉信号与第五显示时脉信号其中之一,并据以输出该第三显示时脉信号。
15、根据权利要求14所述的显示装置,其特征在于其中所述的视讯倍频处理是将具有一第一色空间格式的该视讯转换信号,转换为具有一第二色空间格式的该第四显示信号。
16、根据权利要求15所述的显示装置,其特征在于其中具有该第一色空间格式的该视讯转换信号为一具有隔行扫瞄的视频讯号,而该第二色空间格式的该第四显示信号为一具有逐行扫瞄的视频讯号。
17、根据权利要求15所述的显示装置,其特征在于其中该第一色空间格式为YUV格式。
18、根据权利要求15所述的显示装置,其特征在于其中该第二色空间格式为RGB格式。
19、根据权利要求12所述的显示装置,其特征在于其中更包括一微控制器,耦接到该模拟/数字转换器,该微控制器用以接收该模拟视讯信号,并据以判断后根据该模拟视讯信号的一时序格式,控制该模拟/数字转换器产生该数据致能信号。
20、根据权利要求19所述的显示装置,其特征在于其中更包括一内存,耦接到该微控制器,当该微控制器接收到该模拟视讯信号后,根据该内存所储存的数据据以判断该模拟视讯信号的该时序格式,并依据该内存中对应于该时序格式的多数个时序设定参数,控制该模拟/数字转换器产生该数据致能信号。
21、根据权利要求12所述的显示装置,其特征在于其中所述的差动数字信号为一最小跃迁差动信号(Transition Minimized DifferentialSignaling,TMDS)。
22、根据权利要求12所述的显示装置,其特征在于其中所述的差动数字信号为一低压差动信号(Low Voltage Differential Signaling,LVDS)。
23、一种视讯墙,其特征在于其具有多数个显示装置,其中该些显示装置以串联方式连接,而每一该显示装置具有一差动数字信号接收器与一差动数字信号传输装置,该差动数字信号接收器,用以接收与之相邻的上一级的该显示装置所传送的一差动数字信号,并经由该差动数字信号传输装置传送该差动数字信号给下一级的该显示装置,其中该些串联的显示装置的第一个显示装置更包括:
一模拟/数字转换器,用以接收一模拟视讯信号,并据以输出一第一显示信号与一第一显示时脉信号;
一数据致能讯号产生器,连接该模拟/数字转换器,用以接收该模拟/数字转换器所输出的该第一显示时脉信号,并据以输出具有一数据致能信号的一第二显示时脉信号;
一选择开关,输入端连接该数据致能讯号产生器与该第一个显示装置的该差动数字信号接收器,用以选择该第二显示时脉信号或是由该差动数字信号接收器所接收的该差动数字信号所具有的一时脉信号两者其中之一,并据以输出一第三显示时脉信号,而该第一个显示装置的该差动数字信号传输装置连接到该选择开关的输出端,用以传送该第三显示时脉信号,以及选择性地传送该第一个显示装置的该差动数字信号所具有的该显示信号与该第一显示信号两者其中之一并传送到下一级的该显示装置;以及
一视频放大芯片,用以接收该第三显示时脉信号,以及选择性地接收该差动数字信号所具有的该显示信号与该第一显示信号两者其中之一,并据以作为该第一个显示装置所显示的画面。
24、根据权利要求23所述的视讯墙,其特征在于其中该第一个显示装置更包括一视频解码器,用以接收一视频讯号,并据以输出一第三显示信号与一第四显示时脉信号,其中该第四显示时脉信号传送到该选择开关,而该选择开关则根据该第二显示时脉信号或是由该差动数字信号接收器所接收的该差动数字信号所具有的该时脉信号、与该第四显示时脉信号其中之一,并据以输出该第三显示时脉信号。
25、根据权利要求23所述的视讯墙,其特征在于其中该第一个显示装置更包括:
一视频解码器,用以接收一视频讯号,并据以输出一视讯转换信号与一视讯时脉信号;
一视讯倍频处理器,连接到该视频解码器,用以接收该视讯转换信号与该视讯时脉信号,并对该视讯转换信号进行一视讯倍频处理后,转换为一第三显示信号与一第五显示时脉信号,其中该第五显示时脉信号传送到该选择开关,而该选择开关则根据该第二显示时脉信号或是由该差动数字信号接收器所接收的该差动数字信号所具有的该时脉信号、与该第五显示时脉信号其中之一,并据以输出该第三显示时脉信号。
26、根据权利要求25所述的视讯墙,其特征在于其中所述的视讯倍频处理是将具有一第一色空间格式的该视讯转换信号,转换为具有一第二色空间格式的第三显示信号。
27、根据权利要求26所述的视讯墙,其特征在于其中具有该第一色空间格式的该视讯转换信号为一具有隔行扫瞄的视频讯号,而该第二色空间格式的该第四显示信号为一具有逐行扫瞄的视频讯号。
28、根据权利要求26所述的视讯墙,其特征在于其中该第一色空间格式为YUV格式。
29、根据权利要求26所述的视讯墙,其特征在于其中该第二色空间格式为RGB格式。
30、根据权利要求23所述的视讯墙,其特征在于其中该第一个显示装置更包括一微控制器,耦接到该数据致能讯号产生器,该微控制器用以接收该模拟视讯信号,并据以判断后根据该模拟视讯信号的一时序格式,控制该数据致能讯号产生器产生该数据致能信号。
31、根据权利要求30所述的视讯墙,其特征在于其中该第一个显示装置更包括一内存,耦接到该微控制器,当该微控制器接收到该模拟视讯信号后,根据该内存所储存的数据据以判断该模拟视讯信号的该时序格式,并依据该内存中对应于该时序格式的多数个时序设定参数,控制该数据致能讯号产生器产生该数据致能信号。
32、根据权利要求23所述的视讯墙,其特征在于其中所述的差动数字信号为一最小跃迁差动信号(Transition Minimized DifferentialSignaling,TMDS)。
33、根据权利要求23所述的视讯墙,其特征在于其中所述的差动数字信号为一低压差动信号(Low Voltage Differential Signaling,LVDS)。
34、一种视讯墙,其特征在于其具有多数个显示装置,其中该些显示装置以串联方式连接,而每一该显示装置具有一差动数字信号接收器与一差动数字信号传输装置,该差动数字信号接收器,用以接收与之相邻的上一级的该显示装置所传送的一差动数字信号,并经由该差动数字信号传输装置传送该差动数字信号给下一级的该显示装置,其中该些串联的显示装置的第一个显示装置更包括:
一模拟/数字转换器,用以接收一模拟视讯信号,并据以输出具有一数据致能信号的一第一显示信号与一第一显示时脉信号;
一选择开关,输入端连接该模拟/数字转换器与该第一个显示装置的该差动数字信号接收器,用以选择该第一显示时脉信号或是由该差动数字信号接收器所接收的该差动数字信号所具有的一时脉信号两者其中之一,并据以输出一第二显示时脉信号,而该第一个显示装置的该差动数字信号传输装置连接到该选择开关的输出端,用以传送该第二显示时脉信号,以及选择性地传送该第一个显示装置的该差动数字信号所具有的该显示信号与该第一显示信号两者其中之一并传送到下一级的该显示装置;以及
一视频放大芯片,用以接收该第二显示时脉信号,以及选择性地接收该差动数字信号所具有的该显示信号与该第一显示信号两者其中之一,并据以作为该第一个显示装置所显示的画面。
35、根据权利要求34所述的视讯墙,其特征在于其中该第一个显示装置更包括一视频解码器,用以接收一视频讯号,并据以输出一第二显示信号与一第三显示时脉信号,其中该第三显示时脉信号传送到该选择开关,而该选择开关则根据该第一显示时脉信号或是由该差动数字信号接收器所接收的该差动数字信号所具有的该时脉信号、与该第三显示时脉信号其中之一,并据以输出该第二显示时脉信号。
36、根据权利要求34所述的视讯墙,其特征在于其中该第一个显示装置更包括:
一视频解码器,用以接收一视频讯号,并据以输出一视讯转换信号与一视讯时脉信号;
一视讯倍频处理器,连接到该视频解码器,用以接收该视讯转换信号与该视讯时脉信号,并对该视讯转换信号进行一视讯倍频处理后,转换为一第三显示信号与一第四显示时脉信号,其中该第四显示时脉信号传送到该选择开关,而该选择开关则根据该第一显示时脉信号或是由该差动数字信号接收器所接收的该差动数字信号所具有的该时脉信号、与该第四显示时脉信号其中之一,并据以输出该第二显示时脉信号。
37、根据权利要求36所述的视讯墙,其特征在于其中所述的视讯倍频处理是将具有一第一色空间格式的该视讯转换信号,转换为具有一具有第二色空间格式的第三显示信号。
38、根据权利要求37所述的视讯墙,其特征在于其中具有该第一色空间格式的该视讯转换信号为一具有隔行扫瞄的视频讯号,而该第二色空间格式的该第三显示信号为一具有逐行扫瞄的视频讯号。
39、根据权利要求37所述的视讯墙,其特征在于其中该第一色空间格式为YUV格式。
40、根据权利要求37所述的视讯墙,其特征在于其中该第二色空间格式为RGB格式。
41、根据权利要求34所述的视讯墙,其特征在于其中该第一个显示装置更包括一微控制器,耦接到该模拟/数字转换器,该微控制器用以接收该模拟视讯信号,并据以判断后根据该模拟视讯信号的一时序格式,控制该模拟/数字转换器产生该数据致能信号。
42、根据权利要求41所述的视讯墙,其特征在于其中该第一个显示装置更包括一内存,耦接到该微控制器,当该微控制器接收到该模拟视讯信号后,根据该内存所储存的数据据以判断该模拟视讯信号的该时序格式,并依据该内存中对应于该时序格式的多数个时序设定参数,控制该模拟/数字转换器产生该数据致能信号。
43、根据权利要求34所述的视讯墙,其特征在于其中所述的差动数字信号为一最小跃迁差动信号(Transition Minimized DifferentialSignaling,TMDS)。
44、根据权利要求34所述的视讯墙,其特征在于其中所述的差动数字信号为一低压差动信号(Low Voltage Differential Signaling,LVDS)。
CN200410059437A 2004-06-22 2004-06-22 显示装置以及具有该显示装置的视讯墙 Expired - Fee Related CN100581269C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN200410059437A CN100581269C (zh) 2004-06-22 2004-06-22 显示装置以及具有该显示装置的视讯墙

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200410059437A CN100581269C (zh) 2004-06-22 2004-06-22 显示装置以及具有该显示装置的视讯墙

Publications (2)

Publication Number Publication Date
CN1713735A CN1713735A (zh) 2005-12-28
CN100581269C true CN100581269C (zh) 2010-01-13

Family

ID=35719129

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200410059437A Expired - Fee Related CN100581269C (zh) 2004-06-22 2004-06-22 显示装置以及具有该显示装置的视讯墙

Country Status (1)

Country Link
CN (1) CN100581269C (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1235330A (zh) * 1998-04-11 1999-11-17 三星电子株式会社 高分辨率液晶显示监视器的水平位置控制电路
CN2382052Y (zh) * 1998-12-30 2000-06-07 陈尚仲 电脑视讯信号传输装置
CN1402218A (zh) * 2002-08-26 2003-03-12 统宝光电股份有限公司 液晶显示器的驱动装置及其驱动方法
CN1433222A (zh) * 2002-01-08 2003-07-30 华为技术有限公司 会议电视系统中多画面显示的实现方法
JP2003348502A (ja) * 2002-05-23 2003-12-05 Sony Corp 画像表示システムと画像送信装置及び画像表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1235330A (zh) * 1998-04-11 1999-11-17 三星电子株式会社 高分辨率液晶显示监视器的水平位置控制电路
CN2382052Y (zh) * 1998-12-30 2000-06-07 陈尚仲 电脑视讯信号传输装置
CN1433222A (zh) * 2002-01-08 2003-07-30 华为技术有限公司 会议电视系统中多画面显示的实现方法
JP2003348502A (ja) * 2002-05-23 2003-12-05 Sony Corp 画像表示システムと画像送信装置及び画像表示装置
CN1402218A (zh) * 2002-08-26 2003-03-12 统宝光电股份有限公司 液晶显示器的驱动装置及其驱动方法

Also Published As

Publication number Publication date
CN1713735A (zh) 2005-12-28

Similar Documents

Publication Publication Date Title
US7030934B2 (en) Video system for combining multiple video signals on a single display
US6384867B1 (en) Video display apparatus capable of displaying video signals of a plurality of types with different specifications
EP2950301B1 (en) Signal processing method, signal processing system and display device
TWI391905B (zh) 多影像訊號共存系統及其方法
CN101778199B (zh) 一种合成多路高清视频图像画面的实现方法
CN100407284C (zh) 显示装置及其显示方法
TWI354981B (en) Method and related device of increasing efficiency
TW511073B (en) A method and apparatus in a computer system to generate a downscaled video image for display on a television system
JP4445122B2 (ja) 2タップ/3タップフリッカフィルタリングのためのシステム及び方法
US7240232B2 (en) Connection device capable of converting a pixel clock to a character clock
CN201657185U (zh) 一种合成多路高清视频图像画面的装置
KR950009698B1 (ko) 엔티에스씨/에치디티브이(ntsc/hdtvm) 듀얼 리시버의 라인 트리플러
KR100468209B1 (ko) 다양한 영상소스와 스케일링 처리 고화질 전광판
CN100581269C (zh) 显示装置以及具有该显示装置的视讯墙
US20020001041A1 (en) Video transmission apparatus
US20070065800A1 (en) Display apparatus and video wall having the same
JP2002500478A (ja) ネットワーク・アプリケーション・データのテレビジョン表示においてフリッカを減らす方法及び装置
JPH05292476A (ja) 汎用走査周期変換装置
US20020113891A1 (en) Multi-frequency video encoder for high resolution support
US5798799A (en) Controller for providing timing signals for video data
TWI252450B (en) Display apparatus and display wall with the same
JP2003189262A (ja) 3次元y/c櫛形フィルターおよびインターレース・プログレッシブ変換器を単チップ集積する方法およびそのシステム
JP2004538741A (ja) 複数セットの多重チャネルデジタル画像を組み合わせる方法及びバスインタフェース技術
KR100252619B1 (ko) 배속컨버터를이용한순차주사방식의고화질전광판장치
CN220691688U (zh) 一种屏幕控制装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100113

Termination date: 20200622

CF01 Termination of patent right due to non-payment of annual fee