CN100552659C - 资料传输方法与其传输电路 - Google Patents
资料传输方法与其传输电路 Download PDFInfo
- Publication number
- CN100552659C CN100552659C CNB2006100813962A CN200610081396A CN100552659C CN 100552659 C CN100552659 C CN 100552659C CN B2006100813962 A CNB2006100813962 A CN B2006100813962A CN 200610081396 A CN200610081396 A CN 200610081396A CN 100552659 C CN100552659 C CN 100552659C
- Authority
- CN
- China
- Prior art keywords
- data
- reset pulse
- signal
- interval
- read
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
- G06F13/4291—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Communication Control (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Information Transfer Systems (AREA)
- Reduction Or Emphasis Of Bandwidth Of Signals (AREA)
Abstract
一种资料传输方法与其传输电路,适用于主机端与外接装置之间的资料传输。此资料传输方法包括下列步骤,首先,经由第一接脚传输一时脉信号。然后,根据此时脉信号的时序,并以一资料传输格式经由第二接脚传输资料信号。当时脉信号产生一重置脉冲且资料信号产生一资料重置脉冲时,则重置资料信号,其中资料信号在重置脉冲的发生期间中产生资料重置脉冲,资料重置脉冲的上升缘发生在重置脉冲的上升缘之后,且资料重置脉冲的下降缘发生在重置脉冲的下降缘之前。
Description
技术领域
本发明是关于一种资料传输方法与其传输电路,且特别是关于一种同时传输时脉信号与资料信号的资料传输方法与其传输电路。
背景技术
传统的资料传输方式主要分为两种,平行传输(paralleltransmission)与串列传输(serial transmission)。利用平行传输来传送资料时,晶片之间所需的传输脚位较多,设计成本相对较高。而且,并列传输需要编解码电路来进行资料的编码与解码,在电路设计上需要占较大的电路空间,同时也较容易受到电磁干扰。
而目前的串列传输方式,主要以通用序列汇流排介面(UniversalSerial Bus,USB)为主。USB介面采用差动信号(Differential Signal)的传输方式,不论在传送端或是接收端皆需要额外的电路空间来配置USB介面相关的编解码电路,无法直接经由软体协定进行资料传输。以日趋小型化的手持电子装置例如个人数位助理(PDA)、智慧型手机、全球卫星定位器、播放器与游戏机而言,配置额外的电路或是传输接脚便是增加成本与设计难度。
发明内容
本发明的目的是提供一种资料传输方法与其传输电路,同时传输时脉信号与资料信号,利用软体协定控制主机端与外接装置之间的资料传输,增加资料传输设定上的弹性。
本发明的再一目的是提供一种资料传输方法与其传输电路,仅需要两个接脚即可达到主机端与外接装置之间的资料传输目的,以减少电路设计成本与电路所需空间。
为达成上述与其他目的,本发明提出一种资料传输方法与其传输电路适用于主机端与外接装置的资料传输,包括下列步骤:首先,经由第一接脚传输一时脉信号,以及根据此时脉信号的时序,并以一资料传输格式经由第二接脚传输资料信号。当时脉信号产生一重置脉冲且资料信号产生一资料重置脉冲时,则重置资料信号,其中资料信号在重置脉冲的发生期间中产生资料重置脉冲,资料重置脉冲的上升缘发生在重置脉冲的上升缘之后,且资料重置脉冲的下降缘发生在重置脉冲的下降缘之前。前述的时脉信号由主机端输出至外接装置。
前述的资料传输格式包括位址信号区间、读写判断区间、资料区间以及前确认区间与后确认区间。资料重置脉冲,配合时脉信号所产生的重置脉冲,重置该资料信号,而位址信号区间,则用以传输位址资料。读写判断区间用以传输读写判断资料,以设定资料信号的读写状态;以及资料区间用以在主机端与外接装置之间的资料传输,并根据资料信号的读写状态,调整主机端与外接装置的资料传输方向。
本发明因采用软体协定的方式来传输资料,因此在传输设定上具有相当大的调整弹性,可依照不同的使用环境,随时调整传输协定,且不需更改电路以减少电路设计成本。同时,本发明仅需两个接脚便能达成资料传输的目的,充分减少电路所需空间以及元件成本。
为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举本发明的较佳实施例,并配合所附图式,作详细说明如下。
附图说明
图1为根据本发明一实施例的资料传输格式的示意图。
图2为根据本实施例的资料传输格式的波形图。
图3为根据本发明另一实施例的资料传输电路的电路架构图。
RES:重置信号 STA:起始资料
ADD:位址资料 R/W:读写判断资料
ACK:前确认区间 DATA:资料
FCK:后确认资料 CLK:时脉信号
DAS:资料信号 RP:重置脉冲
DRP:资料重置脉冲 rc:重置脉冲的上升缘
fc:重置脉冲的下降缘 rd:资料重置脉冲的上升缘
fd:资料重置脉冲的下降缘
P1、P2、GPE12、GPE13、GPG0、GPG1:接脚
CLK:时脉信号 DAS:资料信号
110:重置区间 120:起始区间
130:位址信号区间 140:读写判断区间
150:前确认区间 160:资料区间
170:后确认区间 310:主机端
315:主机运算单元 320:外接装置
325:外接运算单元
具体实施方式
图1为根据本发明一实施例的资料传输格式的示意图。在主机端与外接装置之间进行资料信号的传输时,主机端与外接装置之间会经由两个接脚来进行资料的传输。首先,主机端经由第一个接脚传输时脉信号至外接装置,以建立主机端与外接装置之间的共同时脉。接下来,另一个接脚则负责传输主机端与外接装置之间的资料信号。
如图1所示,本实施例的资料传输格式包括重置区间110、起始区间120、位址信号区间130、读写判断区间140、前确认区间150、资料区间160以及后确认区间170。
其中,在资料信号传输的过程中,只要出现重置区间110中的重置信号RES,主机端与外接装置便重置资料信号,也就是重新依序产生起始区间120、位址信号区间130、读写判断区间140、前确认区间150、资料区间160以及后确认区间170。重置信号RES则由主机端控制产生时机,主要是由时脉信号中产生一个重置脉冲以及在资料信号中产生一个资料重置脉冲所组成。其中,在重置脉冲的发生期间中,资料信号产生资料重置脉冲,且资料重置脉冲的上升缘发生在重置脉冲的上升缘之后,资料重置脉冲的下降缘发生在重置脉冲的下降缘之前。
主机端在起始区间120中,传送起始资料STA至外接装置,以告知外接装置开始传输资料。然后,在位址信号区间130中,主机端传送位址资料ADD至外接装置,以便进行资料位址的连结。接下来,在读写判断区间140中,主机端传送一读写判断资料R/W至外接装置中,读写判断资料R/W可分为读取状态与写入状态。当外接装置完成接收前述由主机端所传送的重置信号RES、起始资料STA、位址资料ADD以及读写判断料R/W之后,外接装置会在前确认区间150中传送前确认资料ACK至主机端。告知主机端以便进行资料DATA的传送。
而资料DATA则分为装置资料与系统资料,若读取判断资料R/W为读取状态,则在资料区间160中,由外接装置传送装置资料至主机端,若读取判断资料R/W为写入状态,则由主机端传送系统资料至外接装置以进行写入动作。在完成资料DATA的传输后,外接装置会在后确认区间170中,传送一后确认资料FCK至主机端,以表示动作完成。
接下来,将配合信号波形,进一步说明本发明的技术手段,图2为根据本实施例的资料传输格式的波形图。时脉信号CLK为一连续性脉波信号,除了在重置区间110的重置脉冲RP,其余脉波周期一致。当主机端需要重置资料信号DAS的传输时,时脉信号CLK会在重置区间110中产生重置脉冲RP,资料信号DAS会产生资料重置脉冲DRP。资料重置脉冲DRP的上升缘rd发生在重置脉冲RP的上升缘rc之后,且资料重置脉冲DRP的下降缘fd发生在重置脉冲RP的下降缘fc之前。此重置脉冲RP与资料重置脉冲DRP的组合即为重置信号RES。
当外接装置接收到RES时,即会重置并重新接收主机端所传送的资料信号DAS。接下来,主机端会传送起始信号STA至外接装置,在本实施例中起始区间120的长度为1位元,而起始信号STA为逻辑低电位。由于在本实例中,系统在时脉信号CLK发生上升缘时,进行资料的拴锁动作,而在时脉信号CLK发生下降缘时,进行资料的转态动作。所以,经由一小段电路动作的延迟时间d1后,主机端输出位址资料ADD至外接装置中。在本实施例中,位址信号区间130的长度为3位元,所以位址资料ADD的资料长度亦为3位元。
读写判断资料R/W主要的功能为设定资料信号DAS在资料区间160中的读写状态。在本实施例中,读写判断区间140的长度为1位元,若读写判断资料R/W为逻辑高电位,则资料信号DAS为读取状态。当资料信号DAS为读取状态时,外接装置在资料区间160中传送装置资料至主机端。若读写判断资料R/W为逻辑低电位,则资料信号DAS为写入状态。当资料信号DAS为写入状态时,主机端在资料区间160中传送系统资料至外接装置中。
当然,在本发明另一实施例中,亦可使读写判断资料R/W为逻辑低电位时,资料信号DAS为读取状态。而读写判断资料R/W为逻辑高电位时,资料信号DAS为写入状态。在本技术领域具有通常知识者经由本发明的揭露,应可轻易推知,在此不加累述。
在资料区间160的前后分别为前确认区间150与后确认区间170,在本实施例中,其长度皆为1位元。其所传送之前确认资料ACK与后确认资料FCK皆为逻辑高电位。当外接装置完成接收位址资料ADD与读写判断资料R/W后,即传送前确认资料ACK至主机端。当外接装置完成与主机端在资料区间160中的资料传输动作时,外接装置会传送后确认资料FCK至主机端,以告知主机端传输动作完成。在本实施例中,资料区间160的长度为8位元,所以资料DATA的资料长度亦为8位元。
图3为根据本发明另一实施例的资料传输电路的电路架构图。主机端310与外接装置320之间藉由接脚P1、P2连接,其中接脚P1负责传输时脉信号CLK,而接脚P2负责传输资料信号DAS。时脉信号CLK由主机端310传送至外接装置320,用以建立主机端310与外接装置320之间的共用时脉,做为主机端310与外接装置320之间资料传输时的时脉依据。
主机端310尚包括主机运算单元315,而外接装置端320则包括外接运算单元325,其中主机运算单元315与外接运算单元325则分别负责主机端315与外接装置325之间的时脉信号CLK与资料信号DAS的传递与接收。在本实施例中,主机运算单元315与外接运算单元325皆可为一微处理器,例如一复杂度可程式化逻辑元件(Complex Programmable Logic Device,简称CPLD)。因此,利用软体程式的设定即可完成主机端310与外接装置320之间的通讯协定。主机运算单元315的接脚GPE12、GPE13分别经由接脚P1、P2耦接至外接运算单元325的接脚GPG1、GPG0。
在本实施例中,时脉信号CLK与资料信号DAS的传输方法则与图1、图2的实施例相似,在本技术领域具有通常知识者经由前述图1、图2实施例的说明应可轻易推知本实施例中时脉信号CLK与资料信号DAS的传递方法,在此不加累述。
由于本发明的资料传输协定皆可以软体设定完成,并不需要额外的编解码电路,因此,本发明中各区间的位元长度以及逻辑电位所代表的状态含意皆可依不同需求而设定,在本技术领域具有通常知识者经由本发明的揭露应可轻易推知,在此不加累述。此外,本发明亦可适用于两电路之间的资料传输,并不以本实施例所述的主机端与外接装置的用语所限定。
本发明因采软体协定的方式来达到资料传输目的,所以可在不需更改其硬体电路设计的情况下,依照不同使用环境的需要而修改其传输协定。此外,本发明利用两个接脚即可达到资料的传输,其除错容易,且电路所需空间及设计成本更小。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何熟习此技艺者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视权利要求所界定者为准。
Claims (11)
1.一种资料传输方法,包括下列步骤:
经由一第一接脚传输一时脉信号;
根据时脉信号的时序,并以一资料传输格式经由一第二接脚传输一资料信号;以及
当时脉信号产生一重置脉冲且资料信号产生一资料重置脉冲时,则重置资料信号,
其中资料信号在重置脉冲的发生期间中产生资料重置脉冲,资料重置脉冲的上升缘发生在重置脉冲的上升缘之后,且资料重置脉冲的下降缘发生在重置脉冲的下降缘之前。
2.根据权利要求1所述的资料传输方法,其中在传输时脉信号的步骤中,时脉信号由主机端传输至外接装置。
3.根据权利要求2所述的资料传输方法,其中资料传输格式包括:
一位址信号区间,用以传输一位址资料;
一读写判断区间,用以传输一读写判断资料,以设定资料信号的读写状态;以及
一资料区间,用以在主机端与外接装置之间的资料传输,并根据资料信号的读写状态,调整主机端与外接装置的资料传输方向。
4.根据权利要求3所述资料传输方法,其中若读写判断资料为逻辑高电位,则资料信号为一读取状态,若读写判断资料为逻辑低电位,则资料信号为一写入状态;若资料信号为读取状态,则在资料区间中,外接装置传输资料至主机端;若资料信号为写入状态,则在资料区间中,主机端传输资料至外接装置。
5.根据权利要求3所述资料传输方法,其中若读写判断资料为逻辑低电位,则资料信号为一读取状态,若读写判断资料为逻辑高电位,则资料信号为一写入状态;若资料信号为读取状态,则在资料区间中,外接装置传输资料至主机端;若资料信号为写入状态,则在资料区间中,主机端传输资料至外接装置。
6.根据权利要求3所述的资料传输方法,其中资料传输格式还包括:
一前确认区间,当外接装置完成接收资料重置脉冲、位址资料以及读写判断资料后,外接装置在前确认区间中,传输一前确认资料至主机端;以及
一后确认区间,在资料区间后,外接装置在后确认区间中,传输一后确认资料至主机端;
其中,上述之前确认资料与后确认资料皆为逻辑高电位或皆为逻辑低电位。
7.一种资料传输电路,至少包括:
一第一接脚,用以传输一时脉信号;以及
一第二接脚,根据时脉信号的时序,以一资料传输格式传输一资料信号;
其中当时脉信号产生一重置脉冲且资料信号产生一资料重置脉冲时,则重置资料信号,以及
其中资料信号在重置脉冲的发生期间中产生资料重置脉冲,资料重置脉冲的上升缘发生在重置脉冲的上升缘之后,且资料重置脉冲的下降缘发生在重置脉冲的下降缘之前。
8.根据权利要求7所述的资料传输电路,其中当传输时脉信号时,时脉信号由主机端传输至外接装置。
9.根据权利要求8所述的资料传输电路,其中资料传输格式包括:
一位址信号区间,用以传输一位址资料;
一读写判断区间,用以传输一读写判断资料,以设定资料信号的读写状态;以及
一资料区间,用以在主机端与外接装置之间的资料传输,并根据资料信号的读写状态,调整主机端与外接装置的资料传输方向。
10.根据权利要求9所述的资料传输电路,其中资料重置脉冲、位址资料以及读写判断资料皆由主机端传输至外接装置。
11.根据权利要求9所述的资料传输电路,其中资料传输格式还包括:
一起始区间,位于资料重置脉冲与位址区间之间,在起始区间中,主机端传输一起始资料至外接装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2006100813962A CN100552659C (zh) | 2006-05-24 | 2006-05-24 | 资料传输方法与其传输电路 |
DE602007000884T DE602007000884D1 (de) | 2006-05-24 | 2007-02-28 | Datenübertragungsverfahren und Übertragungsschaltung dafür |
ES07004147T ES2324121T3 (es) | 2006-05-24 | 2007-02-28 | Metodo de transmision de datos y circuito de transmision del mismo. |
EP07004147A EP1860815B1 (en) | 2006-05-24 | 2007-02-28 | Data transmission method and transmission circuit thereof |
AT07004147T ATE429096T1 (de) | 2006-05-24 | 2007-02-28 | Datenübertragungsverfahren und übertragungsschaltung dafür |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2006100813962A CN100552659C (zh) | 2006-05-24 | 2006-05-24 | 资料传输方法与其传输电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101079017A CN101079017A (zh) | 2007-11-28 |
CN100552659C true CN100552659C (zh) | 2009-10-21 |
Family
ID=38255174
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2006100813962A Active CN100552659C (zh) | 2006-05-24 | 2006-05-24 | 资料传输方法与其传输电路 |
Country Status (5)
Country | Link |
---|---|
EP (1) | EP1860815B1 (zh) |
CN (1) | CN100552659C (zh) |
AT (1) | ATE429096T1 (zh) |
DE (1) | DE602007000884D1 (zh) |
ES (1) | ES2324121T3 (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI350457B (en) * | 2007-09-19 | 2011-10-11 | Htc Corp | Data transmission method and system |
EP2207299B1 (en) | 2008-12-30 | 2012-07-25 | ST-Ericsson SA | Clocking signal control |
TWI475395B (zh) * | 2011-09-28 | 2015-03-01 | Htc Corp | 手持式電子裝置及其資料傳輸方式 |
KR102628011B1 (ko) * | 2016-01-29 | 2024-01-22 | 삼성전자주식회사 | Usb 전력 전송 장치와 이를 포함하는 시스템 |
TWI761008B (zh) * | 2020-12-30 | 2022-04-11 | 新唐科技股份有限公司 | 可編程串列輸入輸出控制器、操作系統及方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0280391B1 (en) * | 1987-02-24 | 1994-06-08 | Hewlett-Packard Company | Apparatus and method for transferring information |
CN2583833Y (zh) * | 2002-08-20 | 2003-10-29 | 技嘉科技股份有限公司 | Ps/2插座及其专用的连接器 |
CN1477510A (zh) * | 2002-08-19 | 2004-02-25 | 旺宏电子股份有限公司 | 串行式输出入测试方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4805194A (en) * | 1985-10-17 | 1989-02-14 | Ampex Corporation | Serial data communication system |
JPH0720154B2 (ja) * | 1988-07-14 | 1995-03-06 | アイワ株式会社 | 双方向通信システム |
KR950000761B1 (ko) * | 1992-01-15 | 1995-01-28 | 삼성전자 주식회사 | 직렬 입력신호의 동기회로 |
JPH08111674A (ja) * | 1994-10-13 | 1996-04-30 | Fuji Photo Optical Co Ltd | 半2重シリアル伝送線路における絶縁型インターフェース回路 |
FR2795256A1 (fr) | 1999-06-15 | 2000-12-22 | Koninkl Philips Electronics Nv | Systeme de transmission, recepteur, emetteur et dispositif d'interface pour interfacer un systeme parallele avec un emetteur recepteur de type data-strobe |
-
2006
- 2006-05-24 CN CNB2006100813962A patent/CN100552659C/zh active Active
-
2007
- 2007-02-28 AT AT07004147T patent/ATE429096T1/de not_active IP Right Cessation
- 2007-02-28 ES ES07004147T patent/ES2324121T3/es active Active
- 2007-02-28 DE DE602007000884T patent/DE602007000884D1/de active Active
- 2007-02-28 EP EP07004147A patent/EP1860815B1/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0280391B1 (en) * | 1987-02-24 | 1994-06-08 | Hewlett-Packard Company | Apparatus and method for transferring information |
CN1477510A (zh) * | 2002-08-19 | 2004-02-25 | 旺宏电子股份有限公司 | 串行式输出入测试方法 |
CN2583833Y (zh) * | 2002-08-20 | 2003-10-29 | 技嘉科技股份有限公司 | Ps/2插座及其专用的连接器 |
Also Published As
Publication number | Publication date |
---|---|
EP1860815A1 (en) | 2007-11-28 |
CN101079017A (zh) | 2007-11-28 |
EP1860815B1 (en) | 2009-04-15 |
ES2324121T3 (es) | 2009-07-30 |
ATE429096T1 (de) | 2009-05-15 |
DE602007000884D1 (de) | 2009-05-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7788431B2 (en) | Dynamic I2C slave device address decoder | |
JP6517243B2 (ja) | リンクレイヤ/物理レイヤ(phy)シリアルインターフェース | |
CN104811273B (zh) | 一种高速单总线通信的实现方法 | |
JP5473941B2 (ja) | 電子デバイス接続用コントロールバス | |
CN100418079C (zh) | 具有平行加速模式的串行外围接口存储元件 | |
CN100552659C (zh) | 资料传输方法与其传输电路 | |
JP2009540441A (ja) | 低消費電力及びロー・ピンカウントの双方向デュアル・データ・レート・デバイス相互接続インターフェース | |
CN114003541B (zh) | 一种通用型iic总线电路及其传输方法 | |
CN103092175B (zh) | I2c主设备与从设备之间串行时钟线scl控制的方法及装置 | |
US7868660B2 (en) | Serial communications bus with active pullup | |
US20050097403A1 (en) | USB interface and testing method thereof | |
CN106528484A (zh) | 一种串行通信方法 | |
KR101977664B1 (ko) | 임베디드 멀티미디어 카드와 이를 제어하는 호스트 | |
CN102298564B (zh) | 一种防止i2c读写错误的方法 | |
CN103873031A (zh) | 非时钟触发寄存器 | |
JP4722907B2 (ja) | ユニバーサル・シリアル・バス送信機 | |
US8266347B2 (en) | Data transmission method and transmission circuit thereof | |
US20230099199A1 (en) | Methods to remove dribble introduced and regenerate sync bits lost due to squelch delays in usb high speed packet repeating | |
CN102545953B (zh) | Uart功能扩展电路及其控制方法 | |
TW201217975A (en) | Digital NRZI signal for serial interconnect communications between the link layer and physical layer | |
CN105373506A (zh) | 一种基于pcie总线的usb接口及实现方法 | |
CN101236543A (zh) | 具有较高数据传输速度的方法、主机、闪存卡及闪存系统 | |
CN116340226A (zh) | 能提高下载速度的数据传输系统 | |
TWM321548U (en) | Control device for level shift of IIC | |
CN102193891B (zh) | 时序调整模块、二线传输系统及时序调整方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |