CN100477652C - 以异步于数据速率的采样速率工作的自适应均衡器 - Google Patents
以异步于数据速率的采样速率工作的自适应均衡器 Download PDFInfo
- Publication number
- CN100477652C CN100477652C CNB028231066A CN02823106A CN100477652C CN 100477652 C CN100477652 C CN 100477652C CN B028231066 A CNB028231066 A CN B028231066A CN 02823106 A CN02823106 A CN 02823106A CN 100477652 C CN100477652 C CN 100477652C
- Authority
- CN
- China
- Prior art keywords
- sequence
- receiver
- equalizer
- vector
- error
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/02—Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
- H04L27/06—Demodulator circuits; Receiver circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0054—Detection of the synchronisation error by features other than the received signal transition
- H04L7/0062—Detection of the synchronisation error by features other than the received signal transition detection of error based on data decision error, e.g. Mueller type detection
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10037—A/D conversion, D/A conversion, sampling, slicing and digital quantisation or adjusting parameters thereof
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03012—Arrangements for removing intersymbol interference operating in the time domain
- H04L25/03019—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
- H04L25/03038—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a non-recursive structure
- H04L25/03044—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a non-recursive structure using fractionally spaced delay lines or combinations of fractionally integrally spaced taps
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/002—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation
- H04L7/0029—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation interpolation of received data signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L2025/03433—Arrangements for removing intersymbol interference characterised by equaliser structure
- H04L2025/03439—Fixed structures
- H04L2025/03445—Time domain
- H04L2025/03471—Tapped delay lines
- H04L2025/03509—Tapped delay lines fractionally spaced
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L2025/03592—Adaptation methods
- H04L2025/03598—Algorithms
- H04L2025/03611—Iterative algorithms
- H04L2025/03617—Time recursive algorithms
- H04L2025/0363—Feature restoration, e.g. constant modulus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0079—Receiver details
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Power Engineering (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Dc Digital Transmission (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
本发明涉及基于LMS的用于数字传送和记录系统的异步接收器。接收器包括数字自适应均衡器(EQ),用于接收已接收的序列rn和递送均衡序列yn。均衡器(EQ)工作在异步于数据速率1/T的采样速率1/Ts下。介绍了采用LMS技术的均衡器适配方法,用于将均衡器抽头通过控制回路异步适配于数据速率。第一采样速率转换器(SRC1)在均衡序列yn均衡后以数据速率1/T执行定时恢复。第二采样速率转换器(SRC2)用来将接收序列rn的延迟形式转换为数据速率为1/T的中间控制序列ik。
Description
技术领域
本发明主要涉及数字传送与记录系统。特别的,涉及-种接收器,用于从以异步于数据速率1/T的时钟速率1/Ts进行采样的接收序列rn中,递送数据速率为1/T的数据序列ak,此接收器包括:
-自适应均衡器,用于从所述接收序列rn递送均衡序列yn,所述均衡器工作在时钟速率1/Ts下并且具有由控制向量序列S n通过控制回路控制的均衡器系数向量W n。
-第一采样速率转换器,用于将所述均衡序列yn转换为等效的输入序列xk,以便以数据速率1/T将其馈送给误差发生器
-误差发生器,用于从所述输入序列xk中递送数据序列ak和将用在控制回路的误差序列ek。
本发明还涉及数字系统,包括通过信道传送数字序列的发送器和从所述信道中提取数字序列的接收器,其中所述接收器就是上文描述的接收器。
本发明进一步涉及一种用于所述接收器的均衡器适配方法。最后涉及一种用于这种接收器的计算机程序产品以及执行所述计算机程序的信号。
本发明应用于数字传送与记录系统中使用的各种异步接收器。在诸如DVR(数字视频记录)系统的光学记录系统中尤其有利。
背景技术
专利号为No.5999355的美国专利描述了一种异步接收器,比如在首段中提到的那种。根据引用的专利,此均衡器是具有抽头间隔为Ts秒的抽头延迟线(有限脉冲响应滤波器),而且该均衡器的控制基于经典的LMS(最小均方)算法。也就是说,均衡器抽头值的更新是通过关联抽头序列与适当的误差序列所产生的。经典的LMS技术一般应用于同步接收器,其中误差和抽头序列具有同样的采样速率且相位同步。引用专利所描述的异步接收器因而包括至少两个条件,以便使得误差和抽头序列具有同样的采样速率且相位同步。后一个条件意味着误差序列中的任何等待时间都应通过相应地延迟抽头序列来匹配。前面提到的两个条件包括逆采样速率变换(ISRC),用于将以数据速率1/T的同步误差序列变换为等效的采样速率为1/Ts的误差序列,还包括延迟方式,用于提供均衡器抽头序列的延迟形式,以匹配在来自于均衡器输出的等效误差序列的形成中所出现的“往返(round-trip)”延迟。这个“往返”延迟是时变的,这是因为SRC和逆SRC引入了时变延迟。匹配延迟表示“往返”延迟的期待值或平均值。“往返”和匹配延迟之间的差异容易引起适配方案集中于错误的解决方案。此外,由于匹配延迟不需要是整数的符号间隔Ts,因此匹配延迟的实现可能需要某种形式的插值。这增加了系统的复杂度。逆SRC同样增加了这种复杂性,以至于适配相关电路的整体复杂度相比同步的基于LMS的适配有相当大的增加。
发明内容
本发明的目的是提供异步接收器,使用一种代替的适配拓扑结构来回避上述的缺点。
依照本发明,提供了首段中提到的接收器,其中控制回路包括:
-第二采样速率转换器,用于将所述接收序列rn的延迟形式转换为数据速率为1/T的中间控制序列ik。
-控制信息生成装置,用于从误差序列ek和所述中间控制序列ik中导出以数据速率1/T的同步控制向量序列Z k。
-时间插值装置,用于从该同步控制向量序列Z k导出控制向量序列S n。
均衡器的输入在以预设延迟进行了延迟后被转换到数据速率域。预设延迟不是随时间变化的且这是众所周知的。它是通过均衡器的延迟;如果抽头数目表示为2M+1(下标从-M到+M变化),则延迟等于M+额外的流水线延迟。一旦两个信号,即在每个采样速率转换器的输出上的信号在数据速率域内,就可以很容易的计算出均衡器系数更新。
依照本发明的优选实施例,时间插值装置包括一组执行零阶插值的锁存器。使用锁存器的可能性是以对控制回路产生的抽头设置仅仅缓慢和以小步幅波动的认识为基础的。因此,它们能够通过很简单的装置进行精确地再采样。一组锁存器足以满足从同步到异步域的转换。
依照本发明的另一实施例,控制回路还包括空间转换装置,用于将控制回路内生成的初始给定的T间隔序列转换为等效的Ts间隔序列,使得在控制回路输出的控制向量序列的抽头为Ts间隔的。控制信号在同步域中生成。因此,它们属于控制T间隔均衡器。由于该均衡器在采样速率为1/Ts下工作,因此该均衡器实际上具有Ts时间单位的抽头间隔。这样,本发明提供了空间转换装置,其用于将T间隔信息转换为Ts间隔信息。
附图说明
本发明以及在实现本发明时可选用的其他特征将参考下文中描述的附图来说明,从而变得更加显而易见,其中:
图1是应用于数字传送和记录系统的一般的异步接收器拓扑的功能框图,
图2是依照本发明的接收器拓扑的功能框图,
图3是依照本发明第一实施方案的接收器拓扑的功能框图,
图4是依照本发明的数字系统的示意框图。
具体实施方式
下列注释涉及参考符号。附图中,类似的功能实体通常通过类似的模块标签指示。在下文中我们将会采取惯例,用下划线符号表示向量,符号k和n分别代表采样速率1/T和1/Ts的序列。例如,根据该惯例,注释ak表示采样速率为1/T的标量序列,而注释S n表示采样速率为1/Ts的向量序列。向量的长度将由符号N和指示向量所用符号的下标来指示。因此,例如,向量S n的长度表示为Ns。
图1表示用于数字传送和记录系统的异步基带接收器的一般拓扑结构。此接收器以数据速率1/T从接收的信号r(t)中生成数据序列ak。将已接收的信号r(t)施加于模拟低通滤波器LPF,LPF的主要功能是抑制频带外噪声。LPF的输出通过以晶控自由振荡采样速率1/Ts工作的模拟数字转换器ADC进行数字化,该采样速率异步于数据速率1/T,并且足够高以防止混叠。将ADC的输出加到均衡器EQ,其用以调节符号间干扰和噪声。均衡器以采样速率1/Ts工作,即异步于数据速率1/T。采样速率转换器SRC产生等效同步输出,其作为用于递送数据序列ak的位检测器DET的输入。SRC形成定时恢复回路的一部分,其未在图1中明确标出。异步和同步时钟域在图1中分别用符号1/Ts和1/T标出。
为了应对系统参数的变化,均衡器EQ一般需要是自适应的。为此,通过误差形成电路EFC从位检测器DET中提取误差信息,并且经由控制模块CTL将误差信息用于控制(更新)均衡器抽头。误差形成出现于同步(1/T)时钟域中,而控制必要地出现在异步(1/Ts)域中。在两者之间,需要逆采样速率转换器ISRC。在实际中,均衡器经常是抽头间隔为Ts秒的抽头延迟线(有限脉冲响应滤波器)。
现有的异步适配技术都基于LMS(最小均方)算法。利用LMS,均衡器抽头的更新信息是通过将抽头序列与适当的误差序列交叉相关来产生。为使之工作,抽头和误差信号需要在采样速率和相位上同步。第一个条件通过ISRC满足。第二个条件需要在交叉相关之前,SRC、位检测器、误差形成电路、和ISRC的总等待时间通过相应地延迟抽头信号来匹配。ISRC和延迟匹配增加了解决方案的复杂度。而且,由于SRC和ISRC的时变特性,延迟匹配可能并不精确。因此,适配性能可能有所降低。
图2示出依照本发明的接收器,包括克服上述缺陷的适配拓扑结构。图2只显示了数据接收器的一部分,即与数字均衡器适配相关的部分。具体地说,控制采样速率转换器SRC和时间插值装置TI的接收器的定时恢复子系统并没有显示。接收器包括自适应均衡器EQ,一对采样速率转换器SRC1和SRC2,和用来从接收的输入序列rn产生数据序列ak的检测器DET。检测器DET是误差发生器21的一部分,其从位检测器产生的位判决中生成用于均衡器控制回路的误差序列ek。均衡器的适配基于上述的LMS技术,例如,在J.W.M.Bergmans所著:“Digital Baseband Transmission and Recording”,KluwerAcademic Publishers出版,Boston,1996,注释[参考]。这些技术的中心在于抽头更新信息是通过关联抽头信号(接收的序列rn)和误差信号产生的。误差和抽头信号应具有同样的采样速率,且应当进一步相位同步,误差信号中的任何等待时间应通过相应地延迟抽头信号来匹配。
图2中,rn表示通过例如来自记录信道的模拟量放信号的周期性采样所获得的序列。采样在自由振荡时钟速率1/Ts下进行,此速率一般不等于数据速率1/T。序列rn通过具有Ts间隔抽头wn的均衡器EQ,用于在其输出生成均衡的序列yn。优选地,均衡器EQ是FIR(有限脉冲响应)横向滤波器,但也可以是包含线性组合器的任何均衡器。均衡器的目的是将(例如记录)信道的响应整形为指定的目标响应并调节噪声频谱。均衡器EQ之后是采样速率转换器SRC,其用于将Ts间隔均衡的序列yn转换为将提供给包含位检测器DET的误差发生器21的输入的等效T间隔序列xk。T间隔输入序列xk理想上与信道数据序列ak的数据速率1/T同步。实际上,位检测器DET生成信道位ak的估算。假设位检测器生成正确的判决,则数据序列ak及其估算相同。因此,位检测器的输出在所有图中用ak表示。偶然的位误差并不显著影响系统的性能。可选地,在开始传送时,预设数据序列(通常称为前同步信号)可能先于实际的数据,以便基于此预设数据序列的复制来进行初始适配,这可以局部合成在数据接收器中本地而没有任何位误差。通常实际中在所谓的“数据辅助”的工作模式中进行初始适配阶段,而一旦适配回路会聚就切换到“判别导向”操作模式,如图2所示。虽然未在图2中表明,但是应理解本描述同样属于此“数据辅助”操作模式。
图2的其余部分表示依照本发明利用LMS技术对均衡器抽头系数向量序列W n进行适应性更新的控制回路机理。所有涉及控制回路的数字操作可以通过比如执行适当计算机程序的微处理器实现。块之间的粗箭头表示向量信号传送,而标量信号用细箭头表示。因此,控制回路包括:
-第二采样速率转换器SRC2,用于将接收序列rn的延迟形式转换成数据速率为1/T的中间控制序列ik,用SRC2表示的该第二SRC优选地与第一采样速率转换器SRC1相同,
-控制信息产生装置22,用于从误差序列ek和中间控制序列ik中导出以数据速率1/T的同步控制向量序列Z k,和
-时间插值装置TI,用于从所述同步控制向量序列Z k导出控制向量序列S n。
图2中,控制向量序列S n直接控制均衡器,即均衡器抽头向量序列W n完全与S n重合。
控制信息产生装置生成的同步控制向量序列Z k通过一组Nz积分器22形成,其输入来自叉积24ek·I k,其中I k是包含Ni个中间序列的中间向量序列。优选地,所有的向量长度相等。因此,Nz=Ni=2M+1,数字2M+1是均衡器EQ中抽头wn的数量。此中间向量序列I k从已接收的序列rn中导出。预定的延迟τ施加到接收的序列rn上。在移位寄存器SR执行串-并转换以由中间序列ik形成中间向量序列I k之前,接收序列rn的延迟形式被馈送到采样速率转换器SRC2而形成中间序列ik。
这样均衡器的输入在其经过预定的延迟后转换到数据速率域。预定的延迟不随时间变化且这是众所周知的。一旦两个信号,即每个采样速率转换器的输出上的信号在数据速率域内,就可以很容易地计算均衡器系数更新。该适配方案在下文中详述。
积分器22输出的变量,用zk j表示,满足下面的方程:
zk+1 j=zk j+μΔk j, j:-M,...,M (1)
其中:
-zk j为在时刻k下第j个积分器的输出,
-μ是决定闭环时间常数的小比例因数(一般被称为步长),
-Δk j是迭代k时的抽头误差估算,而
-2M+1是均衡器抽头的数目。
根据LMS方案,估算Δk j为:
Δk j=ek·ik-j, j:-M,...,M (2)
其中:
-ek为SRC输出和期望的检测器输入(的延迟形式)dk=(a*g)k之间的误差,其中:
gk是均衡器自适应的(滤波器G的)目标响应。
-ik-j是被转换为数据速率1/T的接收序列rn的延迟形式。
为完整性起见,方程(2)和图2描述的仅仅是从误差序列ek和输入序列rn导出抽头误差估算Δk j的众多可能方式之一。例如,两个序列ek和rn的任一个可以被强量化以简化实现,而(2)中的乘法可以用选择更新机理代替。
图2表示积分器输出的同步控制向量序列Z k每T秒更新一次(同步域),而均衡器系数向量W n需要每Ts秒更新一次,这是由于均衡器工作在异步域的原因。必要的基于时间的转换通过时间插值装置TI实现,用于从积分器组输出的同步控制向量序列Z k导出采样速率1/Ts的异步控制向量序列S n。由于抽头值对两个采样速率仅缓慢地改变,因此时间插值可以用想到的最简单的方式完成,例如,通过一组锁存器执行零阶插值。当Ts偏离T很多时,出现了另外的问题,其需要附加的功能,称为空间插值。附加的功能参考图3进行描述。
均衡器具有Ts秒的抽头间隔,即其用于以Ts秒的步长来延迟输入序列而得到连续的抽头信号,其然后与权重wn j进行线性组合,j:-M,...,M,其由系数向量序列W n所定义。然而,积分器组输出的控制向量序列s n属于T间隔均衡器,即s n的连续分量sj,j:-M,...,M,原则上意味着对于具有抽头间隔T的均衡器的权重。此标称的T秒抽头间隔与实际的Ts秒抽头间隔之间的差异导致了适配性能的下降,即关于均衡器安置的稳态解决方案和回路效率的降低两个方面。结果是,图2的拓扑结构主要适用于近似同步的应用,例如,在1/Ts和1/T彼此接近的应用,优选地差异小于大约20%-40%。这个条件在许多实际系统中满足,比如,在大多数应用于硬盘驱动器的信道IC(集成电路)中。
为了在大范围的应用内使用本发明,图2中描述的方案的改进在图3中展示。依照本改进,控制回路进一步包含空间转换装置,用于从时间插值装置输出上的异步控制向量序列S n中导出均衡器系数向量序列W n。这将导致把最初在控制回路中生成的T间隔序列转换为等效的Ts间隔序列,以控制均衡器系数向量W n。图3中,这些空间转换装置用符号SI表示。由于更新变量sn j描述了T间隔均衡器的系数,它实际上对于将该T间隔信息转换到Ts间隔信息是必要的。这使得对系数sj的插值成为必要,其通过空间内插器块SI实现。概念上,更新的变量sj是基本的时间连续均衡器滤波器的T间隔采样,其脉冲响应表示为w(t),即sj=w(jT),j:-M,...,M。假设w(t)是可得到的,我们必须对其在位置ti=i×Ts,i:-M,...,M下再次采样,目的是产生必要的均衡器系数wi=w(i×Ts)。变量t在这里不表示时间而表示位置,假设为从某个间隔(滤波器的跨距)的连续值。同样意义地,i是独立于时间的位置指数,即ti完全由i决定,并不随时间而改变。然而,由于只有T间隔的w(t)采样,即sj可获得,因此这些采样的插值必须用于生成Ts间隔的变量wi。
一种最简单形式的插值是线性插值,从计算角度来看很有吸引力,但是也可以考虑其他形式的插值,比如更加简单的最近邻域插值。再次采样位置ti=i×Ts可以等效的写成t1=(mi+ci)T,其中0≤ci<1,而
ci在0和1之间变化时,t1在miT和(mi+1)T之间变化,w(t)在w(miT)=soi m和w((mi+1)T)=si m+1之间变化。根据线性插值的一种方法,位置tI处w(t)的值计算为:
借助(4),图3的空间内插器SI将锁存器输出的T间隔抽头sj转换为代表均衡器抽头的Ts间隔抽头设定wi。为了实现这个转换,有必要知道,或者估计方程(3)中表示的信道比特率对采样速率的比率Ts/T。然而,这个比率的估算已经在图3的采样速率转换器SRC1中可获得。SRC在时刻tk=kT时再次采样Ts间隔序列yn,其可以重写为tk=(mk+μk)Ts。
在存在相位误差时,连续采样时刻间的差异不同于根据tk-tk-1=T+τkT的T的标称值,其中τk为重构T间隔时钟的相位误差。接下来我们得到下面的方程:
控制SRC1的定时恢复回路用于迫使相位误差的平均值为零。因此,(5)式左边的数量的平均值将在T/Ts的实际值,或者对于线性插值需要的反比率上确定。
图4表示图2或3所示的包括接收器的根据本发明的系统实例。例如,此系统可以是数字记录系统。它包括将数字序列43记录在记录介质42上的记录器41,以及从所述记录介质上读取已记录序列45的接收器44。例如,记录媒介42可以是光盘。
在此之前的附图以及对它们所进行的描述仅仅是阐明性的而不是限制本发明。显然的是在附加权利要求的范围内还存在众多替代方案。基于这点,才做出下面的结束语。
借助于硬件或软件,或其两者,存在很多实现此功能的方法。在这方面,附图是非常概略的,每个仅仅代表本发明的一种可能的实施方案。这样,虽然附图用不同的模块表示不同的功能,这决不意味着排除单独项的硬件或软件来实现多种功能。也不是排除功能可以由硬件或软件或一起的组合项来实现。
Claims (9)
1.一种接收器,从以异步于数据速率1/T的时钟速率1/Ts采样的接收序列(rn)中递送数据速率1/T的数据序列(ak),接收器包括:
-自适应均衡器(EQ),用于从所述接收序列(rn)递送均衡序列(yn),所述均衡器工作在时钟速率1/Ts下,并具有由控制向量序列(S n)通过控制回路控制的均衡器系数向量(Wn),
-第一采样速率转换器(SRC1),用于将所述均衡序列(yn)转换为将以数据速率1/T馈送至误差发生器(21)的等效输入序列(xk),
-误差发生器(21),用于从所述输入序列(xk)中递送数据序列(ak)和将用于控制回路的误差序列(ek),
其中所述控制回路包括:
-第二采样速率转换器(SRC2),用于将所述接收序列(rn)的延迟形式转换成数据速率为1/T的中间控制序列(ik),
-控制信息产生装置(22),用于从误差序列(ek)和所述中间控制序列(ik)中导出数据速率为1/T的同步控制向量序列(Z k),和
-时间插值装置(TI),用于从所述同步控制向量序列(Z k)中导出控制向量序列(S n)。
2.如权利要求1中所述的接收器,其中所述的时间插值装置(TI)包括零阶插值装置。
3.如权利要求2中所述的接收器,其中所述的零阶插值装置包括至少一个锁存器。
4.如权利要求1中所述的接收器,其中控制回路进一步包括空间转换装置(SI),用于将在控制回路中生成的初始给定的T间隔序列转换为控制所述均衡器系数向量(W n)的等效Ts间隔序列。
5.如权利要求4中所述的接收器,其中所述的空间转换装置(SI)被设置以执行线性插值。
6.如权利要求4中所述的接收器,其中所述的空间转换装置(SI)被设置以执行最近邻域插值。
7.如权利要求4中所述的接收器,其中所述的空间转换装置包括空间插值装置,用于从时间插值装置(TI)输出的控制向量序列(S n)中导出均衡器系数向量(W n)。
8.一种数字系统,包括用以经由信道支持来传送数字序列的发送器,以及用以从所述信道支持中提取所述数字序列的接收器,其中所述的接收器是权利要求1到7中任一所述的接收器。
9.在包括自适应均衡器的接收器中,一种用于接收以时钟速率1/Ts采样的序列(rn),并且以数据速率1/T递送数据序列(ak)的均衡器适配方法,此方法包括如下步骤:
-自适应均衡步骤,使用均衡器系数向量(W n)从已接收的序列(rn)中递送均衡序列(yn),
-第一采样速率转换步骤(SRC1),把所述均衡序列(yn)转换为将以数据速率1/T在误差生成步骤(21)中进行处理的等效输入序列(xk),
-误差生成步骤(21),从所述输入序列(xk)生成数据速率1/T的误差序列(ek)和数据序列(ak),
-控制步骤,从误差序列(ek)和接收序列(rn)中生成控制向量序列(S n),用于控制所述均衡器系数向量(W n),
其中所述控制步骤包括:
-第二采样速率转换步骤(SRC2),将所述已接收的序列(rn)的延迟形式转换为以数据速率1/T的中间控制序列(ik),
-控制信息产生步骤,从误差序列(ek)和数据序列(ik)中导出以数据速率1/T的同步控制向量序列(Z k),和
-时间插值步骤(TI),从所述同步控制向量序列(Z k)中导出控制向量序列(Sn)。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP01402988.8 | 2001-11-21 | ||
EP01402988 | 2001-11-21 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1589554A CN1589554A (zh) | 2005-03-02 |
CN100477652C true CN100477652C (zh) | 2009-04-08 |
Family
ID=8182977
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB028231066A Expired - Fee Related CN100477652C (zh) | 2001-11-21 | 2002-10-30 | 以异步于数据速率的采样速率工作的自适应均衡器 |
Country Status (8)
Country | Link |
---|---|
US (1) | US7248630B2 (zh) |
EP (1) | EP1449338A1 (zh) |
JP (1) | JP2005510182A (zh) |
KR (1) | KR100925672B1 (zh) |
CN (1) | CN100477652C (zh) |
AU (1) | AU2002348962A1 (zh) |
TW (1) | TWI262685B (zh) |
WO (1) | WO2003045024A1 (zh) |
Families Citing this family (84)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7010269B2 (en) * | 2001-05-07 | 2006-03-07 | Koninklijke Philips Electronics N.V. | Pre-equalizer structure based on PN511 sequence for terrestrial DTV reception |
GB2386806A (en) * | 2002-03-22 | 2003-09-24 | Motorola Inc | Asynchronous sampling rate conversion |
EP1665263A1 (en) * | 2003-09-16 | 2006-06-07 | Koninklijke Philips Electronics N.V. | Device with adaptive equalizer |
US7203017B1 (en) * | 2003-09-23 | 2007-04-10 | Marvell International Ltd. | Timing recovery for data storage channels with buffered sectors |
US7511909B2 (en) * | 2004-09-20 | 2009-03-31 | Agency For Science, Technology And Research | Sector based timing recovery for a readback signal |
US8418023B2 (en) | 2007-05-01 | 2013-04-09 | The Texas A&M University System | Low density parity check decoder for irregular LDPC codes |
US8245104B2 (en) | 2008-05-02 | 2012-08-14 | Lsi Corporation | Systems and methods for queue based data detection and decoding |
KR101460835B1 (ko) * | 2008-05-19 | 2014-11-11 | 에이저 시스템즈 엘엘시 | 데이터 검출기 피드백 루프에서 레이턴시를 완화하는 시스템들 및 방법들 |
CN101599929B (zh) * | 2008-06-06 | 2012-11-21 | 富士通株式会社 | 自适应均衡装置和方法 |
US8949701B2 (en) | 2008-09-23 | 2015-02-03 | Agere Systems Inc. | Systems and methods for low latency media defect detection |
US20110080211A1 (en) * | 2008-11-20 | 2011-04-07 | Shaohua Yang | Systems and Methods for Noise Reduced Data Detection |
WO2011018833A1 (ja) * | 2009-08-10 | 2011-02-17 | ティーオーエー株式会社 | 通信装置 |
US8266505B2 (en) | 2009-08-12 | 2012-09-11 | Lsi Corporation | Systems and methods for retimed virtual data processing |
US8743936B2 (en) * | 2010-01-05 | 2014-06-03 | Lsi Corporation | Systems and methods for determining noise components in a signal set |
US8161351B2 (en) | 2010-03-30 | 2012-04-17 | Lsi Corporation | Systems and methods for efficient data storage |
US9343082B2 (en) | 2010-03-30 | 2016-05-17 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for detecting head contact |
US8418019B2 (en) | 2010-04-19 | 2013-04-09 | Lsi Corporation | Systems and methods for dynamic scaling in a data decoding system |
US8527831B2 (en) | 2010-04-26 | 2013-09-03 | Lsi Corporation | Systems and methods for low density parity check data decoding |
US8443249B2 (en) | 2010-04-26 | 2013-05-14 | Lsi Corporation | Systems and methods for low density parity check data encoding |
US8381074B1 (en) | 2010-05-21 | 2013-02-19 | Lsi Corporation | Systems and methods for utilizing a centralized queue based data processing circuit |
US8381071B1 (en) | 2010-05-21 | 2013-02-19 | Lsi Corporation | Systems and methods for decoder sharing between data sets |
US8208213B2 (en) | 2010-06-02 | 2012-06-26 | Lsi Corporation | Systems and methods for hybrid algorithm gain adaptation |
US8804260B2 (en) | 2010-09-13 | 2014-08-12 | Lsi Corporation | Systems and methods for inter-track interference compensation |
US9219469B2 (en) | 2010-09-21 | 2015-12-22 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for filter constraint estimation |
US8295001B2 (en) | 2010-09-21 | 2012-10-23 | Lsi Corporation | Systems and methods for low latency noise cancellation |
US8443250B2 (en) | 2010-10-11 | 2013-05-14 | Lsi Corporation | Systems and methods for error correction using irregular low density parity check codes |
US8661071B2 (en) | 2010-10-11 | 2014-02-25 | Lsi Corporation | Systems and methods for partially conditioned noise predictive equalization |
US8385014B2 (en) | 2010-10-11 | 2013-02-26 | Lsi Corporation | Systems and methods for identifying potential media failure |
US8560930B2 (en) | 2010-10-11 | 2013-10-15 | Lsi Corporation | Systems and methods for multi-level quasi-cyclic low density parity check codes |
US8750447B2 (en) | 2010-11-02 | 2014-06-10 | Lsi Corporation | Systems and methods for variable thresholding in a pattern detector |
US8566379B2 (en) | 2010-11-17 | 2013-10-22 | Lsi Corporation | Systems and methods for self tuning target adaptation |
US8667039B2 (en) | 2010-11-17 | 2014-03-04 | Lsi Corporation | Systems and methods for variance dependent normalization for branch metric calculation |
US8810940B2 (en) | 2011-02-07 | 2014-08-19 | Lsi Corporation | Systems and methods for off track error recovery |
US8699167B2 (en) | 2011-02-16 | 2014-04-15 | Lsi Corporation | Systems and methods for data detection using distance based tuning |
US8446683B2 (en) | 2011-02-22 | 2013-05-21 | Lsi Corporation | Systems and methods for data pre-coding calibration |
US8854753B2 (en) | 2011-03-17 | 2014-10-07 | Lsi Corporation | Systems and methods for auto scaling in a data processing system |
US8693120B2 (en) | 2011-03-17 | 2014-04-08 | Lsi Corporation | Systems and methods for sample averaging in data processing |
US8887034B2 (en) | 2011-04-15 | 2014-11-11 | Lsi Corporation | Systems and methods for short media defect detection |
US8670955B2 (en) | 2011-04-15 | 2014-03-11 | Lsi Corporation | Systems and methods for reliability assisted noise predictive filtering |
US8611033B2 (en) | 2011-04-15 | 2013-12-17 | Lsi Corporation | Systems and methods for selective decoder input data processing |
US8499231B2 (en) | 2011-06-24 | 2013-07-30 | Lsi Corporation | Systems and methods for reduced format non-binary decoding |
US8566665B2 (en) | 2011-06-24 | 2013-10-22 | Lsi Corporation | Systems and methods for error correction using low density parity check codes using multiple layer check equations |
US8560929B2 (en) | 2011-06-24 | 2013-10-15 | Lsi Corporation | Systems and methods for non-binary decoding |
US8819527B2 (en) | 2011-07-19 | 2014-08-26 | Lsi Corporation | Systems and methods for mitigating stubborn errors in a data processing system |
US8830613B2 (en) | 2011-07-19 | 2014-09-09 | Lsi Corporation | Storage media inter-track interference cancellation |
US8879182B2 (en) | 2011-07-19 | 2014-11-04 | Lsi Corporation | Storage media inter-track interference cancellation |
US8539328B2 (en) | 2011-08-19 | 2013-09-17 | Lsi Corporation | Systems and methods for noise injection driven parameter selection |
US8854754B2 (en) | 2011-08-19 | 2014-10-07 | Lsi Corporation | Systems and methods for local iteration adjustment |
US9026572B2 (en) | 2011-08-29 | 2015-05-05 | Lsi Corporation | Systems and methods for anti-causal noise predictive filtering in a data channel |
US8661324B2 (en) | 2011-09-08 | 2014-02-25 | Lsi Corporation | Systems and methods for non-binary decoding biasing control |
US8681441B2 (en) | 2011-09-08 | 2014-03-25 | Lsi Corporation | Systems and methods for generating predictable degradation bias |
US8850276B2 (en) | 2011-09-22 | 2014-09-30 | Lsi Corporation | Systems and methods for efficient data shuffling in a data processing system |
US8767333B2 (en) | 2011-09-22 | 2014-07-01 | Lsi Corporation | Systems and methods for pattern dependent target adaptation |
US8479086B2 (en) | 2011-10-03 | 2013-07-02 | Lsi Corporation | Systems and methods for efficient parameter modification |
US8578241B2 (en) | 2011-10-10 | 2013-11-05 | Lsi Corporation | Systems and methods for parity sharing data processing |
US8689062B2 (en) | 2011-10-03 | 2014-04-01 | Lsi Corporation | Systems and methods for parameter selection using reliability information |
US8862960B2 (en) | 2011-10-10 | 2014-10-14 | Lsi Corporation | Systems and methods for parity shared data encoding |
US8996597B2 (en) | 2011-10-12 | 2015-03-31 | Lsi Corporation | Nyquist constrained digital finite impulse response filter |
US8683309B2 (en) | 2011-10-28 | 2014-03-25 | Lsi Corporation | Systems and methods for ambiguity based decode algorithm modification |
US8604960B2 (en) | 2011-10-28 | 2013-12-10 | Lsi Corporation | Oversampled data processing circuit with multiple detectors |
US8443271B1 (en) | 2011-10-28 | 2013-05-14 | Lsi Corporation | Systems and methods for dual process data decoding |
US8527858B2 (en) | 2011-10-28 | 2013-09-03 | Lsi Corporation | Systems and methods for selective decode algorithm modification |
US8531320B2 (en) | 2011-11-14 | 2013-09-10 | Lsi Corporation | Systems and methods for memory efficient data decoding |
US8751913B2 (en) | 2011-11-14 | 2014-06-10 | Lsi Corporation | Systems and methods for reduced power multi-layer data decoding |
US8654474B2 (en) | 2012-06-15 | 2014-02-18 | Lsi Corporation | Initialization for decoder-based filter calibration |
US8719682B2 (en) | 2012-06-15 | 2014-05-06 | Lsi Corporation | Adaptive calibration of noise predictive finite impulse response filter |
US8819519B2 (en) | 2012-06-28 | 2014-08-26 | Lsi Corporation | Systems and methods for enhanced accuracy NPML calibration |
US8908304B2 (en) | 2012-07-17 | 2014-12-09 | Lsi Corporation | Systems and methods for channel target based CBD estimation |
US8854750B2 (en) | 2012-07-30 | 2014-10-07 | Lsi Corporation | Saturation-based loop control assistance |
US8824076B2 (en) | 2012-08-28 | 2014-09-02 | Lsi Corporation | Systems and methods for NPML calibration |
US8922933B2 (en) | 2013-01-15 | 2014-12-30 | Lsi Corporation | Systems and methods for loop processing with variance adaptation |
US8861113B2 (en) | 2013-02-15 | 2014-10-14 | Lsi Corporation | Noise predictive filter adaptation for inter-track interference cancellation |
US8922934B2 (en) | 2013-03-15 | 2014-12-30 | Lsi Corporation | Systems and methods for transition based equalization |
US8867154B1 (en) | 2013-05-09 | 2014-10-21 | Lsi Corporation | Systems and methods for processing data with linear phase noise predictive filter |
US9112742B2 (en) | 2013-05-15 | 2015-08-18 | Futurewei Technologies, Inc. | Low-complexity, adaptive, fractionally spaced equalizer with non-integer sampling |
US9324363B2 (en) | 2013-06-05 | 2016-04-26 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for floating variance branch metric calculation |
US8929010B1 (en) | 2013-08-21 | 2015-01-06 | Lsi Corporation | Systems and methods for loop pulse estimation |
US9129647B2 (en) | 2013-12-19 | 2015-09-08 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Servo channel with equalizer adaptation |
US9214185B1 (en) | 2014-06-29 | 2015-12-15 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Adaptive filter-based narrowband interference detection, estimation and cancellation |
US9202514B1 (en) | 2014-07-17 | 2015-12-01 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Gated noise-predictive filter calibration |
US9755864B1 (en) | 2016-03-07 | 2017-09-05 | Huawei Technologies Co., Ltd | Fractionally spaced adaptive equalizer with non-integer sampling |
CN108540132B (zh) * | 2018-04-12 | 2021-08-27 | 中国电子科技集团公司第三十八研究所 | 一种降采样率可调的自适应数字后台校准电路及方法 |
US10720904B2 (en) * | 2018-11-12 | 2020-07-21 | Analog Devices International Unlimited Company | Techniques for input formatting and coefficient selection for sample rate converter in parallel implementation scheme |
CN111245499B (zh) * | 2020-01-08 | 2021-07-27 | 西安电子科技大学 | 基于预整形的时域并行分数间隔均衡器及均衡方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5018166A (en) * | 1989-10-10 | 1991-05-21 | Hayes Microcomputer Products, Inc. | Method and apparatus for baud timing recovery |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR920010784B1 (ko) * | 1990-05-11 | 1992-12-17 | 삼성전자 주식회사 | 수상시스템에 있어서 스펙트럼 호환성 고품위 tv신호전송방식 및 회로 |
US5970103A (en) * | 1996-09-06 | 1999-10-19 | Townshend; Brent | High speed communications system for analog subscriber connections |
US5999355A (en) * | 1996-04-30 | 1999-12-07 | Cirrus Logic, Inc. | Gain and phase constrained adaptive equalizing filter in a sampled amplitude read channel for magnetic recording |
US6240128B1 (en) * | 1998-06-11 | 2001-05-29 | Agere Systems Guardian Corp. | Enhanced echo canceler |
US6563802B2 (en) * | 1998-06-22 | 2003-05-13 | Intel Corporation | Echo cancellation with dynamic latency adjustment |
JP2999759B1 (ja) | 1998-10-13 | 2000-01-17 | 松下電器産業株式会社 | デジタル再生信号処理装置 |
US6768774B1 (en) * | 1998-11-09 | 2004-07-27 | Broadcom Corporation | Video and graphics system with video scaling |
US6411661B1 (en) * | 1999-05-07 | 2002-06-25 | The Aerospace Corporation | Digital timing recovery loop for GMSK demodulators |
US6975689B1 (en) * | 2000-03-30 | 2005-12-13 | Mcdonald James Douglas | Digital modulation signal receiver with adaptive channel equalization employing discrete fourier transforms |
US6912258B2 (en) * | 2000-07-07 | 2005-06-28 | Koninklijke Philips Electtronics N.V. | Frequency-domain equalizer for terrestrial digital TV reception |
US6717537B1 (en) * | 2001-06-26 | 2004-04-06 | Sonic Innovations, Inc. | Method and apparatus for minimizing latency in digital signal processing systems |
EP1442569B1 (en) * | 2001-10-31 | 2005-08-17 | Koninklijke Philips Electronics N.V. | Zf-based adaptive asynchronous receiver |
US7385913B2 (en) * | 2002-04-24 | 2008-06-10 | Motorola, Inc. | Method and apparatus for compensating for variations in a receive portion of a wireless communication device |
-
2002
- 2002-10-30 AU AU2002348962A patent/AU2002348962A1/en not_active Abandoned
- 2002-10-30 JP JP2003546541A patent/JP2005510182A/ja not_active Ceased
- 2002-10-30 EP EP02781473A patent/EP1449338A1/en not_active Withdrawn
- 2002-10-30 CN CNB028231066A patent/CN100477652C/zh not_active Expired - Fee Related
- 2002-10-30 WO PCT/IB2002/004607 patent/WO2003045024A1/en active Application Filing
- 2002-10-30 KR KR1020047007549A patent/KR100925672B1/ko not_active Expired - Fee Related
- 2002-10-30 US US10/495,941 patent/US7248630B2/en not_active Expired - Fee Related
- 2002-11-06 TW TW091132671A patent/TWI262685B/zh not_active IP Right Cessation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5018166A (en) * | 1989-10-10 | 1991-05-21 | Hayes Microcomputer Products, Inc. | Method and apparatus for baud timing recovery |
Also Published As
Publication number | Publication date |
---|---|
CN1589554A (zh) | 2005-03-02 |
US20050111540A1 (en) | 2005-05-26 |
EP1449338A1 (en) | 2004-08-25 |
TW200408244A (en) | 2004-05-16 |
KR20040062637A (ko) | 2004-07-07 |
US7248630B2 (en) | 2007-07-24 |
JP2005510182A (ja) | 2005-04-14 |
TWI262685B (en) | 2006-09-21 |
AU2002348962A1 (en) | 2003-06-10 |
KR100925672B1 (ko) | 2009-11-10 |
WO2003045024A1 (en) | 2003-05-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100477652C (zh) | 以异步于数据速率的采样速率工作的自适应均衡器 | |
CN100459604C (zh) | 基于zf的自适应异步接收机 | |
US8175201B2 (en) | Systems and methods for adaptive equalization in recording channels | |
US8233523B2 (en) | Multidimensional asymmetric bang-bang control | |
US7924523B2 (en) | Frequency domain approach for efficient computation of fixed-point equalization targets | |
US7167516B1 (en) | Circuit and method for finding the sampling phase and canceling precursor intersymbol interference in a decision feedback equalized receiver | |
KR970071696A (ko) | 자기기록을 위한 표본진폭 판독채널에서의 적응적 동등화 및 보간된 시간 복구 | |
US6922440B2 (en) | Adaptive signal latency control for communications systems signals | |
Aziz et al. | Symbol rate timing recovery for higher order partial response channels | |
CN100423120C (zh) | 无干扰的基于最小均方的自适应异步接收机 | |
US7933323B2 (en) | Method and system for performing timing recovery in a digital communication system | |
US20030231708A1 (en) | Channel equalizing and carrier recovery system for home phoneline networking alliance receiver and method thereof | |
US8385396B2 (en) | Waveform equalizer and method for controlling the same, as well as receiving apparatus and method for controlling the same | |
CN1853233A (zh) | 具有自适应均衡器的设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20090408 Termination date: 20091130 |