[go: up one dir, main page]

KR890011073A - 공통 기판상에 솔라 셀을 직렬접속하는 방법 - Google Patents

공통 기판상에 솔라 셀을 직렬접속하는 방법 Download PDF

Info

Publication number
KR890011073A
KR890011073A KR1019880010222A KR880010222A KR890011073A KR 890011073 A KR890011073 A KR 890011073A KR 1019880010222 A KR1019880010222 A KR 1019880010222A KR 880010222 A KR880010222 A KR 880010222A KR 890011073 A KR890011073 A KR 890011073A
Authority
KR
South Korea
Prior art keywords
layer
semiconductor
major surface
semiconductor device
semiconductor material
Prior art date
Application number
KR1019880010222A
Other languages
English (en)
Inventor
로버트 길버트 제임스
피터 그리머 데릭
레이몬드 폴슨 케니스
Original Assignee
도날드 밀러 셀
미네소타 마이닝 앤드 매뉴팩츄어링 컴패니
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 도날드 밀러 셀, 미네소타 마이닝 앤드 매뉴팩츄어링 컴패니 filed Critical 도날드 밀러 셀
Publication of KR890011073A publication Critical patent/KR890011073A/ko

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F77/00Constructional details of devices covered by this subclass
    • H10F77/20Electrodes
    • H10F77/244Electrodes made of transparent conductive layers, e.g. transparent conductive oxide [TCO] layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F19/00Integrated devices, or assemblies of multiple devices, comprising at least one photovoltaic cell covered by group H10F10/00, e.g. photovoltaic modules
    • H10F19/30Integrated devices, or assemblies of multiple devices, comprising at least one photovoltaic cell covered by group H10F10/00, e.g. photovoltaic modules comprising thin-film photovoltaic cells
    • H10F19/31Integrated devices, or assemblies of multiple devices, comprising at least one photovoltaic cell covered by group H10F10/00, e.g. photovoltaic modules comprising thin-film photovoltaic cells having multiple laterally adjacent thin-film photovoltaic cells deposited on the same substrate
    • H10F19/33Patterning processes to connect the photovoltaic cells, e.g. laser cutting of conductive or active layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F19/00Integrated devices, or assemblies of multiple devices, comprising at least one photovoltaic cell covered by group H10F10/00, e.g. photovoltaic modules
    • H10F19/30Integrated devices, or assemblies of multiple devices, comprising at least one photovoltaic cell covered by group H10F10/00, e.g. photovoltaic modules comprising thin-film photovoltaic cells
    • H10F19/31Integrated devices, or assemblies of multiple devices, comprising at least one photovoltaic cell covered by group H10F10/00, e.g. photovoltaic modules comprising thin-film photovoltaic cells having multiple laterally adjacent thin-film photovoltaic cells deposited on the same substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F19/00Integrated devices, or assemblies of multiple devices, comprising at least one photovoltaic cell covered by group H10F10/00, e.g. photovoltaic modules
    • H10F19/30Integrated devices, or assemblies of multiple devices, comprising at least one photovoltaic cell covered by group H10F10/00, e.g. photovoltaic modules comprising thin-film photovoltaic cells
    • H10F19/31Integrated devices, or assemblies of multiple devices, comprising at least one photovoltaic cell covered by group H10F10/00, e.g. photovoltaic modules comprising thin-film photovoltaic cells having multiple laterally adjacent thin-film photovoltaic cells deposited on the same substrate
    • H10F19/35Structures for the connecting of adjacent photovoltaic cells, e.g. interconnections or insulating spacers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F77/00Constructional details of devices covered by this subclass
    • H10F77/10Semiconductor bodies
    • H10F77/16Material structures, e.g. crystalline structures, film structures or crystal plane orientations
    • H10F77/169Thin semiconductor films on metallic or insulating substrates
    • H10F77/1692Thin semiconductor films on metallic or insulating substrates the films including only Group IV materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F77/00Constructional details of devices covered by this subclass
    • H10F77/20Electrodes
    • H10F77/244Electrodes made of transparent conductive layers, e.g. transparent conductive oxide [TCO] layers
    • H10F77/247Electrodes made of transparent conductive layers, e.g. transparent conductive oxide [TCO] layers comprising indium tin oxide [ITO]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/94Laser ablative material removal

Landscapes

  • Photovoltaic Devices (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

내용 없음

Description

공통 기판상에 솔라셀을 직렬접속하는 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1A도 제1H도는 본 발명의 장치를 제조하는 공정단계의 결과를 나타낸 도면.
제2A도 내지 제2D도는 본 발명의 장치를 제조하기 위한 제1A도 내지 제1H도의 다른 방식에 따른 몇개의 공정단계의 결과를 나타낸 도면.

Claims (20)

  1. 기판표면상에 제1 및 제2주요면을 갖는 반도체 물질층과 반도체 물질층을 지지하는 도전성 지지층을 구비하는 전기절연기판상에서 상기 지지층이 상기 반도체 물질층과 전기적으로 접촉됨에 따라 반도체 장치의 상호 접속 어레이를 제조하기 위한 방법에 있어서, 상기 반도체 물질층과 상기 지지층을 상기 반도체 물질층의 선택 공통설정 부분을 제거함으로써 복수의 반도체 장치와 상기 지지층의 상응 부분으로 이루어진 각각의 인접 반도체 장치 및 제1 및 제2주요면부를 갖는 상기 반도체 물질의 상응 부분간의 분리공간을 형성하도록 상기 지지층으로 분할하는 단계와; 상기 반도체층과 상기 지지층을 통해 연장된 각각의 분리공간의 반도체 물질층 제1주요면에 전기절연 개입물질을 형성하는 단계와; 상기 제1주요면 부분에서 그와 상응하는 상기 지지층 부분과 전기접촉되게끔 상기 반도체 장치내의 반도체 물질층 부분을 따라 연장된 관통단자를 형성하는 단계를 구비하는데, 상기 각 관통단자는 전기적으로 상호 접속된 상기 반도체에 장치상의 분리 공간으로부터 인접반도체 장치내에 제공된 반도체 물질층 제1주요면 부분 내에서 떨어져 배치된 지점에 형성되는것을 특징으로 하는 전기절연기판상에 반도체 장치의 상호접속된 어레이를 제작하는 방법.
  2. 제1항에 있어서, 상기 전기절연기판과 지지층 및 반도체 물질층은 상기 반도체 물질층 제1주요면상에 도전성 상호 접속층을 가지며, 상기 반도체 물질층과 상기 지지층을 설정된 상기 상호 접속층내의 복수의 분할 개구들의 부재에만 형성되는 복수의 반도체 장치로 분할함으로써 상기 반도체 장치내에 대응 상호 접속층 부분이 존재하는 것을 특징으로 하는 방법.
  3. 제1항에 있어서, 상기 반도체 물질층과 지지층을 복수의 반도체 장치로 분할하는 단계는 실제로 여분의 반도체 물질층 제1주요면 부분상에 도전성 상호 접속층의 제공을 수반하는 단계로 이루어지는 것을 특징으로 하는 방법.
  4. 제1항에 있어서, 상기 반도체 물질층과 지지층을 복수의 반도체 장치로 분할하는 단계는 상기 반도체물질층 제1주요면상에 도전성 상호 접속충의 제공이 선행되는 단계로 이루어지는 것을 특징으로 하는 방법.
  5. 제1항에 있어서, 인접 반도체 장치내에 제공된 상기 반도체 물질층 제1주요면에 전기적으로 상호 접속된 각 반도체 장치내의 관통단자 형성 단계는 상기 반도체 장치내의 상기 관통단자와 전기 접촉된 복수의 도전성 상호 접속층들을 제공하는 단계 및 상기 개입물질상의 관통단자와 상기 분리공간에 걸쳐 인접 반도체 장치내의 반도체 물질 제1주요면 부분을 전기적으로 상호 접속하도록 연장하는 단계로 이루어지는 것을 특징으로 하는 방법.
  6. 제2항에 있어서, 상기 개입물질의 형성단계는 각 반도체 장치의 상기 반도체 물질층 제1주요면 부분상에 흐름 차단 물질을 형성함으로써 그안에 형성된 상기 관통단자가 상기 흐름차단 물질과 상기 개입물질간에 존재하는 것을 특징으로 하는 방법.
  7. 제3항에 있어서, 일련의 상기 도전성 상호 접속층은 상기 각 반도체 장치의 상기도전성 상호 접속중의 대응 부분에 위치하고, 상기 도전성 상호 접속층의 복수의 분할 개구가 제공되는 상기 반도체 물질층과 상기 도전성 상호 접속층 사이에 있는 상기 분리 공간을 이루고 있는 제거 가능한 베이스 물질에 상기 개입물질을 형성하기 이전에 상기 분리공간으로 연장되는 것에 형성되며 상기 제거 가능한 베이스 물질은 상기 분리공간으로 연장되는 것에 형성되며 상기 제거 가능한 베이스 물질은 상기 도전성 상호 접속층에 도포된 제거용 물질에 의해서 제거되는 것을 특징으로 하는 방법.
  8. 제3항에 있어서, 반도체 물질층의 제1주요면 부분의 상기 각 도전성 상호 접속층은 상기 개입물질과 상기 인접한 반도체 장치의 상기 관통단자와 전기적으로 상호 접촉하도록 상기 분리 공간으로 연장되는 것을 특징으로 하는 방법.
  9. 제3항에 있어서, 상기 일련의 도전성 상호 접속층은 상기 개입 물질이 형성되는 상기 분리공간으로 연장되는 곳에 형성되는 것을 특징으로 하는 방법.
  10. 제4항에 있어서, 제거용 베이스 물질은 반도체 상호 접속층의 복수의 분할 개구가 제공되고, 상기 각 반도체 장치의 도전성 상호 접속층층의 대응 부분이 위치한 상기 반도체 물질층 및 상기 도전성 상호 접속층 사이에 존재하고, 상기 도전성 상호 접속층에 도포된 제거물질에 의해서 제거될 수 있는 것을 특징으로 하는 방법.
  11. 제5항에 있어서, 상기 개입물질의 형성 단계는 상기 반도체 장치에 형성된 상기 관통단자가 상기 면 보호 물질과 상기 개입물질 사이에 있도록 상기 각 반도체 장치내의 상기 반도체 물질층의 제1주요면 부분상에 면보호 물질을 형성하는 단계로 이루어지는 것을 특징으로 하는 방법.
  12. 제2항에 있어서, 상기 상호 접속층은 상기 반도체 물질층과 상기 지지층이 분할되기 이전에 분할되는 것을 특징으로 하는 방법.
  13. 제2항에 있어서, 상기 상호 접속층은 상기 반도체 물질층과 상기 지지층의 분할과 동시에 분할되는 것을 특징으로 하는 방법.
  14. 제2항에 있어서, 상기 각 반도체 장치내에 상기 관통단자의 형성단계가 상기 반도체 장치의 상기 반도체 물질층의 제1주요면 부분을 포함하는 물질을 용착시키고, 또한 상기 반도체 장치와 인접한 곳에서 발생하는 상기 상호 접속층 부분에 상기 금속 함유 물질을 용착시키므로서 시작하고 상기 용착된 금속 물질로부터 형성된 관통단자가 전기적으로 상호 접속되는 곳에서 상기 반도체 물질 제1주요면 부분이 발생되는 것을 특징으로 하는 방법.
  15. 제8항에 있어서, 상기 개입물질의 형성단계는 각 반도체 장치내의 상기 반도체 물질층 제1주요면 부분상에 흐름차단 물질을 형성함으로써 그안에 형성된 상기 흐름차단 물질과 상기 개입물질간에 존재하는 것을 특징으로 하는 방법.
  16. 제9항에 있어서, 상기 개입물질의 형성단계는 가 반도체 장치내의 상기 반도체 물질층 제1주요면 부분상에 흐름차단 물질을 형성함으로써 그안에 형성된 상기 관통단자가 상기 흐름차단 물질과 상기 개입물질간에 존재하는 것을 특징으로 하는 방법.
  17. 제10항에 있어서, 상기 개입물질의 형성단계는 가 반도체 장치내의 상기 반도체 물질층 제1주요면 부분상에 흐름차단 물질을 형성함으로써 그안에 형성된 상기 관통단자가 상기 흐름차단물질과 상기 개입물질간에 존재하는 것을 특징으로 하는 방법.
  18. 제9항에 있어서, 상기 개입물질의 형성단계는 각 반도체 장치내의 상기 반도체 물질층 제1주요면 부분상에 흐름차단 물질을 형성함으로써 그안에 형성된 상기 관통단자가 상기 흐름차단 물질과 상기 개입물질간에 존재하는 것을 특징으로 하는 방법.
  19. 반도체 장치의 상호접속 어레이에 있어서, 복수의 반도체 장치들은 개입물질 수단을 갖는 분리 공간에 의해 인접한 복수의 반도체 장치로부터 떨어져 배치된 기판상에 배열되고, 상기 각 반도체 장치는 제1 및 제2 주요면을 갖는 반도체 물질층을 구비하고, 상기 반도체 물질층은 제1도전성 물질의 상응 지지층에 의해서 상기 기판으로부터 상기 제2주요면에서 분리되며, 각 상기 반도체 장치는 제2도전성 물질로 이루어진 관통 단자를 구비하는데 제2도전성 물질은 상기 제1주요면에 나타나도록 상기 반도체 물질층을 따라 상기 지지층으로붙어 관통단자가 연장된 분리공간에서 떨어져 배치되어 있고, 복수의 상호접속층 수단은 가시광선에 투명한 최소한의 제3도전성 물질을 구비하고, 상기 각 상호 접속층 수단은 상기 반도체 장치내의 상기 반도체물질층 제1주요면에 나타난 관통단자와 전기 접촉되고, 인접 반도체 장치내의 상기 반도체 물질층의 제1주요면은 전기적으로 상호 접속하기 위하여 상기 분리공간을 경유하여 상기 개입물질상으로 연장되고, 상기 제3의 물질은 상기 개입물질 수단이 유리된 대향하는 반도체 물질층상에 외부면을 갖는 것을 특징으로 하는 반도체 장치의 상호접속 어레이.
  20. 제19항에 있어서, 상기 인접 반도체 장치내의 반도체 물질층의 제1주요면을 전기적으로 상호접속하는 각 상호 접속층들은 인접 반도체 장치내의 반도체 물질층의 제1주요면 상에 형성된 보호절연재료 상에서 종료되는 것을 특징으로 하는 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880010222A 1987-12-10 1988-08-10 공통 기판상에 솔라 셀을 직렬접속하는 방법 KR890011073A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US131,416 1980-03-18
US07/131,416 US4873201A (en) 1987-12-10 1987-12-10 Method for fabricating an interconnected array of semiconductor devices

Publications (1)

Publication Number Publication Date
KR890011073A true KR890011073A (ko) 1989-08-12

Family

ID=22449377

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880010222A KR890011073A (ko) 1987-12-10 1988-08-10 공통 기판상에 솔라 셀을 직렬접속하는 방법

Country Status (5)

Country Link
US (1) US4873201A (ko)
EP (1) EP0320089A3 (ko)
JP (1) JPH01171284A (ko)
KR (1) KR890011073A (ko)
MY (1) MY103143A (ko)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3035565B2 (ja) * 1991-12-27 2000-04-24 株式会社半導体エネルギー研究所 薄膜太陽電池の作製方法
US6720576B1 (en) * 1992-09-11 2004-04-13 Semiconductor Energy Laboratory Co., Ltd. Plasma processing method and photoelectric conversion device
US5385848A (en) * 1993-09-20 1995-01-31 Iowa Thin Film Technologies, Inc Method for fabricating an interconnected array of semiconductor devices
US8664030B2 (en) 1999-03-30 2014-03-04 Daniel Luch Collector grid and interconnect structures for photovoltaic arrays and modules
US8222513B2 (en) 2006-04-13 2012-07-17 Daniel Luch Collector grid, electrode structures and interconnect structures for photovoltaic arrays and methods of manufacture
US8138413B2 (en) 2006-04-13 2012-03-20 Daniel Luch Collector grid and interconnect structures for photovoltaic arrays and modules
US7507903B2 (en) 1999-03-30 2009-03-24 Daniel Luch Substrate and collector grid structures for integrated series connected photovoltaic arrays and process of manufacture of such arrays
US20090111206A1 (en) 1999-03-30 2009-04-30 Daniel Luch Collector grid, electrode structures and interrconnect structures for photovoltaic arrays and methods of manufacture
US8198696B2 (en) 2000-02-04 2012-06-12 Daniel Luch Substrate structures for integrated series connected photovoltaic arrays and process of manufacture of such arrays
US7276658B2 (en) 2001-06-21 2007-10-02 Akzo Nobel N.V. Manufacturing a solar cell foil connected in series via a temporary substrate
ES2289168T3 (es) * 2001-11-26 2008-02-01 Shell Solar Gmbh Celula solar con contactos en la parte posterior y su procedimiento de fabricacion.
US20060186378A1 (en) * 2005-02-22 2006-08-24 Pentam, Inc. Crystalline of a nuclear-cored battery
US20060185975A1 (en) * 2005-02-22 2006-08-24 Pentam, Inc. Decomposition unit
US7438789B2 (en) * 2005-02-22 2008-10-21 Medusa Special Projects, Llc Decomposition cell
US20060185722A1 (en) * 2005-02-22 2006-08-24 Pentam, Inc. Method of pre-selecting the life of a nuclear-cored product
US20060185720A1 (en) * 2005-02-22 2006-08-24 Pentam, Inc. Method of recycling a nuclear-cored battery
US20060185153A1 (en) * 2005-02-22 2006-08-24 Pentam, Inc. Method of making crystalline to surround a nuclear-core of a nuclear-cored battery
US7491882B2 (en) * 2005-02-22 2009-02-17 Medusa Special Projects, Llc Super electromagnet
US8729385B2 (en) 2006-04-13 2014-05-20 Daniel Luch Collector grid and interconnect structures for photovoltaic arrays and modules
US8822810B2 (en) 2006-04-13 2014-09-02 Daniel Luch Collector grid and interconnect structures for photovoltaic arrays and modules
US9236512B2 (en) 2006-04-13 2016-01-12 Daniel Luch Collector grid and interconnect structures for photovoltaic arrays and modules
US9006563B2 (en) 2006-04-13 2015-04-14 Solannex, Inc. Collector grid and interconnect structures for photovoltaic arrays and modules
US9865758B2 (en) 2006-04-13 2018-01-09 Daniel Luch Collector grid and interconnect structures for photovoltaic arrays and modules
US8884155B2 (en) 2006-04-13 2014-11-11 Daniel Luch Collector grid and interconnect structures for photovoltaic arrays and modules
US8716591B2 (en) 2007-06-20 2014-05-06 Ascent Solar Technologies, Inc. Array of monolithically integrated thin film photovoltaic cells and associated methods
DE102007032283A1 (de) * 2007-07-11 2009-01-15 Stein, Wilhelm, Dr. Dünnschichtsolarzellen-Modul und Verfahren zu dessen Herstellung
US20100047955A1 (en) * 2008-08-19 2010-02-25 Xunlight Corporation Interconnection system for photovoltaic modules
EP2416376A4 (en) * 2009-03-31 2017-07-05 LG Innotek Co., Ltd. Solar photovoltaic power generation apparatus and manufacturing method thereof
WO2011046388A2 (ko) * 2009-10-15 2011-04-21 엘지이노텍주식회사 태양광 발전장치 및 이의 제조방법
WO2012072271A1 (en) * 2010-12-03 2012-06-07 Novaled Ag Method for forming an electrical interconnection in an organic photovoltaic device and an organic photovoltaic device made by the same
DE102017209226B4 (de) * 2017-05-31 2019-05-16 Opvius Gmbh Verfahren zur Herstellung eines Photovoltaikelements
EP4482275A1 (de) * 2023-06-21 2024-12-25 ASCA GmbH & Co. KG Verfahren zur herstellung eines halbleiterelements, halbleiterelement und anlage

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4443651A (en) * 1981-03-31 1984-04-17 Rca Corporation Series connected solar cells on a single substrate
JPS5853870A (ja) * 1981-09-26 1983-03-30 Matsushita Electric Ind Co Ltd 薄膜太陽電池
US4428110A (en) * 1981-09-29 1984-01-31 Rca Corporation Method of making an array of series connected solar cells on a single substrate
US4585490A (en) * 1981-12-07 1986-04-29 Massachusetts Institute Of Technology Method of making a conductive path in multi-layer metal structures by low power laser beam
US4517403A (en) * 1983-05-16 1985-05-14 Atlantic Richfield Company Series connected solar cells and method of formation
US4724011A (en) * 1983-05-16 1988-02-09 Atlantic Richfield Company Solar cell interconnection by discrete conductive regions
US4594471A (en) * 1983-07-13 1986-06-10 Semiconductor Energy Laboratory Co., Ltd. Photoelectric conversion device
US4697041A (en) * 1985-02-15 1987-09-29 Teijin Limited Integrated solar cells
JPS6284569A (ja) * 1985-10-08 1987-04-18 Sanyo Electric Co Ltd 光起電力装置の製造方法
US4745078A (en) * 1986-01-30 1988-05-17 Siemens Aktiengesellschaft Method for integrated series connection of thin film solar cells
DE3604917A1 (de) * 1986-02-17 1987-08-27 Messerschmitt Boelkow Blohm Verfahren zur herstellung eines integrierten verbandes in reihe geschalteter duennschicht-solarzellen
US4746618A (en) * 1987-08-31 1988-05-24 Energy Conversion Devices, Inc. Method of continuously forming an array of photovoltaic cells electrically connected in series
JPH119979A (ja) * 1997-06-18 1999-01-19 Sumitomo Chem Co Ltd ポリイミドガス分離膜

Also Published As

Publication number Publication date
EP0320089A2 (en) 1989-06-14
JPH01171284A (ja) 1989-07-06
MY103143A (en) 1993-04-30
US4873201A (en) 1989-10-10
EP0320089A3 (en) 1990-05-30

Similar Documents

Publication Publication Date Title
KR890011073A (ko) 공통 기판상에 솔라 셀을 직렬접속하는 방법
KR840006732A (ko) 광전지 및 그 제조방법
KR970060499A (ko) 반도체 메모리 장치 및 그 제조 방법
ATE67346T1 (de) Planare verkettete schaltung fuer integrierte schaltkreise.
TW353859B (en) Structure and method for supporting one or more electronic components
TW232096B (en) Semiconductor chip carrier affording a high-density external interface
KR960030391A (ko) 전자적 패키지
KR840003574A (ko) 다층 패널 보오드
KR850003481A (ko) 대영역 광전지 및 그 제조방법
ATE83332T1 (de) Elektrischer widerstand und herstellungsverfahren.
KR920702556A (ko) 반도체장치및 그 제조방법
US3597839A (en) Circuit interconnection method for microelectronic circuitry
US3795045A (en) Method of fabricating semiconductor devices to facilitate early electrical testing
KR830006825A (ko) 광전변환장치(光電變換裝置)
UST100501I4 (en) Integrated circuit layout utilizing separated active circuit and wiring regions
GB1179983A (en) Method of Fabricating Semiconductor Devices.
US4803178A (en) Method of making silicon-on-sapphire gate array
KR940001358A (ko) 반도체장치 제조방법
US4802277A (en) Method of making a chip carrier slotted array
EP0608067B1 (en) Infrared detector
KR880014690A (ko) 상부측 기판 접촉부를 갖고 있는 cmos 집적회로 및 이의 제조방법
BE788894A (fr) Couche electriquement conductrice sur base de forte resistivite, procede de fabrication et application d'une telle couchecomme resistance electrique
US4426775A (en) Method for the production of conductor tracks applied to a support
RU93046763A (ru) Способ изготовления солнечного элемента и солнечный элемент
KR930020639A (ko) 반도체 장치 및 그 제조방법

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19880810

PG1501 Laying open of application
PC1203 Withdrawal of no request for examination
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid