# (12)特許公報(B2)

### (11)特許番号 特許第7246853号

(P7246853)

#### (45)発行日 令和5年3月28日(2023.3.28)

(19)日本国特許庁(JP)

| (51)国際特許分 | 類     |           | FΙ      |       |
|-----------|-------|-----------|---------|-------|
| H 0 1 L   | 33/20 | (2010.01) | H 0 1 L | 33/20 |
| H 0 1 L   | 33/38 | (2010.01) | H 0 1 L | 33/38 |
| H 0 1 L   | 33/44 | (2010.01) | H 0 1 L | 33/44 |

|              |                            |          | · 雨水頃の数 10 (主20頁)   |
|--------------|----------------------------|----------|---------------------|
| (21)出願番号     | 特願2018-10357(P2018-10357)  | (73)特許権者 | 598061302           |
| (22)出願日      | 平成30年1月25日(2018.1.25)      |          | 晶元光電股 ふん 有限公司       |
| (65)公開番号     | 特開2018-121058(P2018-121058 |          | Epistar Corporation |
|              | A)                         |          | 台灣新竹科學工業園區新竹市東區力行路  |
| (43)公開日      | 平成30年8月2日(2018.8.2)        |          | 2 1 號               |
| 審査請求日        | 令和3年1月22日(2021.1.22)       |          | 21,Li-hsin Rd.,Sci  |
| (31)優先権主張番号  | 62/450,860                 |          | ence-based Industr  |
| (32)優先日      | 平成29年1月26日(2017.1.26)      |          | ial Park,Hsinchu 30 |
| (33)優先権主張国・均 | 也域又は機関                     |          | 0 , TAIWAN          |
|              | 米国(US)                     | (74)代理人  | 100107766           |
|              |                            |          | 弁理士 伊東 忠重           |
|              |                            | (74)代理人  | 100070150           |
|              |                            |          | 弁理士 伊東 忠彦           |
|              |                            | (74)代理人  | 100091214           |
|              |                            |          | 弁理士 大貫 進介           |
|              |                            |          | 最終頁に続く              |

(54)【発明の名称】 発光素子

(57)【特許請求の範囲】

#### 【請求項1】

発光素子であって、

第一半導体層、第二半導体層、及び前記第一半導体層と前記第二半導体層との間に位置 する活性層を含む半導体構造と、

前記半導体構造を囲み、かつ前記第一半導体層の表面を露出させる囲み部と、

前記半導体構造に位置し、<u>前記第二半導体層の上表面から延伸して</u>前記第一半導体層の 前記表面の<u>複数の部分</u>を被覆する複数個の突出部、及<u>び複</u>数個の凹陥部を含む第一絶縁構 造と、

前記囲み部に形成され、かつ前記複数個の凹陥部によって前記第一半導体層の前記表面 のその他の部分に接触する第一接触部分と、

前記半導体構造に形成された第一はんだパッドと、

前記半導体構造に形成された第二はんだパッドとを含み、

<u>前記発光素子は上面視において矩形であり、複数の辺及び前記複数の辺のうちの隣接する</u> <u>ニつの辺によって形成される四つの角部を有し、</u>

前記複数個の突出部及び前記複数個の凹陥部は前記囲み部に沿って交互に形成されて、前 記第一半導体層の前記表面のその他の複数の部分を非連続的に露出させ、

前記第一絶縁構造は前記第一半導体層の前記表面の四つの角部を覆うことで、前記第一 接触部分は前記四つの角部以外の部分のみに形成される、発光素子。

【請求項2】

## 詰求頂の数 10 ( 수 20 百 )

10

# (24)登録日 令和5年3月17日(2023.3.17)

10

20

30

40

前記半導体構造の幾何中心に形成された第二接触部分をさらに含み、

前記第二接触部分が前記第一半導体層及び前記第二半導体層と電気的に絶縁する、請求 項1に記載の発光素子。

【請求項3】

前記半導体構造に形成された第三接触部分をさらに含み、

前記第三接触部分が前記第一接触部分に囲まれる、請求項1に記載の発光素子。

【請求項4】

前記半導体構造の幾何中心に形成された第二接触部分をさらに含み、

前記第二接触部分が前記第一接触部分又は前記第三接触部分に接続される、請求項3に 記載の発光素子。

【請求項5】

前記第二半導体層と前記活性層を貫通し、前記第一半導体層を露出させる一つ又は複数 個の貫通孔をさらに含む、請求項1に記載の発光素子。

【請求項6】

前記発光素子はさらに基板を含み、

前記基板は基板表面を有し、

前記囲み部は前記基板表面の一部を露出させて、前記第一半導体層の側壁を前記囲み部 において露出される前記基板表面の前記一部に対し傾斜させ、かつ、前記基板表面はパタ ーン化表面を含む、請求項1に記載の発光素子。

【請求項7】

前記複数個の突出部及び前記複数個の凹陥部が交互に配置される、請求項1に記載の発 光素子。

【請求項8】

前記囲み部に位置し、かつ前記第一絶縁構造を被覆する第二絶縁構造をさらに含み、 前記第二絶縁構造は、前記第一絶縁構造の形状に対応する形状を有する、請求項1に記載の発光素子。

【請求項9】

前記半導体構造に位置する第三絶縁構造をさらに含み、

前記第三絶縁構造は、第一開口及び第二開口を有し、かつ前記第一はんだパッドが前記 第一開口に位置し、前記第二はんだパッドが前記第二開口に位置する、請求項1に記載の 発光素子。

【請求項10】

前記第一接触部分は、<u>前記複数個の凹陥部において前記第一半導体層と接触し、かつ前</u> 記複数個の突出部において前記第一半導体層と接触せず、</u>前記第一接触部分は前記第一絶 縁構<u>造に</u>沿って凹凸上表面を有する、請求項1に記載の発光素子。

【発明の詳細な説明】

【技術分野】

[0001]

本願は発光素子の構造に関し、特に、半導体構造及び半導体構造に位置するはんだパッドを含む発光素子に関する。

【背景技術】

[0002]

発光ダイオード(Light Emitting Diode、LED)は固体半導体 発光素子であり、そのメリットは消費電力が低い、発生する熱エネルギが低い、作業寿命 が長い、防震、体積が小さい、反応速度が速い、及び優れた光電特性、例えば安定した発 光波長を有することにある。そのため、発光ダイオードは家電製品、設備の指示灯及び光 電製品などに広く応用されている。

【発明の概要】

【発明が解決しようとする課題】

[0003]

半導体構造及び半導体構造に位置するはんだパッドを含む発光素子を提供する。 【課題を解決するための手段】 【0004】

発光素子は、第一半導体層、第二半導体層、及び第一半導体層と第二半導体層との間に 位置する活性層を含む半導体構造と、半導体構造に位置し、及び/又は半導体構造を囲ん で第一半導体層の表面を露出させる囲み部と、半導体構造に位置し、第一半導体層の表面 の一部を被覆する複数個の突出部、及び第一半導体層の表面のその他の部分を露出させる 複数個の凹陥部を含む第一絶縁構造と、囲み部に形成され、かつ複数個の凹陥部によって 第一半導体層の表面のその他の部分に接触する第一接触部分と、半導体構造に形成された 第一はんだパッドと、半導体構造に形成された第二はんだパッドとを含む。 【図面の簡単な説明】 [0005]【図1】本願の一実施例において開示された発光素子2の上面図である。 【図2】図1の線B B'に沿った発光素子2の断面図である。 【図3】図1の線C C'に沿った発光素子2の断面図である。 【図4】図1が開示した発光素子2の各層の上面図である。 【図5】本願の一実施例において開示された発光素子2の焼壊領域の上面図である。 【図6】従来の発光素子3の焼壊領域の上面図である。 【図7】電気的オーバーストレス(E1ectrical Over Stress、EO S)測定におけるサージ(surge)の電圧波形図である。 【図8】サージ(surge)の最大印加電圧と導通可能な順電圧(forward v oltage、Vf)の表である。 【図9】サージ(surge)の最大印加電圧と逆電流(reverse curren t、Ir)の表である。 【図10】本願の一実施例による発光装置30の概略図である。 【図11】本願の一実施例による発光装置4の概略図である。 【発明を実施するための形態】

[0006]

本願をより詳しく、全面的に開示すべく、以下は実施例に基づくとともに、図面を参照 しながら説明を行う。ただ、以下の実施例は本願の発光素子を例示するものであり、本願 は以下の実施例に限定されない。また、本明細書の実施例に記載される構成部品のサイズ 、材質、形状、相対配置等について特に限定がない場合、単なる説明であり、本願の範囲 はこれに限定されない。かつ、各図面に示される部材の大きさ又は位置関係等は、説明を 明確にするために拡大される場合がある。さらに、以下の説明において、詳細説明を適宜 省略するために、同一又は同じ性質の部材を同一名称、符号で示すとする。 【0007】

図1から図4が示すように、図1は本願の実施例において開示された発光素子2の上面 図である。図2は図1の線B B'に沿って示された発光素子2の断面図である。図3は図 1の線C-C'に沿って示された発光素子2の断面図である。図4は図1が示した発光素子 2の工程図である。

 $\begin{bmatrix} 0 & 0 & 0 & 8 \end{bmatrix}$ 

発光素子2は基板11bを含み、一つ又は複数の半導体構造1000bが基板11bに 位置し、囲み部111bが一つ又は複数の半導体構造に位置し、及び/又は一つ又は複数 の半導体構造1000bを囲む。第一絶縁構造20bは半導体構造1000bに位置し、 かつ囲み部111bに沿って形成される。透明導電層30bは一つ又は複数の半導体構造 1000bに位置する。反射構造は透明導電層30bに位置する反射層40b及びバリア 層41bを含み、第二絶縁構造50bが反射層40b及びバリア層41bを被覆する。接 触層60bは第二絶縁構造50bに位置し、第三絶縁構造70bが接触層60bに位置す る。また、第一はんだパッド80bと第二はんだパッド90bは接触層60bに位置する。 【0009】 10

図1から図4が示すように、発光素子2の製造工程において、まず基板11bに半導体 積層10bを形成する。基板11bはサファイア基板であってもよいが、これに限定され ない。一実施例において、基板11bはパターン化表面を含む。パターン化表面は複数個 のパターンを含む。パターンの形状は円錐(cone)、ピラミッド(pyramid) 又は半球形を含む。

【0010】

本願の一実施例において、基板11bは半導体積層10bのエピタキシャル成長に用いられる成長基板であって、リン化アルミニウムガリウムインジウム(AlGaInP)を成長させるための砒化ガリウム(GaAs)ウエハー、又は窒化インジウムガリウム(InGaN)を成長させるためのサファイア(Al2O3)ウエハー、窒化ガリウム(GaN)ウエハー又は炭化ケイ素(SiC)ウエハーを含む。

【0011】

本願の一実施例において、基板11bは半導体構造1000bと基板11bとの間に位置するパターン化表面を含み、発光素子の光取り出し効率を高めることができる。基板1 1bの露出面がパターン化表面(図示せず)を含んでもよい。パターン化表面は様々なパ ターン、例えば不規則なパターン、マイクロミラー、マイクロアレイ、散乱領域又はその 他の種類の光学領域であってもよい。例えば、パターン化表面は複数個の凸部を含み、各 凸部の高さが0.5~2.5µmの間にあり、幅が1~3.5µmの間にあり、複数個の 凸部の間に1~3.5µmの間隔(pitch)を有する。

[0012]

本願の一実施例において、発光素子の光取り出し効率を高めるよう、基板11bは平坦 表面及び/又は粗い表面を有する側壁を含む。本願の一実施例において、基板11bの側 壁は、基板11bに対し傾斜し、半導体構造1000bに隣接する表面であって、発光素 子のライトフィールド分布を調整する。

【0013】

本願の一実施例において、半導体積層10bは光学特性、例えば発光角度又は波長分布 、及び電気的特性、例えば順電圧又は逆電流を有する。半導体積層10bは有機金属気相 成長法(MOCVD)、分子線エピタキシー(MBE)、ハイドライド気相成長法(HV PE)、物理気相成長(PVD)又はイオン電気めっき法によって、基板11bに形成さ れ、そのうち、物理気相成長法はスパッタリング(Sputtering)又は蒸着(E voaporation)法を含む。

[0014]

-つ又は複数の半導体構造1000bはそれぞれ半導体積層10bを含み、半導体積層 10bは第一半導体層101b、第二半導体層102b、及び第一半導体層101bと第 二半導体層102bとの間に位置する活性層103bを含む。半導体構造1000bは-つ又は複数個の貫通孔100bをさらに含み、貫通孔100bが第二半導体層102bと 活性層103bを貫通して、第一半導体層101bを露出させる。第一半導体層101b と第二半導体層102bはそれぞれ単層又は複数個のサブ層から構成されてもよい。また 、活性層103bは単一量子井戸構造又は多重量子井戸構造であってもよい。半導体積層 10bとして、有機金属気相成長法(MOCVD)、分子線エピタキシー(MBE)又は 物理気相成長法(PVD)によって、基板11bにIII族窒化化合物半導体層を形成し てもよい。

[0015]

本願の一実施例において、基板11bと半導体積層10bとの間の結晶格子の不整合を 調整するために、半導体積層10bを形成する前に、まず基板11bにバッファ構造(図 示せず)を形成してもよい。バッファ構造は、窒化ガリウム(GaN)系の材料、例えば 窒化ガリウム及び窒化アルミニウムガリウム、又は窒化アルミニウム(A1N)系の材料 によって構成されてもよい。バッファ構造は単層又は多層であってもよい。バッファ構造 は、有機金属気相成長法(MOCVD)、分子線エピタキシー(MBE)又は物理気相成 長(PVD)によって形成することができる。物理気相成長(PVD)はスパッタリング 10

(sputter)法、例えば反応性スパッタリング、又は蒸着法、例えば電子線蒸着法 及び熱蒸着法を含む。一実施例において、バッファ構造は、スパッタリング(sputt er)法によって形成された窒化アルミニウム(A1N)バッファ層を含む。窒化アルミ ニウム(A1N)バッファ層はパターン化表面を有する成長基板上に形成される。スパッ タリング(sputter)法は高い均一性を有する緻密なバッファ層を形成することが できるため、基板11bのパターン化表面に窒化アルミニウム(A1N)バッファ層を共 形的に成長させてもよい。

[0016]

本願の一実施例において、第一半導体層101bと第二半導体層102bは被覆層(c 1 a d d i n g l a y e r)であってもよく、両者は異なる導電型、電気性、極性を有 し、又はドープされた元素によって電子又は正孔を提供する。例えば、第一半導体層10 1 b は n 型の半導体層であり、第二半導体層102 b は p 型の半導体層である。活性層1 03bは第一半導体層101bと第二半導体層102bとの間に形成され、電子と正孔が 電流駆動によって活性層103b内に複合し、かつ電気エネルギを光エネルギに変換して 、光線を発する。半導体積層10bの一層又は複数層の物理及び化学組成を変えることに よって、発光素子2が発する光線の波長を調整する。半導体積層10bの材料はIII-V 族の半導体材料を含み、例えば、A l x I n y G a (1 - x - y) N 又はA l x I n y G a (1-x-y)P、かつ、0 x、y 1、(x+y) 1である。活性層103bの材料 によって、半導体積層10bの材料がA1InGaP系である場合、活性層103bは波 長が610nmから650nmの間にある赤色光、又は波長が530nmから570nm の間にある黄色光を発することができる。半導体積層10bの材料がInGaN系である 場合、活性層103bは波長が400nmから490nmの間にある青色光、深青色光、 又は波長が490nmから550nmの間にある緑色光を発することができる。半導体積 層10bの材料がA1GaN系である場合、活性層103bは波長が250nmから40 0nmの間にある紫外光を発することができる。活性層103bはシングルヘテロ構造( single heterostructure、SH)、ダブルヘテロ構造(doub le heterostructure、DH)、両面ダブルヘテロ構造(double - side double heterostructure、DDH)、又は多重量子井 戸構造(multi-quantum well、MQW)であってもよい。活性層10 3 bの材料は中性、 p型又は n 型の半導体であってもよい。

【0017】

半導体積層10bを基板11bに形成した後、フォトリソグラフィ(photolit hography)とエッチング加工によって半導体積層10bをパターン化し、複数個 の貫通孔100b及び囲み部111bを形成する。フォトリソグラフィ(photoli thography)とエッチング加工によって、第二半導体層102bと活性層103 bの内部の一部を除去して、複数個の貫通孔100bを形成し、かつ、複数個の貫通孔1 00bが対応する第一半導体層101bの第二表面1012bを露出させる。ここで、貫 通孔100bは内側壁1002bと第二表面1012bによって定義される。内側壁10 02bの一端が第一半導体層101bの第二表面1012bに接続され、内側壁1002 bの他端が第二半導体層102bの表面102sbに接続される。

同じ又は別のフォトリソグラフィ(photolithography)とエッチング 加工によって、半導体構造1000bの周りを囲む第二半導体層102bと活性層103 bを除去し、囲み部111bを形成し、かつ囲み部111bが第一半導体層101bの第 一表面1011bを露出させる。別の実施例では、フォトリソグラフィ(photoli thography)とエッチング加工において、第一半導体層101bの一部がより深 いエッチング深さまでさらにエッチングされ、第二表面1012bと第一表面1011b を露出させる。具体的に言うと、囲み部111bは、基板11bの露出面、第一半導体層 101bが露出する第一表面1011b、及び第二半導体層102b、活性層103bと 第一半導体層101bが露出する側表面によって構成される第一外側壁1003bと第二 10

外側壁1001bを含み、かつ、第一表面1011bの一端が第一外側壁1003bに接続され、第一表面1011bの他端が第二外側壁1001bに接続される。第一外側壁1 003bと第二外側壁1001bは第一表面1011bに対し傾斜している。囲み部11 1bは半導体構造1000bの周りに沿って形成され、一つ又は複数の半導体構造100 0bの周りに位置し、及び/又は囲む。一実施例において、第一外側壁1003bは基板 11bの露出面(図示せず)に対し傾斜している。第一外側壁1003bと基板11bの 露出面の間に鋭角がある。一実施例において、第一外側壁1003bと基板11bの露出 面の間に鈍角がある。

【0019】

半導体構造1000bを形成した後、第一絶縁構造20bを半導体積層10bに形成し 、第二半導体層102bの表面102sbの一部を被覆し、かつ第二外側壁1001bま で延伸し、第一表面1011bを被覆する。言い換えれば、第一絶縁構造20bは囲み部 1 1 1 bの複数の部分を被覆する。第一絶縁構造 2 0 b は半導体構造 1 0 0 0 b の側壁を 保護し、活性層103bが後工程で破壊されることを防止する。図4が示すように、上面 図において、第一絶縁構造20bは囲み絶縁部分201b及び複数個の環状被覆エリア2 03 bを含む。ここで、上面図において、囲み絶縁部分201 b は複数個の突出部201 1 b 及び複数個の凹陥部2012 b を含む。複数個の環状被覆エリア203 b は囲み絶縁 部分201bに囲まれ、かつ複数個の環状被覆エリア203bがそれぞれ複数個の貫通孔 100b内に形成されるとともに、複数個の貫通孔100bに対応する。複数個の環状被 覆エリア203bはそれぞれ開口(図面に符号表示なし)を有し、第一半導体層101b の第二表面1012bを露出させる。一実施例において、第一絶縁構造20bの囲み絶縁 部分201bは第一半導体層101bの第一表面1011bに沿って設置され、かつ半導 体構造1000bを囲む。本実施例において、囲み絶縁部分201bの複数個の突出部2 011bと複数個の凹陥部2012bが囲み部111bに沿って交互に配置され、かつ複 数個の環状被覆エリア203bの位置が複数個の貫通孔100bの位置に対応するが、本 願はこれに限定されない。一実施例において、2つの突出部2011bの間に位置する領 域が凹陥部2012bを構成する。別の実施例において、囲み絶縁部分201bは突出部 2011bから延伸するサブ突出部をさらに含み、及び / 又は凹陥部 2012b から凹む サブ凹陥部をさらに含む。本実施例において、複数個の突出部2011bは第二半導体層 102bの上表面102sbから延伸し、第一半導体層101bの第一表面1011bの 複数の部分及び第二半導体層102bの第一表面1011bの複数の角部に直接接触し、 かつ被覆する。複数個の凹陥部2012bは、複数個の突出部2011bに被覆されてい ない第一半導体層101bの第一表面1011bのその他の部分を露出させる。一実施例 において、複数個の凹陥部2012bは半導体構造1000bの複数個の辺に位置する第 ー表面1011bを露出させる。図2が示すように、断面図において、第一絶縁構造20 bの凹陥部2012bは第一半導体層101bの第一表面1011bの一部を露出させる 
 ・図3が示すように、断面図において、第一絶縁構造20bの突出部2011bは第一半
 導体層101bの第一表面1011b及び半導体構造1000bの複数の側壁を被覆する 。言い換えれば、複数個の突出部2011と複数個の凹陥部2012とは交互に、第一 半導体層101bの第一表面1011bの一部を被覆したり、第一半導体層101bの第 一表面1011bの別の部分を露出させたりする。本実施例において、第一表面1011 bの露出部分が非連続であり、かつ第一表面1011bの露出部分の総面積が第一表面1 011 bの総面積より小さい。第二半導体層102 bの大部分が第一絶縁構造20 b に被 覆されない。上面図において、囲み絶縁部分201bの形状は環状であり、例えば矩形、 円形又は多角形である。複数個の突出部2011b又は複数個の凹陥部2012bの一つ はその形状が三角形、矩形、半円形、円形又は多角形を含む。第一絶縁構造20bの材料 は非導電材料を含む。非導電材料は有機材料、無機材料又は誘電材料を含む。有機材料は S u 8、ベンゾシクロブテン(B C B)、パーフルオロシクロブタン( P F C B)、エポ キシ樹脂(Epoxy)、アクリル樹脂(Acrylic Resin)、環状オレフィ ン重合体(COC)、ポリメタクリル酸メチル(PMMA)、ポリエチレンテレフタレー

20

10

ト(PET)、ポリイミド(PI)、ポリカーボネート(PC)、ポリエーテルイミド( Polyetherimide)又はフルオロカーボン重合体(Fluorocarbo n Polymer)を含む。無機材料はシリコーン(Silicone)又はガラス( G l a s s ) を含む。誘電材料は酸化アルミニウム(A l <sub>2</sub> O <sub>3</sub> )、窒化ケイ素(S i N <sub>x</sub> )、酸化ケイ素(SiOx)、酸化チタン(TiOx)、又はフッ化マグネシウム(MgF) x)を含む。第一絶縁構造20bは一層又は複数層を含む。第一絶縁構造20bは、半導 体構造1000bの側壁を保護し、活性層103bが後工程で破壊されることを防止でき る。第一絶縁構造20bが複数層を含む場合、第一絶縁構造20bは複数対の膜層を含む 分布ブラッグ反射鏡(DBR)構造であって、半導体構造1000bの側壁を保護し、及 び活性層103bが発する特定の波長の光を選択的に発光素子2の外部まで反射して輝度 を高め、且つ各膜層がその隣接する膜層の屈折率と異なる屈折率を有することができる。 具体的に言うと、第一絶縁構造20bは、SiOx層とTiOx層を交互に積層すること によって形成することができる。各対の膜層の高屈折率と低屈折率の間の屈折率差を調整 することによって、分布ブラッグ反射鏡(DBR)が特定の波長に対し、又は特定の波長 範囲内に高い反射率を有するようにする。各対の膜層中の二つの層が異なる厚さを有する 。各対の膜層中の同じ材料を有する層の厚さが同じであっても、異なってもよい。

【0020】

第一絶縁構造20bを形成した後、第二半導体層102bに透明導電層30bを形成し 、透明導電層30bは複数個の開口301tbを含み、第一半導体層101bの第二表面 1012 bを露出させる。本実施例では、上面図において、透明導電層30 bの形状が第 二半導体層102bの形状に対応し、かつ複数個の開口301tbの位置が複数個の環状 被覆エリア203bと複数個の貫通孔100bの位置に対応する。透明導電層30bは第 二半導体層102bに接触するとともに、それを被覆して電流を拡散し、かつ電流を第二 半導体層102bに注入する。また、透明導電層30bは第一半導体層101bと接触し ない。一実施例において、発光素子2は別の透明導電層(図示せず)を含み、囲み部11 1 bの第一半導体層101bと接触する。透明導電層30bの材料は、活性層103bか ら発する光線に対し透明である透明材料、例えば、酸化インジウム亜鉛(IZO)又は酸 化インジウムスズ(ITO)を含む。透明導電層30bは、第二半導体層102bと低抵 抗接触、例えばオーム接触(ohmic contact)を形成してもよい。透明導電 層30bは一層又は複数のサブ層を含む。例えば、透明導電層30bが複数のサブ層を含 む場合、透明導電層30bは複数対のサブ層を含む分布ブラッグ反射鏡(DBR)構造で あって、かつ各サブ層がその隣接するサブ層の屈折率と異なる屈折率を有してもよい。具 体的に言うと、透明導電層30bは、屈折率が異なる二つのサブ層を交互に積層すること によって、分布ブラッグ反射鏡(DBR)構造を形成することができる。 [0021]

透明導電層30bを形成した後、反射層40b及びバリア層41bを含む反射構造を透 明導電層30b上に対応して形成する。一実施例において、反射構造は透明導電層30b と位置を合わせ、反射構造の複数辺が透明導電層30bの複数辺と位置を合わせている。 一実施例において、反射構造は透明導電層30bと位置を合わせず、かつ反射構造の複数 辺が透明導電層30bの複数辺より内又は外に位置する。一実施例において、透明導電層 30bと反射構造が第一絶縁構造20bまで延伸する。

【0022】

反射層40b及びバリア層41bはそれぞれ複数個の開口401tbと411tbを含 む。反射層40bの複数個の開口401tb及びバリア層41bの複数個の開口411t bが複数個の環状被覆エリア203b、複数個の貫通孔及び第一半導体層101bの第二 表面1012b露出させる。バリア層41bは反射層40bに形成され、かつ被覆し、バ リア層41bは反射層40bの金属元素の遷移、拡散又は酸化を防止できる。反射構造の 反射層40bとバリア層41bの形状が透明導電層30bの形状に対応する。一実施例に おいて、反射構造の反射層40bとバリア層41bの形状が矩形に近く、かつ、反射層4 0bとバリア層41bの角部がアーチ形である。反射層40bは単層構造又は多層構造を

含み、かつ反射層40bの材料は活性層103bが発する光線に対し高い反射率を有する 金属材料、例えば、銀(Ag)、金(Au)、アルミニウム(A1)、チタン(Ti)、 クロム(Cr)、銅(Cu)、ニッケル(Ni)、プラチナ(Pt)又は上記材料の合金 を含む。バリア層41bは単層構造又は多層構造を含み、バリア層の材料はクロム(Cr )、プラチナ(Pt)、チタン(Ti)、タングステン(W)又は亜鉛(Zn)を含む。 バリア層41bが多層構造である場合、バリア層41bは第一バリア層(図示せず)と第 ニバリア層(図示せず)が交互に積層して形成され、例えば、Cr/Pt、Cr/Ti、 Cr/TiW、Cr/W、Cr/Zn、Ti/Pt、Ti/W、Ti/TiW、Ti/Z n、Pt/TiW、Pt/W、Pt/Zn、TiW/W、TiW/Zn、又はW/Znで ある。反射構造はさらに、反射層40bの下に形成された分布ブラッグ反射鏡(DBR) を含んでもよい。分布ブラッグ反射鏡(DBR)構造は複数対のサブ層を含み、且つ各サ ブ層がその隣接するサブ層の屈折率と異なる屈折率を有する。一実施例において、SiO ×層とTiO×層を交互に積層することによって、複数対のサブ層を形成してもよい。各 対のサブ層の高屈折率と低屈折率の間の屈折率差を調整することによって、分布ブラッグ 反射鏡(DBR)が特定の波長又は特定の波長範囲内に高反射率を有するようにする。各 対のサブ層中の二つの層が異なる厚さを有する。各対のサブ層中の同じ材料を有する層の 厚さが同じであっても、異なってもよい。

【0023】

反射構造を形成した後、反射構造(反射層40b又はバリア層41b)の上表面の一部 を被覆するように、且つ反射構造と第一絶縁構造20bの間の第二半導体層102bの周 囲領域に位置するように、反射構造に第二絶縁構造50bを形成する。第二絶縁構造50 bは第一絶縁構造20bに接触し、且つそれを被覆して、囲み部111bの第一外側壁1 003 b と 第二外側壁 1001 b 、及び 第一絶縁構造 20 b に 被覆 される 第一表面 101 1 bの部分も第二絶縁構造50 bに被覆されるようにする。第二絶縁構造50 b は、半導 体構造1000bの側壁を保護し、活性層103bが後工程において破壊されることを防 止できる。第二絶縁構造50bが第一絶縁構造20bを被覆するため、第二絶縁構造50 bは第一絶縁構造20bが後工程でエッチングされて除去されることを防止できる。図4 が示すように、第二絶縁構造50bは複数個の開口501b及び開口503bを含む。こ こで、第二絶縁構造50bは、複数個の突出部5051bと複数個の凹陥部5052bを 有する外囲505bを含む。開口503bは反射構造の反射層40b又はバリア層41b の一部を露出させ、且つ、複数個の開口501bは第一半導体層101bの第二表面10 12 bを露出させる。図2から図4が示すように、本実施例において、第二絶縁構造50 bの外囲505bは、第一絶縁構造20bに接触、被覆し、かつ位置を合わせる。 複数個 の開口501bの位置と複数個の開口401tb、411tb、301tb、及び複数個 の貫通孔100bの位置が対応する。また、第二絶縁構造50bの外囲505bに位置す る複数個の突出部5051bと複数個の凹陥部5052bは、第一絶縁構造20bの囲み 絶縁部分201b又は囲み部111bに沿って交互に配列し、それぞれ第一半導体層10 1 b の第一表面1011 b の異なる部分を被覆及び露出させる。一実施例において、二つ の突出部5051bの間にある領域が凹陥部5052bを構成する。別の実施例において 、第二絶縁構造50bは、突出部5051bから延伸するサブ突出部をさらに含み、及び /又は凹陥部5052bから凹むサブ凹陥部をさらに含む。また、一実施例において、第 二絶縁構造50bの外囲505bの形状が第一絶縁構造20bの囲み絶縁部分201bの 形状に対応し、囲み部111bに位置する第一半導体層101bの第一表面1011bの 部分を非連続的に露出させる。言い換えれば、複数個の突出部5051bと複数個の凹陥 部5052bの形状と位置は、囲み絶縁部分201bの複数個の突出部2011bと複数 個の凹陥部2012bの形状と位置に対応する。複数個の凹陥部2012bによって露出 される第一表面1011bの部分は、複数の複数個の凹陥部5052bによっても露出さ れる。複数個の突出部2011bに被覆される第一表面1011bの部分は、複数個の突 出部5051bにも被覆される。第一表面1011bが第一絶縁構造20bと第二絶縁構 造50bによって非連続的に露出される場合、一実施例において、突出部5051bと凹 10

20



陥部5052bの形状又は位置が、突出部2011bと凹陥部2012bの形状又は位置 と異なってもよい。一実施例において、突出部5051bと凹陥部5052bの面積が、 突出部2011bと凹陥部2012bの面積より大きくても、又は小さくてもよい。凹陥 部2012b及び凹陥部5052bにおいて露出される第一表面1011bの部分は、突 出部2011b、5051bと凹陥部2012b、5052bの形状、位置又は面積によ って調整される。

[0024]

図2が示すように、断面図において、第一半導体層101bの第一表面1011bの-部は、第一絶縁構造20bの複数個の凹陥部2012bによって露出され、目つ、第二絶 縁構造50bの複数個の凹陥部5052bによっても露出される。言い換えれば、第一半 導体層101bの第一表面1011bにおいて複数個の突出部2011b、5051bに 被覆されず、かつ複数個の凹陥部2012bに露出されている部分は、第二絶縁構造50 bの複数個の凹陥部5052bによって露出される。図3が示すように、断面図において 、複数個の突出部5051bは、第一半導体層101bの第一表面1011bにおいて第 ー絶縁構造20bの複数個の突出部2011bを被覆し、かつ第一外側壁1003bと第 二外側壁1001bに形成された囲み絶縁部分201b及び第一半導体層101bの第一 表面1011bの角部を被覆し、なお、第一外側壁1003bと第二外側壁1001bは 、第二半導体層102b、活性層103bと第一半導体層101bが露出する側表面によ って構成される。具体的に言うと、本実施例において、複数個の突出部5051bは第一 絶縁構造20bの複数個の突出部2011bと直接接触し、複数個の凹陥部5052bが 第一半導体層101bの第一表面1011bを露出させ、かつ複数個の突出部5051b 及び複数個の凹陥部5052bは互いに交互に配列して、第一半導体層101bの第一表 面1011bの部分を非連続的に露出させる。言い換えれば、複数個の凹陥部5052b において露出される第一表面1011bの部分は非連続であり、かつ第一表面1011b は総露出面積を有する。第一表面1011bの総露出面積は第一表面1011bの全体面 積より小さい。

[0025]

一実施例において、複数個の突出部5051bのうち一つの形状が三角形、矩形、半円 形、円形又は多角形を含む。第二絶縁構造50bの材料は非導電材料を含む。非導電材料 は有機材料、無機材料又は誘電材料を含む。有機材料はSu8、ベンゾシクロブテン(B CB)、パーフルオロシクロブタン(PFCB)、エポキシ樹脂(Epoxy)、アクリ ル樹脂(Acrylic Resin)、環状オレフィン重合体(COC)、ポリメタク リル酸メチル(PMMA)、ポリエチレンテレフタレート(PET)、ポリイミド(PI )、ポリカーボネート(PC)、ポリエーテルイミド(Polyetherimide) 又はフルオロカーボン重合体(Fluorocarbon Polymer)を含む。無 機材料は、シリコーン(Silicone)又はガラス(Glass)を含む。誘電材料 は酸化アルミニウム(Al<sub>2</sub>O<sub>3</sub>)、窒化ケイ素(SiN<sub>x</sub>)、酸化ケイ素(SiO<sub>x</sub>)、 酸化チタン(TiOx)、又はフッ化マグネシウム(MgFx)を含む。第二絶縁構造5 0 b は一層又は複数層を含む。第二絶縁構造 5 0 b は、半導体構造 1 0 0 0 b の側壁を保 護し、活性層103bが後工程で破壊されることを防止し、及び活性層103bが発する 特定の波長の光を選択的に発光素子2の外部まで発射して、輝度を高めることができる。 第二絶縁構造50bが複数層を含む場合、第二絶縁構造50bは複数対の膜層を含む分布 ブラッグ反射鏡(DBR)構造であって、かつ各膜層がその隣接する膜層の屈折率と異な る屈折率を有してもよい。一実施例において、第二絶縁構造50bは、SiOx層とTi O x 層を交互に積層することによって形成することができる。各対の膜層の高屈折率と低 屈折率の間の屈折率差を調整することによって、分布ブラッグ反射鏡(DBR)が特定の 波長に対し、又は特定の波長範囲内に高反射率を有するようにする。各対の膜層中の二つ の層が異なる厚さを有する。各対の膜層中の同じ材料を有する層の厚さが同じでも、異な ってもよい。

[0026]

10

20

40

図1から図4を参照すると、接触層60bは第二絶縁構造50b及び反射構造(反射層 40b及びバリア層41b)に位置し、第一接触部分600b、第二接触部分601b及 び第三接触部分602bを含む。一実施例では、上面図において、第二接触部分601b は半導体構造の幾何中心に位置する。第一接触部分600b及び第三接触部分602bは 互いに分離している。第三接触部分602bは第一接触部分600bに囲まれている。第 一接触部分600bは第一半導体層101bに電気的に接続され、第三接触部分602b は第二半導体層102bに電気的に接続され、かつ第二接触部分601bは第一半導体層 101 b 及び第二半導体層102 b と電気的に絶縁されている。一実施例において、第二 接触部分601bは、第一接触部分600b及び第三接触部分602bのうちの一つに電 気的に接続される。一実施例において、第一接触部分600bは、第二絶縁構造50bの 複数個の開口501b及び複数個の凹陥部5052bによって、第二表面1012b及び 第一表面1011bに接触し、かつ第一半導体層101bに電気的に接続される。また、 囲み部111bの断面図において、第一接触部分600bは、第一絶縁構造20b又は第 二絶縁構造50bの外囲505bに沿って凹凸上表面を有する。第一接触部分600bは 、外囲505bに沿って、複数個の突出部5051bと複数個の凹陥部5052bに形成 され、かつ凹凸上表面は複数個の突出部5051bと複数個の凹陥部5052bに対応し て形成される。第一接触部分600bは、囲み絶縁部分201bの複数個の凹陥部201 2 b 及び第二絶縁構造 5 0 b の複数個の凹陥部 5 0 5 2 b によって、第一表面 1 0 1 1 b と非連続的に接触する。第一接触部分600bと第一半導体層101bの第一表面101 1 b は、複数個の非連続的な第一接触領域(図示せず)を含む。第一接触部分600 b と 第一半導体層101bの第二表面1012bは、複数個の第一接触領域(図示せず)を含 む。

[0027]

本実施例において、第二接触部分601b及び第三接触部分602bは第一接触部分6 00bに囲まれ、且つ、上面図において、第二接触部分601bの形状は幾何形状、例え ば、矩形、円形又は不規則形を含む。第三接触部分602bは、第二絶縁構造50bの開 口503bによって、反射構造と接触し、且つ第二半導体層102bに電気的に接続され る。第三接触部分602bと反射構造との間に第二接触領域(図示せず)を有する。一実 施例において、第二接触部分601bは第一接触部分600b又は第三接触部分602b に接続されてもよい。接触層60bは単層又は複数個のサブ層によって構成されてもよい 。接触層60bは金属材料、例えばアルミニウム(A1)、クロム(Cr)、プラチナ( Pt)、チタン(Ti)、タングステン(W)又は亜鉛(Zn)を含む。 【0028】

図1から図4を参照すると、接触層60bを形成した後、接触層60bを被覆するよう に、接触層60bに第三絶縁構造70bを形成する。第三絶縁構造70bは第一開口70 1 b 及び第二開口702 b を含む。第三絶縁構造70 b の第一開口701 b は、接触層6 0 bの第一接触部分600 bを露出させる。第二開口702 b は、接触層60 b の第三接 触部分602bを露出させる。第三絶縁構造70bの材料は非導電材料を含む。非導電材 料は有機材料、無機材料又は誘電材料を含む。有機材料はSu8、ベンゾシクロブテン( BCB)、パーフルオロシクロブタン(PFCB)、エポキシ樹脂(Epoxy)、アク リル樹脂(Acrylic Resin)、環状オレフィン重合体(COC)、ポリメタ クリル酸メチル(PMMA)、ポリエチレンテレフタレート(PET)、ポリイミド(P I)、ポリカーボネート(PC)、ポリエーテルイミド(Polyetherimide )又はフルオロカーボン重合体(F1uorocarbon Polymer)を含む。 無機材料はシリコーン(Silicone)又はガラス(G1ass)を含む。誘電材料 は、酸化アルミニウム(Al<sub>2</sub>O<sub>3</sub>)、窒化ケイ素(SiN<sub>x</sub>)、酸化ケイ素(SiO<sub>x</sub>) 、酸化チタン(TiO<sub>×</sub>)、又はフッ化マグネシウム(MgF<sub>×</sub>)を含む。第一絶縁構造 20b、第二絶縁構造50b及び第三絶縁構造70bは、スクリーンプリント、蒸着又は スパッタリングによって形成することができる。 [0029]

10

第三絶縁構造70bを形成した後、半導体積層10bに第一はんだパッド80bと第二 はんだパッド90bを形成して、発光素子2の製造を終了する。第一はんだパッド80b 及び第二はんだパッド90bの位置は、それぞれ第三絶縁構造70bの第一開口701b 及び第二開口702bの位置に対応する。一実施例において、第一はんだパッド80b及 び第二はんだパッド90bの位置及び形状は、それぞれ第三絶縁構造70bの第一開口7 01 b 及び第二開口702 b の位置及び形状に対応する。第一はんだパッド80 b は、第 三絶縁構造70bの第一開口701bによって、接触層60bの第一接触部分600bに 接触し、かつ第一半導体層101bに電気的に接続される。第二はんだパッド90bは、 第三絶縁構造70bの第二開口702bによって、接触層60bの第三接触部分602b に接触し、かつ第二半導体層102bに電気的に接続される。一実施例において、発光素 子の上面図から見て、第一はんだパッド80bは第二はんだパッド90bと同じ形状を有 し、例えば、第一はんだパッド80b及び第二はんだパッド90bが 状を含むが、本発 明はこれに限定されないことは明らかである。一実施例において、第一はんだパッド80 bの形状又は大きさが第二はんだパッド90bの形状又は大きさと異なってもよい。例え ば、第一はんだパッド80bの形状が矩形であり、第二はんだパッド90bの形状が 狀 であり、かつ第一はんだパッド80bの面積が第二はんだパッド90bの面積より大きい 。一実施例において、第一はんだパッド80bと第二はんだパッド90bは単層又は複数 層を有する構造を含む。第一はんだパッド80bと第二はんだパッド90bは金属材料を 含み、例えば、クロム(Cr)、チタン(Ti)、タングステン(W)、アルミニウム( A1)、インジウム(In)、錫(Sn)、ニッケル(Ni)、プラチナ(Pt)又は上 記材料の合金を含む。第一はんだパッド80bと第二はんだパッド90bが複数層を含む 場合、第一はんだパッド80bは第一上はんだパッドと第一下はんだパッドを含み、かつ 第二はんだパッド90bは第二上はんだパッドと第二下はんだパッドを含む。上はんだパ ッドと下はんだパッドは異なる機能を有する。上はんだパッドの機能として、はんだ付け と配線(wiring)に用いられる。発光素子2は、上はんだパッドを介して、はんだ (solder)又はAuSn共晶接合によって、パッケージ基板上に反転、実装される 。上はんだパッドは、高展延性を有する金属材料、例えば、ニッケル(Ni)、コバルト (Co)、鉄(Fe)、チタン(Ti)、銅(Cu)、金(Au)、タングステン(W) 、ジルコニウム(Zr)、モリブデン(Mo)、タンタル(Ta)、アルミニウム(A1 )、銀(Ag)、プラチナ(Pt)、パラジウム(Pd)、ロジウム(Rh)、イリジウ ム(Ir)、ルテニウム(Ru)、オスミウム(Os)を含む。上はんだパッドは上記材 料の単層、多層又は合金であってもよい。本願の一実施例において、上はんだパッドの材 料はニッケル(Ni)及び/又は金(Au)を含むことが好ましく、かつ上はんだパッド は単層又は多層であってもよい。下はんだパッドの機能は、接触層60b、反射層40b 又はバリア層41bと安定した界面を形成し、例えば、第一下はんだパッドと接触層60 bとの間の界面接合強度を改善し、又は第二下はんだパッドと反射層40b又はバリア層 41 bとの間の界面接合強度を改善する。下はんだパッドの別の機能は、はんだ又はAu Sn中の錫(Sn)が反射構造中まで拡散し、反射構造の反射率を損なうことを防止する 。従って、下はんだパッドは金(Au)と銅(Cu)以外の金属元素を含むことが好まし く、例えば、ニッケル(Ni)、コバルト(Co)、鉄(Fe)、チタン(Ti)、タン グステン(W)、ジルコニウム(Zr)、モリブデン(Mo)、タンタル(Ta)、アル ミニウム(A1)、銀(Ag)、プラチナ(Pt)、パラジウム(Pd)、ロジウム(R h)、イリジウム(Ir)、ルテニウム(Ru)、オスミウム(Os)を含む。下はんだ パッドは上記材料の単層、多層又は合金であってもよい。本願の一実施例において、下は んだパッドはチタン(Ti)とアルミニウム(Al)の多層膜、又はクロム(Cr)とア ルミニウム(A1)の多層膜を含むことが好ましい。 

ー実施例において、発光素子2を操作した場合、外部電源が第一はんだパッド80bと 第二はんだパッド90bにそれぞれ電気的に接続される。この場合、電流が発光素子2中 に注入され、第一接触部分600bと第三接触部分602bによって電流が拡散され、そ 10

20

30

れぞれ第一接触領域と第二接触領域を経由して第一半導体層101bと第二半導体層10 2 b 中に注入される。発光素子 2 の電流分布を改善するために、第一接触部分 6 0 0 b 及 び第一半導体層101bの第一表面1011bの間の第一接触領域の面積と位置を調整す ることで、電流が第一表面1011bの特定領域、例えば第一表面1011bの角部に集 中することを回避できる。一実施例において、第一絶縁構造20bの囲み絶縁部分201 bと第二絶縁構造50bの外囲505bが第一半導体層101bの第一表面1011bの 一部を被覆するため、囲み絶縁部分201bと第二絶縁構造50bによって、接触層60 bと第一表面1011bの間の第一接触領域の面積と位置を調整できる。言い換えれば、 第一接触領域の面積と位置は、囲み絶縁部分201bと第二絶縁構造50bの凹陥部20 12b、5052bにおいて露出される第一表面1011bの露出部分によって調整され る。しかし、第一絶縁構造20bの囲み絶縁部分201bと第二絶縁構造50bを設計す る際に、発光素子2の順電圧(Vf)と電流分布を同時に考慮して取捨する必要がある。 具体的に言うと、第一接触領域の面積が大きい程、発光素子2の順電圧がより低い。しか し、第一接触領域の面積が大きくなると、発光素子2に電流集中効果(Current crowding effect)が生じる。許容可能な順電圧(V<sub>f</sub>)と好ましい電流 分布を達成するために、第一接触部分600bは複数個の凹陥部2012b、5052b によって第一表面1011bと非連続的に接触し、複数個の突出部2011b、5051 bによって第一表面1011bの部分と電気的に絶縁するように設計されている。<br />
一実施 例において、第一接触部分600bは、第一半導体層101bの第一表面1011bの角 部に接触しないように設計されている。これにより、電流は第一接触部分600bの非連 続的な第一接触領域によって、第一半導体層101bに注入され、かつ第一絶縁構造20 bと第二絶縁構造50bに被覆されている領域中に直接注入することはできない。従って 電流は第一接触部分600bによって拡散され、さらに非連続的な第一接触領域によっ て拡散される。言い換えれば、囲み絶縁部分201bと第二絶縁構造50bの外囲505 bの設計は、順電圧値を影響し、かつ電流経路を変更し、電流を複数個の凹陥部2012 b 及び複数個の凹陥部 5 0 5 2 b によって露出される第一表面に流入させ、電流分布を変 えることができる。本実施例において、第一接触部分600bの面積は、許容可能な順電 圧値、例えば2.15V~2.4Vを達成するために十分であり、かつこの第一接触領域 において、所望の電流分布を達成可能であり、詳しくは後に述べる。 [0031]

図5と図6が示すように、図5は発光素子2の焼壊領域の上面図である。図6は従来の 発光素子3の焼壊領域の上面図である。発光素子2と従来の発光素子3との間の差は、従 来の発光素子3の第一絶縁構造20b'と第二絶縁構造50b'発光素子2のような複数個 の突出部2011b、5051bと複数個の凹陥部2012b、5052bを有しないこ とにある。従来の発光素子3において、第一半導体層101bの第一表面1011b全体 が露出されて接触層60bと接触するため、接触層60bが第一半導体層101bの第一 表面1011bと連続的に接触し、かつ、第一半導体層101bの第一表面1011bの 角部(図示せず)と直接接触する。

【0032】

図6が示すように、従来の発光素子3にサージが印加された時、従来の発光素子3はこ の高電圧に耐えて電流を有効的に分散させることができず、電流が角部に集中するため、 従来の発光素子3は焼壊しやすい。図6を参照すると、サージ電圧は従来の発光素子3の 正常な作業電圧を超えており、かつこのサージは符号f3が示す複数の故障領域で従来の 発光素子3を焼壊する。その他の領域に比べて、従来の発光素子3の電流は、角部により 集中し易い傾向がある。発光素子2にその許容度を超えるサージが印加された場合、図5 が示すように、発光素子2の故障領域が符号f2で示されている。故障領域f2の分布は 従来の発光素子3の故障領域f3の分布と異なり、発光素子2の電流は第一半導体層10 1bの第一表面1011bの角部に集中せず、発光素子2の電流分布は従来の発光素子3 の電流分布に比べてより均一であり、かつより高電圧のサージに耐えられる。 【0033】 10



本実施例において、接触層60bと第一半導体層101bの第一表面1011bの間の 非連続的な第一接触エリアは、発光素子2の電流拡散に有利であり、かつ発光素子2のブ レークダウン(breakdown)を防止できる。その他、非連続的な第一接触エリア により、発光素子2は許容可能な順電圧、例えば2.15V~2.4V、及び予想の電流 分布を有する。一実施例では、異なる印加電圧において発光素子2と従来の発光素子3の 電気的オーバーストレス(Electrical Over Stress、EOS)測定 を行った。図7、図8と図9を参照する。図7は電気的オーバーストレス(Electr ical Over Stress、EOS)測定におけるサージ(surge)の電圧波 形図である。図8は発光素子2と従来の発光素子3の電気的オーバーストレス(E1ec trical Over Stress、EOS)測定における、最大印加電圧のサージ( surge)と導通可能な順電圧(forward voltage、V<sub>f</sub>)の表である 。<br />
図 9 は<br />
発光素子 2 と<br />
従来の<br />
発光素子 3 の<br />
電気的<br />
オーバーストレス(Electrica) 1 Over Stress、EOS)測定における、サージ(surge)の最大印加電 圧と逆電流 (reverse current、Ir)の表である。本願の発光素子2と 従来の発光素子3をさらに比較するために、図8が示すように、発光素子2のサンプル1 、2と従来の発光素子3のサンプル1、2の電気的オーバーストレス(Electric al Over Stress、EOS)測定を行った。EOS測定において(IEC 6 1000-4-5基準を満たす)、図7が示すような電圧波形を有するサージが発光素子 2と従来の発光素子3にそれぞれ印加される。各サージの電圧が時間とともに変換し、且 つ各サージが最大印加電圧Va(max)を有する。図8が示すように、複数のサンプル に異なる最大印加電圧 V a (m a x)が印加され、例えば、0 V 、2 0 V 、3 0 V 、3 5 V、40V、45V、50V、55V、60Vと65Vである。各最大印加電圧Va(m a x) に対し、毎秒1回の頻度で5回サージを印加し、各サージが約10<sup>-4</sup>秒継続する 。各サンプルの大きさが約38×38mil<sup>2</sup>である。最大印加電圧でサージ測定を行っ た後、固定電流10µAにおいて各サンプルを駆動し、各サンプルの順電圧(Vf)を測 定し、かつ図8の表に記録した。図8が示すように、発光素子2のサンプル1、2に対し それぞれ最大印加電圧65Vと60VのサージでEOS測定を行い、その測定された順電 圧 V f が 2 . 1 5 V より小さい。従来の発光素子 3 のサンプル 1 、 2 に対し最大印加電圧 50VのサージでEOS測定を行い、その測定された順電圧Vfが2.15Vより小さい 。また、許容可能な順電圧値が2.15Vと2.4Vの間にあり、発光素子2のサンプル 1 に 6 0 V 以下の最大印加電圧のサージが印加された後、測定された順電圧が 2 . 1 5 V より大きく、及び2.4Vより小さい。即ち、発光素子2のサンプル1はEOS測定の後 も正常に操作できる。発光素子2のサンプル2に55V以下の最大印加電圧のサージが印 加された後、測定された順電圧が2.15Vより大きく、及び2.4Vより小さい。即ち サンプル2はEOS測定の後も正常に操作できる。従来の発光素子3に比べて、発光素 子2は60Vの最大印加電圧のサージに耐えることができるため、発光素子2は電気的オ -バーストレス(Electrical Over Stress、EOS)測定において 従来の発光素子3より優れた結果を見せた。

【0034】

ー実施例において、上記実施例と同じく、図9が示すように,発光素子2のサンプル1 、2、3、4及び従来の発光素子3のサンプル1、2、3、4を用いて電気的オーバース トレス(Electrical Over Stress、EOS)測定を行った。異なる 最大電圧0V、60V、65V、70V、75Vと80Vを印加することで各サンプルに サージ(surge)測定を行った。最大電圧を印加した後のサージ(surge)測定 の後、逆電圧-5Vにおいてサンプルを駆動させ、かつ各サンプルの逆電流(Ir)を測 定し、測定値を図9の表に記録した。本実施例において、発光素子の許容可能な逆電流( Ir)が0.3µAより小さい。図9が示すように、発光素子が損傷された場合、例えば ブレークダウンの場合、逆電流(Ir)が発生し、かつ、本実施例において図9が示すよ うな100µAの値が測定される。最大印加電圧75Vと80Vのサージ(surge) において電気的オーバーストレス(Electrical Over Stress、EO 10

20

S)測定を行った場合、発光素子2のサンプル1、2、3、4の逆電流Ir(µA)が1 00µAであり、0.3µAより大きい。言い換えれば、発光素子2が許容可能なサージ (surge)の最大印加電圧は75V以下である。最大印加電圧65Vから80Vのサ ージ(surge)で電気的オーバーストレス(Electrical Over Str ess、EOS)測定を行った場合、発光素子3のサンプル1、2、3、4の逆電流Ir (µA)が0.3µAより大きい。言い換えれば、発光素子3が許容可能なサージ(su rge)の最大印加電圧は65V以下である。また、許容可能な逆電流(Ir)が0.3 µAより小さいため、70V以下の最大印加電圧のサージ(surge)を印加した後、 発光素子2のサンプル1、2、3、4の測定結果が逆電流Irゼロになっており、即ち、 発光素子2のサンプル1、2、3、4が依然として正常に操作可能であり、かつ電気的オ ーバーストレス(Electrical Over Stress、EOS)測定をクリア した。発光素子3に比べて、発光素子2は70Vの最大印加電圧に耐えられるため、発光 素子2は電気的オーバーストレス(Electrical Over Stress、EO S)測定において従来の発光素子3より優れた結果を見せた。

【0035】

図8及び図9が示すように、発光素子2は電気的オーバーストレス(Electric al Over Stress、EOS)測定において、従来の発光素子3より優れた信頼 性を有する。本願の実施例において、第一絶縁構造の囲み絶縁部分201bと第二絶縁構 造50bの外囲505bの設計によって、本願の発光素子2は電流が角部に集中すること を回避できる。かつ、接触層60bの第一接触領域の面積と位置を調整することによって 、許容可能な順電圧を達成できる。これにより、2.15V~2.4Vの間の順電圧を達 成し、発光素子2の電流分布を改善し、発光素子2の信頼性を高めることができる。 【0036】

図10は本願の一実施例に基づく発光装置30の概略図である。前記実施例中の発光素 子2をフリップチップの形式でパッケージ基板51の第一パッド511、第二パッド51 2に実装する。第一パッド511、第二パッド512の間は絶縁材料を含む絶縁部53に よって電気的に絶縁される。フリップチップの実装は、はんだパッドの形成面に対向する 成長基板11b側を上に向けて設置し、成長基板側を主な光取り出し面とする。発光装置 30の光取り出し効率を高めるために、発光素子2の周りに反射構造54を設置してもよ

い。

【0037】

図11は本願の一実施例に基づく発光装置4の概略図である。発光装置4は電球であり、 ライトカバー602、反射鏡604、発光モジュール610、ライトベース612、放 熱シート614、接続部616及び電気接続素子618を含む。発光モジュール610は 搭載部606、及び搭載部606に位置する複数個の発光ユニット608を含み、なお、 複数個の発光ユニット608が前記実施例中の発光素子2又は発光装置30であってもよい。

[0038]

本願で例示した各実施例は本願を説明するものであり、本願の範囲を制限するものでは ない。本願に対するわかり易い修正又は変更はいずれも本願の趣旨範囲に属するとする。 【符号の説明】

- 【 0 0 3 9 】
  - 2 発光素子
  - 3 従来の発光素子
  - 4 発光装置
  - 10b 半導体積層
  - 11b 基板
  - 20b、20b' 第一絶縁構造
  - 30 発光装置
  - 30b 透明導電層

50

20

30

40

| 40 b    | 反射層            |               |
|---------|----------------|---------------|
| 4 1 b   | バリア層           |               |
| 50b、    | 50b'           | 第二絶縁構造        |
| 60b、    | 60b'           | 接触層           |
| 70b     | 第三絶緣           | <b></b><br>構造 |
| 80b     | 第一はん           | υ だ パッド       |
| 90b     | 第二はん           | υ だ パッド       |
| 100b    | 貫通孔            |               |
| 101b    | 第一半連           | 尊体層           |
| 102b    | 第二半連           | 尊体層           |
| 102s    | b 表面           |               |
| 103b    | 活性層            |               |
| 111b    | 囲み部            |               |
| 201b    | 囲み絶約           | 縁部分           |
| 203b    | <b>環 状 被</b> 衤 | 覆エリア          |
| 301t    | b 開口           |               |
| 4 0 1 t | b 開口           |               |
| 4 1 1 t | b 開口           |               |
| 501b    | 開口             |               |
| 503b    | 開口             |               |
| 505b    | 外囲             |               |
| 600b    | 第一接角           | 触部分           |
| 601b    | 第二接角           | 触部分           |
| 602b    | 第三接角           | 触部分           |
| 701b    | 第一開            |               |
| 702b    | 第二開            |               |
| 1000    | b 半導体          | 構造            |
| 1002    | b 内側壁          |               |
| 1001    | b 第二外          | 側壁            |
| 1003    | b 第一外          | 側壁            |
| 1011    | b 第一表          | 面             |
| 1012    | b 第二表          | 面             |
| 2011    | b 突出部          |               |
| 2012    | b 凹陥部          |               |
| 5051    | b 突出部          |               |
| 5052    | b 凹陥部          |               |
| f 2     | 故障領域           |               |
| f 3     | 故障領域           |               |
| 51      | パッケーシ          | ブ基板           |
| 53      | 絶縁部            |               |
| 54      | 反射構造           |               |
| 511     | 第一パッ           | ド             |
| 512     | 第二パッ           | ド             |
| 602     | ライトカノ          | バー            |
| 604     | 反射鏡            |               |
| 606     | 搭載部            |               |
| 608     | 発光ユニ           | ット            |
| 610     | 発光モジ           | ュール           |
| 612     | ライトベ・          | ース            |
| 614     | 放熱シー           | F             |







 $\mathbf{c}_{\mathbf{l}}$ 











【図6】





【図8】

(18)

| × | ð | 1 |  |
|---|---|---|--|
|   |   |   |  |

|         |        | 順電圧   | Vr(V)    |       |  |
|---------|--------|-------|----------|-------|--|
| 最大印加電圧  | 発光素子 2 |       | 従来の発光素子3 |       |  |
| Va(max) | サンプル1  | サンプル2 | サンプル1    | サンプル2 |  |
| 0       | 2.234  | 2.319 | 2.362    | 2.367 |  |
| 20      | 2.237  | 2.324 | 2.369    | 2.37  |  |
| 30      | 2.235  | 2.322 | 2.368    | 2.376 |  |
| 35      | 2.237  | 2.32  | 2.366    | 2.372 |  |
| 40      | 2.238  | 2.323 | 2.365    | 2.372 |  |
| 45      | 2.245  | 2.324 | 2.364    | 2.372 |  |
| 50      | 2.234  | 2.322 | <2.15    | <2.15 |  |
| 55      | 2.236  | 2.328 |          |       |  |
| 60      | 2.289  | <2.15 |          |       |  |
| 65      | <2.15  |       |          |       |  |
|         |        |       |          |       |  |

| ľ | 义 | 9 | ] |
|---|---|---|---|
|   |   | _ | _ |

|         |           |           | 逆         | 電流        | Ir (µ     | A)        |           |           |
|---------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|
| 最大印加電圧  |           | 発光素子2     |           |           | 従来の発光素子3  |           |           |           |
| Va(max) | サンプル<br>1 | サンプル<br>2 | サンプル<br>3 | サンプル<br>4 | サンプル<br>1 | サンプル<br>2 | サンプル<br>3 | サンプル<br>4 |
| 0       | 0         | 0         | 0         | 0         | 0         | 0         | 0         | 0         |
| 60      | 0         | 0         | 0         | 0         | 0         | 0         | 0         | 0         |
| 65      | 0         | 0         | 0         | 0         | 0         | 0         | 100       | 100       |
| 70      | 0         | 0         | 0         | 0         | 100       | 100       | 100       | 100       |
| 75      | 100       | 100       | 100       | 100       | 100       | 100       | 100       | 100       |
| 80      | 100       | 100       | 100       | 100       | 100       | 100       | 100       | 100       |





【図11】



フロントページの続き

- (72)発明者 チャオ シン チェン
   台湾 シンチュ サイエンス ベースド・インダストリアル・パーク リ シン・5 ス・ロード 5
   (72)発明者 ジア クエン ワン
- 台湾 シンチュ サイエンス ベースド・インダストリアル・パーク リ シン・5 ス・ロード 5
  (72)発明者 ジュ ヤオ ツェン
- 台湾 シンチュ サイエンス ベースド・インダストリアル・パーク リ シン・5 ス・ロード 5
- (72)発明者 ウェン ホン チョアン
   台湾 シンチュ サイエンス ベースド・インダストリアル・パーク リ シン・5 ス・ロード 5
   (72)発明者 チョン リヌ ルゥ
- 台湾 シンチュ サイエンス ベースド・インダストリアル・パーク リ シン・5 ス・ロード 5
- 審査官
   大西孝宣

   (56)参考文献
   特開2016-032009(JP,A)

   特開2004-200523(JP,A)

   米国特許出願公開第2016/0372630(US,A1)

   特開2016-208012(JP,A)
  - 特開平07-193279(JP,A)
  - 特開2014-093531(JP,A)
- (58)調査した分野 (Int.Cl., DB名)
  - H01L 33/00 33/64