# (12) 特許公報(B2)

(11) 特許番号

#### 特許第5685987号

(P5685987)

(45) 発行日 平成27年3月18日 (2015. 3. 18)

(19) **日本国特許庁(JP)** 

(24) 登録日 平成27年1月30日 (2015.1.30)

| (51) Int.Cl. |        |           | FΙ   |       |         |
|--------------|--------|-----------|------|-------|---------|
| HO1L         | 29/786 | (2006.01) | HO1L | 29/78 | 618B    |
| CO1B         | 31/02  | (2006.01) | HO1L | 29/78 | 618C    |
|              |        |           | CO1B | 31/02 | 1 O 1 Z |

請求項の数 5 (全 17 頁)

| (21) 出願番号        | 特願2011-38921 (P2011-38921)    | (73)特許権者 | 皆 000005223         |
|------------------|-------------------------------|----------|---------------------|
| (22) 出願日         | 平成23年2月24日 (2011.2.24)        |          | 富士通株式会社             |
| (65) <b>公開番号</b> | 特開2012-175087 (P2012-175087A) |          | 神奈川県川崎市中原区上小田中4丁目1番 |
| (43) 公開日         | 平成24年9月10日 (2012.9.10)        |          | 1号                  |
| 審査請求日            | 平成25年11月6日 (2013.11.6)        | (74)代理人  | 100070150           |
|                  |                               |          | 弁理士 伊東 忠彦           |
|                  |                               | (74) 代理人 | 100146776           |
|                  |                               |          | 弁理士 山口 昭則           |
|                  |                               | (72)発明者  | 實宝 秀幸               |
|                  |                               |          | 神奈川県川崎市中原区上小田中4丁目1番 |
|                  |                               |          | 1号 富士通株式会社内         |
|                  |                               |          |                     |
|                  |                               | 審査官      | 山口大志                |
|                  |                               |          |                     |
|                  |                               |          |                     |
|                  |                               |          | 最終頁に続く              |

(54) 【発明の名称】電子装置およびその製造方法

- (57)【特許請求の範囲】
- 【請求項1】

基板と、

前記基板上にゲート絶縁膜を介して形成されたグラフェンシートと、

前記グラフェンシートの一端に形成されたソース電極と、

前記グラフェンシートの他端に形成されたドレイン電極と、

前記グラフェンシートに前記ソース<u>電極</u>とドレイン<u>電極</u>との間でゲート電圧を印加する ゲート電極と、

前記グラフェンシートに前記ソース電極とドレイン電極の間において、前記ソース電極 からドレイン電極へのキャリアの流れを横切って形成された、複数の開口部よりなる開口 部列と、

10

を備え、

前記各々の開口部では前記グラフェンシートから4個以上の炭素原子が除去されており

前記各々の開口部は、他の炭素原子に結合していない結合手を有する炭素原子を二個以 上含む少なくとも5個の炭素原子からなるジグザグ形状の端部により画成されて<u>おり、</u>

## <u>前記開口部の径は炭素原子4個分以上で、10nmを超えない</u>ことを特徴とする請求項 電子装置。

【請求項2】

前記基板は導電性シリコン基板よりなり、前記ゲート電極は前記導電性シリコン基板よ 20

りなることを特徴とする請求項1記載の電子装置。

【請求項3】

前記開口部列は、前記ソース電極とドレイン電極の間で、前記キャリアの流れを横切って複数列にわたり形成されていることを特徴とする請求項<u>1または2</u>記載の電子装置。 【請求項4】

(2)

前記複数の開口部の各々において、前記他の炭素原子に結合していない結合手を有する 炭素原子は、水素原子により終端されていることを特徴とする請求項1~<u>3</u>のうち、いず れか一項記載の電子装置。

【請求項5】

グラフェンシートから少なくとも 4 個の炭素原子を除去することにより、前記グラフェ <sup>10</sup> ンシート中に開口部を形成する工程と、

前記開口部を形成されたグラフェンシートを還元性雰囲気中においてアニールし、前記 開口部の端に、他の炭素原子に結合していない結合手を有する炭素原子を二個以上含む少 なくとも5個の炭素原子からなるジグザグ形状の端部を形成する工程と、

を含むことを特徴とする電子装置の製造方法。

【発明の詳細な説明】

【技術分野】

[0001]

本発明はグラフェンシートを使った電子装置およびその製造方法に関する。

【背景技術】

[0002]

グラフェンは例えば黒鉛結晶中において炭素の六角形格子を構成する sp<sup>2</sup> 結合をした 炭素原子よりなる原子層であるが、散乱の効果を抑制できれば室温でも 200000 cm <sup>2</sup> V<sup>-1</sup> cm<sup>-1</sup>を超える非常に大きな電子移動度を達成可能であることから、グラフェンの シートを使って超高速電子装置を作製する研究がなされている。

[0003]

しかしながら黒鉛結晶と同様にグラフェンシートも半金属であり、価電子帯と伝導帯が 重なっていてバンドギャップが存在しないため、そのままでは電流のスイッチングに使え ない。

【0004】

30

40

20

このため、特許文献1におけるようにグラフェンシートにより幅が10nm以下のリボン状構造を形成し、量子閉じ込め効果によってバンドギャップを発生させる技術が提案されている。

【 0 0 0 5 】

またグラフェンシートに半径が10nm前後の孔をメッシュ状に形成し、形成された孔の周期配列の効果によりバンドギャップを発生させる技術も提案されている(非特許文献 1~3)。

【発明が解決しようとする課題】

[0008]

しかし特許文献1に記載の方法では、チャネル幅が10nm以下と狭くなるため、大き な電流を得ようとすると、多数のリボン状構造をソース領域とドレイン領域の間に並列に 、かつ高密度に配置する必要があり、電子装置の製造工程が複雑になる問題が生じる。 【0009】

また非特許文献1~3に記載の方法では、孔の二次元周期配列によりバンドギャップを 発生させていることから、グラフェンシート中に半径が10nm程度の孔を二次元的に配 列させる必要があり、チャネル長が十数ナノメートル程度の微細化された電子装置には使 うことができない。さらにこのような10nmオーダーの周期性により形成されたバンド ギャップはせいぜい0.1eV程度と小さく、通常の電子装置で使われるような動作電圧 で確実にオンオフ動作をさせるのは容易ではない。

10

【0010】

さらに2層になったグラフェンシートの面に垂直に電場を印加することによりバンドギャップを発生させる技術も提案されているが、かかる構成で得られるバンドギャップの大きさは最大でも0.3 e V程度にしかならず、電子装置への適用は困難である。 【課題を解決するための手段】

[0011]

一の側面によれば電子装置は基板と、前記基板上にゲート絶縁膜を介して形成されたグラフェンシートと、前記グラフェンシートの一端に形成されたソース電極と、前記グラフェンシートに前記ソース電極と、前記グラフェンシートに前記ソース電極との間でゲート電圧を印加するゲート電極と、前記グラフェンシートに前記ソース電極とドレイン電極の間において、前記ソース電極からドレイン電極へのキャリアの流れを横切って形成された、複数の開口部よりなる開口部列と、を備え、前記各々の開口部では前記グラフェンシートから4個以上の炭素原子が除去されており、前記各々の開口部は、他の炭素原子に結合していない結合手を有する炭素原子を二個以上含む少なくとも5個の炭素原子からなるジグザグ形状の端部により画成されており、前記開口部の径は炭素原子4個分以上で、10 nmを超えない。

【0012】

他の側面によれば電子装置の製造方法は、グラフェンシートから少なくとも4個の炭素 30 原子を除去することにより、前記グラフェンシート中に開口部を形成する工程と、前記開 口部を形成されたグラフェンシートを還元性雰囲気中においてアニールし、前記開口部の 端に、他の炭素原子に結合していない結合手を有する炭素原子を二個以上含む少なくとも 5個の炭素原子からなるジグザグ形状の端部を形成する工程と、を含む。

【発明の効果】

【0013】

本発明によれば、グラフェンシートにジグザグ形状の端部により画成された複数の開口 部を形成することにより0.3 e Vをはるかに超えるバンドギャップを発生させることが でき、かつかかる開口部よりなる開口部列を、前記ソース電極からドレイン電極へのキャ リアの流れを横切って形成することにより、短いチャネル長、すなわちソース / ドレイン 間距離の電子素子において、大きな電流をスイッチングすることが可能となる。 【図面の簡単な説明】

40

50

[0014]

【図1】第1の実施形態によるグラフェンシートの構成を示す平面図である。

【図2】図1の一部を拡大して示す拡大平面図である。

【図3】図1および図2のグラフェンシートのバンド構造を示す図である。

【図4】図1および図2のグラフェンシートにおける電子透過率とエネルギの関係を示す グラフである。

【図5】図1および図2のグラフェンシートが示す電流電圧特性を、比較対照例によるグ ラフェンシートのものと比較して示すグラフである。

【図6】比較対照例によるグラフェンシートの構成を示す平面図である。 【図7】図6の一部を拡大して示す拡大平面図である。 【図8】第1の実施形態におけるグラフェンシートの一変形例を示す平面図である。 【図9】第1の実施形態におけるグラフェンシートの他の変形例を示す平面図である。 【図10】第2の実施形態による電子装置の構成を示す平面図である。 【図11】図10中、線A - A ' に沿った断面図である。 【図12A】図10および図11の電子装置の製造工程を示す工程断面図(その1)であ る。 【図12B】図10および図11の電子装置の製造工程を示す工程断面図(その2)であ る。 【図12C】図10および図11の電子装置の製造工程を示す工程断面図(その3)であ る。 【図12D】図10および図11の電子装置の製造工程を示す工程断面図(その4)であ る。 【図12E】図10および図11の電子装置の製造工程を示す工程断面図(その5)であ る。 【図12F】図10および図11の電子装置の製造工程を示す工程断面図(その6)であ る。 【図12G】図10および図11の電子装置の製造工程を示す工程断面図(その7)であ る。 【図12日】図10および図11の電子装置の製造工程を示す工程断面図(その8)であ ລ. 【図12I】図10および図11の電子装置の製造工程を示す工程断面図(その9)であ る。 【図13A】第3の実施形態による電子装置の製造工程を示す工程断面図(その1)であ る。 【図13B】第3の実施形態による電子装置の製造工程を示す工程断面図(その2)であ る。 【図13C】第3の実施形態による電子装置の製造工程を示す工程断面図(その3)であ る。 【図13D】第3の実施形態による電子装置の製造工程を示す工程断面図(その4)であ る。 【図13E】第3の実施形態による電子装置の製造工程を示す工程断面図(その5)であ る。 【図13F】第3の実施形態による電子装置の製造工程を示す工程断面図(その6)であ る. 【図13G】第3の実施形態による電子装置の製造工程を示す工程断面図(その7)であ る。 【図13日】第3の実施形態による電子装置の製造工程を示す工程断面図(その8)であ る。 【図13I】第3の実施形態による電子装置の製造工程を示す工程断面図(その9)であ る。 【図14】さらに別の変形例によるグラフェンシートの構成を示す平面図である。 【図15】さらに別の変形例によるグラフェンシートの構成を示す平面図である。 【発明を実施するための形態】 [0015]「第1の実施形態] 図1は、第1の実施形態によるグラフェンシート10の構成を示す平面図、図2は図1

(4)

20

10

30

40

中、円で囲んだ部位を拡大して示す平面図である。

[0016]

図1および図2を参照するに、本実施形態ではグラフェンの六角形格子を構成するsp <sup>2</sup>結合をした炭素原子のうち、破線で示した4個の炭素原子を除去しており、その結果、 グラフェンシート10中には図2に破線で概略的に示す開口部10Aが形成されている。 【0017】

(5)

図1および図2よりわかるようにこのような開口部10Aは、他の炭素原子と結合して いない結合手を有する二つの炭素原子C1およびC2を含む5個の炭素原子C1~C5が 形成するジグザグ端により画成されており、かかるジグザグ端の周期性により、前記グラ フェンシート10では伝導帯Ecと価電子帯Evが分離し、図3に示すようにバンド構造 にギャップエネルギEgのバンドギャップが出現する。図1および図2において前記ジグ ザグ端は太く表示してあるが、この「ジグザグ端」は、前記破線で示す4個の炭素原子を 除去した結果未結合手を有することになった炭素原子C1およびC2がそれぞれ隣接する 炭素原子、すなわち炭素原子C1の場合には炭素原子C3およびC4、炭素原子C2の場 合には炭素原子C4とC5の間に形成する結合に対応している。図1,図2に示すように 、グラフェンの対称性、より正確には、除去された4個の炭素原子の配列が有する対称性 に伴い、一つの開口部10Aにつき3つのジグザグ端が生じている。

【0018】

図2に示すように前記他の炭素原子と結合していない結合手を有する二つの炭素原子C 1 およびC2は、いずれも水素原子により終端されており、これに伴いバンドギャップ中には多数の局在準位Lが発生するが、これらの局在準位Lは分散関係を有さないため、電気伝導には寄与しない。

[0019]

そこで、図1に示すようにグラフェンシート10に矢印方向に電子をキャリアとして 流した場合、大きなバンドギャップの存在によりキャリアはそのままではグラフェンシー ト10を流れることができず、グラフェンシート10に電場をゲート電圧の形で印加する ことにより電流の流れを効果的に制御することが可能となる。

【0020】

図4は、前記図1,図2のグラフェンシート10について、第一原理計算によりバンド ギャップエネルギEgの大きさを見積もった結果を示すグラフである。ただし図4中横軸 はエネルギEを、縦軸は電子透過率を示しており、E<sub>F</sub>はフェルミエネルギを表す。

【0021】

また図4中、破線は前記開口部10Aを形成しない通常のグラフェンシートの場合を、 実線は前記開口部10Aを形成した本実施形態によるグラフェンシート10の場合を示す

[0022]

図4を参照するに、通常のグラフェンシートではバンドギャップが存在しないのに対し 、本実施形態のグラフェンシート10では約1eVのバンドギャップエネルギEgが出現 しているのがわかる。

[0023]

図5は、前記図1,図2のグラフェンシート10において、端と端との間の端部間距離 Dが0.74nmとなるように前記開口部10Aを複数配列して開口部列10Nを形成し 、前記開口部列に直角方向に電流を流した場合の、グラフェンシート10に印加するバイ アス電圧と電流密度の関係を、やはり第一原理計算により求めた結果を示すグラフである 。ただし図5中、曲線Aは通常の、開口部を形成しない第1の比較対照例によるグラフェ ンシートの場合を、曲線Bは図1および図2の本実施形態のグラフェンシート10の場合 を、曲線Cは図6および図7で説明する第2の比較対照例の場合を、それぞれ示している 。図5中、横軸はバイアス電圧を、縦軸は電流密度を表す。

【0024】

図5を参照するに、第1および第2の比較対照例に対応する曲線AおよびCの場合には グラフェンシートに実質的なバンドギャップが存在しないことを反映して、電子素子のオ ンオフ動作の基礎となるしきい値特性は認められないのに対し、本実施形態に対応する曲

10

30

20

線Bの場合には、導通 / 非導通のしきい値となる電流密度を0.2µA / nmとした場合、 、グラフェンシート10を導通させるには0.35 Vのバイアス電圧がしきい値電圧(伝 導ギャップ)として必要となり、明瞭なしきい値特性が得られているのがわかる。 【0025】

図5の結果は、先にも説明した通り、前記開口部10Aと、同じ開口部列中で隣接する 開口部10Aとの間の端部間距離Dを0.74nmに設定した場合についてのものであっ たが、前記端部間距離Dをさらに減少させれば、前記しきい値電圧はさらに増大する。例 えば0.1V以上のしきい値電圧を望むのであれば、グラフェンシート10において前記 開口部10Aを、隣接する開口部10A間における端部間距離Dを2.2nm以下に設定 する必要がある。ここで「端部間距離D」とは、図1に規定するように、開口部列の方向 に沿って隣接する二つの開口部10Aにおいて、それぞれのジグザグ端が最も近接した点 での距離を意味している。

【0026】

図6は、前記図5のシミュレーションにおいて比較対照例2として示されているグラフ エンシート100の構成を示す平面図、図7は図6中、円で囲んだ部分を拡大した平面図 である。図6および図7においても、除去された炭素原子を破線で、また前記炭素原子を 除去した結果未結合手を有することになった炭素原子と、これに隣接する炭素原子との間 の結合を太く示してある。

【0027】

図6および図7を参照するに、グラフェンシート100では六角形格子一個分に対応す <sup>20</sup> る6個の炭素原子が欠損しており、未結合手を有する炭素原子6個が一つの開口部の周囲 に形成されているが、このうちのいずれの炭素原子もジグザグの周期的な端を形成するこ とがなく、このためグラフェンシート100では、開口部の周期配列以外の効果によるバ ンドギャップの形成は生じない。

【0028】

なお本実施形態において開口部形成にあたりグラフェンシート10から除去される炭素 原子の数は4個に限定されるものではなく、図8あるいは図9の変形例に示すように、破 線で示した6個あるいは9個の炭素原子を除去する場合であっても、太線で示すように未 結合手を有する炭素原子によりジグザグ端が形成されるならば同様に大きなバンドギャッ プを発生させることが可能である。

【0029】

ジグザグ端を構成する炭素原子の数が増大すれば、バンドギャップエネルギEgの値も 増加する。図8および図9の変形例では、ジグザグ端は3個の未結合手を有する炭素原子 により形成されている。

[0030]

本実施形態において前記開口部10Aはグラフェンシート10中に必ずしも1列に形成 する必要はなく、例えば2列など、複数列に形成してもよい。先にも述べたように本実施 形態では、バンドギャップを開口部の周期配列により発生させているわけではないので、 開口部端部に生じるジグザグ端により大きなバンドギャップエネルギを実現することが可 能となる。

[0031]

本実施形態において前記基板21はp+型のシリコン基板に限定されるものではなく、 n+型のシリコン基板や金属基板など、様々な導電性基板を使うことができる。

【0032】

[第2の実施形態]

図10は、前記図1および図2のグラフェンシート10を使った第2の実施形態による 電子装置20の構成を示す平面図、図11は図10中、線A-A'に沿った断面図である

【0033】

図10および図11を参照するに、電子装置20は例えばp+型にドープされたシリコ <sup>50</sup>

30

40

ン基板など導電性の基板21上に構成されており、前記基板21上には、ゲート絶縁膜として作用する厚さが300nmのシリコン酸化膜22を介して前記グラフェンシート10が形成されている。前記シリコン酸化膜22は、前記基板21がシリコン基板である場合、熱酸化により形成することができる。

(7)

【0034】

さらに前記シリコン酸化膜22上には前記グラフェンシート10の一端を覆って、厚さ が例えば5nmのTi密着膜(図示せず)と厚さが例えば30nmのAu膜とを順次積層 した構成のソース電極パターン23Sが、また前記グラフェンシートの他端を覆って同様 な構成のドレイン電極パターン23Dが形成されている。図10の平面図よりわかるよう に前記開口部10Aが形成する開口部列10Nは、前記ソース電極パターン23Sからド レイン電極パターン23Dへとグラフェンシート10中を流れるキャリアの流れを直角に 横切って形成されている。本実施形態では、前記ソース電極パターン23Sとドレイン電 極パターン23Dの間の距離は、少なくとも前記開口部10Aの径に略対応する0.6n mは必要であるが、その限りにおいてソース電極パターン23Sおよびドレイン電極パタ ーニング23Dのパターニング精度が許す限り縮小するのが好ましい。

【0035】

電子装置20では、前記ソース電極パターン23Sとドレイン電極パターン23Dとの 間に例えば0.01Vの電源電圧を印加した場合、バックゲート電極となる基板21に0 Vのゲート電圧を印加した場合には導通は生じないが、0.17V以上のゲート電圧を印 加することにより(ゲート電圧0Vのとき、電極のフェルミ準位にグラフェンシート10の バンドギャップの中央がある場合)導通を生じさせることができる。

【0036】

次に図10および11の電子装置20の製造方法について、図12A~図12Iの工程 断面図を参照しながら説明する。ただし図12A~図12Iの断面図は、前記開口部列1 0Nの延在方向に垂直な断面を示している。図中、先に説明した部分に対応する部分には 同一の参照符号を付し、説明を省略する。

【0037】

図12Aを参照するに、機械的剥離、六方晶系SiC基板表面上へのエピタキシャル成 長、金属触媒上でのCVD成長などによって得られたグラフェンシート10を、p+型の シリコン基板21上に形成された酸化膜22の表面に転写する。転写は、機械的剥離の場 合はテープに残存したグラフェンをそのまま基板にこすりつけて行う。一方グラフェンシ ートをSiC基板表面にエピタキシャル成長させた場合や、前記CVD成長により形成し た場合は、前記SiC基板表面や触媒表面上に形成されたグラフェンシートをテープに転 写し、これを前記シリコン基板21上の酸化膜22表面にこすりつけることによりさらな る転写を行う。図12Aの段階では、前記グラフェンシート10に開口部10Aや開口部 列10Nはまだ形成されていない。

【0038】

より詳細に説明すると、機械的剥離によりグラフェンシートを形成する場合には、例え ば非特許文献4などに記載されているようにスコッチテープ、あるいはセロテープ(登録 商標)などの粘着テープを用いて、高配向熱分解グラファイト(Highly Oriented Pyroly tic Graphite; HOPG)、天然グラファイト、キッシュグラファイトなどのバルクグラ ファイトをへき開させる。さらに、このようにして粘着テープ上にへき開されたグラファ イト層を別の粘着テープで繰り返し剥がすことによりグラファイト層を薄片化する。この ような工程により、最初の粘着テープ上に単層グラフェンであるグラフェンシート10が 得られる。

【0039】

一方グラフェンシートを非特許文献5などに記載されているようにSiC基板表面に形成する場合には六方晶系の6H-SiC基板を用意し、これを真空中またはArなど非酸化性雰囲気中、1200 以上に加熱することで基板表面からSi原子を脱離させ、Si C基板表面にSiCの六方晶系の原子配列に依存したグラフェンシートがエピタキシャル 10

20



に得られる。そこで得られたグラフェンシートを粘着テープなどに転写し、これをさらに 前記シリコン酸化膜22の表面に転写することにより、図12Aの構造が得られる。 【0040】

また非特許文献6などに記載されているようにグラフェンシートをCVD法で形成する 場合には、Fe,Ni,Cuなどの金属触媒をシリコン基板上に形成されているシリコン 酸化膜の表面に堆積し、アセチレンを原料とした熱CVD法により650~1000 程 度の温度において前記金属触媒上にグラフェンシート10を合成する。この場合も、得ら れたグラフェンシートを粘着テープに転写し、さらにこれを前記シリコン酸化膜22の表 面に転写することにより、図12Aの構造を得る。

[0041]

次に図12Bに示すように前記グラフェンシート10上に保護膜として例えば厚さ10 nmの酸化シリコン膜24を蒸着し、さらに前記酸化シリコン膜24上にランダム共重合 体である poly(sytrene-random-methyl methacrylate) ((P(S-r-MMA); Polymer Source 社)膜25を1wt% のトルエン溶液を使ってスピンコートする。前記スピンコートの 後、例えば72時間にわたり170 でアニーリングを行い、得られたP(S-r-MMA)薄膜2 5を前記酸化シリコン膜24上に固定する。さらにこうして得られた構造をトルエンで洗 浄し、前記酸化シリコン膜24上に固定されていない P(S-r-MMA)化合物を除去する。 【0042】

さらにその上に、表面垂直方向に円筒状のドメインを持ったpoly(sytrene-block-methy I methacrylate) (P(S-b-MMA); Polymer Source 社)と呼ばれるブロック共重合体薄膜 2 20 6を、1wt%のトルエン溶液を使い、2500~40000rpmの回転数で25~3 5 nmの厚さになるようにスピンコートすることにより形成する。

【0043】

次に図12Cの工程において、図12Bの工程で得られた構造に対し、例えば12時間 にわたり、180のアニーリングを行う。その結果、前記プロック共重合体薄膜26中 には、垂直配向したPMMAシリンダ26Aの六角形状配列が出来ている。

[0044]

さらに図12Dの工程において前記ブロック共重合体薄膜26に対し例えば30分間に わたり波長が295nmの紫外光照射を行い、前記PMMAシリンダ26Aを選択的に分 解させる。さらに分解されたPMMAシリンダ26Aを例えば20分間氷酢酸に浸して除 去し、純水で洗浄することにより、前記ブロック共重合体薄膜26中に周期的にシリンダ 状の開口部26Bが開口した構造のポリスチレン膜26PSが得られる。前記ポリスチレ ン膜26PSは、後でエッチングのテンプレートとして使われる。

【0045】

次に図12Eの工程において、前記図10における開口部列10Nを構成する開口部1 0Aに対応する開口部26Bを残し、前記ポリスチレン膜26PSをレジスト膜27で覆 い、10mTorrの圧力下、50Wのプラズマパワーで酸素ガスを10sccmの流量 で供給しながら酸素プラズマ反応性イオンエッチング(RIE)を行い、前記P(S-r-MMA) 薄膜25中に、前記開口部列10Nに対応した開口部列を形成する。その際、必要に応じ てオーバーエッチングを行うことで前記ポリスチレン膜26PS中の開口部の大きさを広 げることができる。

【0046】

さらに図12Fの工程において、CHF<sub>3</sub>と酸素の混合ガスをエッチングガスとしたプ ラズマ反応性イオンエッチング(RIE)を60mTorrの圧力下、300Wのプラズ マパワーで、エッチングガスとしてCHF<sub>3</sub>ガスを45sccm、酸素ガスを5sccm の流量で供給しながら実行し、前記酸化シリコン膜24中に、前記開口部列10Nに対応 した周期的な開口部列24Nを形成する。

[0047]

さらに図12Gの工程において前記列状の開口部24Nが形成された酸化シリコン膜2 4をマスクに前記グラフェンシート10に対し、10mTorrの圧力下、90Wのプラ 50

10

ズマパワーで25sccmの流量で酸素ガスを供給しながら反応性イオンエッチング(R IE)を行い、前記グラフェンシート10に開口部10Aおよび開口部列10Nを形成し 、さらにHF浸漬により前記酸化シリコン膜24を除去する。

【0048】

さらに本実施形態では、前記開口部10Aのエッジに図1および図2で説明したジグザ グ端を形成するため、水素雰囲気中で例えば15分間、1.6Vの電圧を印加してジュー ル加熱を行うなど、前記グラフェンシート10を1000 程度の温度に加熱し、前記開 口部10Aの端を熱力学的に安定なジグザグ端などに改変する。

【0049】

さらに図12Iの工程において電子線ビーム蒸着法によって、Ti/Au積層構造のソ <sup>10</sup> ースおよびドレイン電極パタ ン23S,23Dを形成し、これにより、バックゲート型 の電子装置20が得られる。

【 0 0 5 0 】

本実施形態では、このようにグラフェンシート10中に形成された開口部列10Nを構 成する開口部10Aの端を、図12Hの工程において水素雰囲気中で熱処理することによ り、熱力学的に安定な、またバンド構造の発生にとって有用であるジグザグ端へと改変し ており、かかる熱処理工程の結果、開口部10Aの端を構成する炭素原子のうち、他の炭 素原子と結合していない結合手が水素原子で終端されている。

【0051】

なお本実施形態において開口部列10N中における開口部10Aの周期は、前記ブロッ
20
ク共重合体薄膜26の分子量を変えることで制御可能である。分子量が小さいほど周期は
短くなり、例えば分子量が47,700gmol<sup>-1</sup>の薄膜を使った場合には、前記開口部
10Aの繰り返し周期は27nmとなるのに対し、分子量が77,000gmol<sup>-1</sup>の
場合、周期は39nmとなる。開口部10Aの端と隣接する開口部10Aの端との間の端
部間距離Dは、図12Gの反応性イオンエッチングの処理時間で調整する。長時間エッチングすれば開口部10Aの径が増大し、前記端部間距離Dは短くなる。

[0052]

本実施形態による電子装置は、10<sup>2</sup>以上の高いオン/オフ比で大きな駆動電流を与える ことができるため、低電力で動作する高速デバイスあるいは高周波デバイスとして有用で ある。

【 0 0 5 3 】

[第3の実施形態]

次に第3の実施形態による電子装置の製造方法を、図13A~図13Iを参照しながら 説明する。ただし図13A~図13I中、先の実施形態で説明した部分には同一の参照符 号を付し、説明を省略する。

【0054】

本実施形態では図13Aの工程において、前記図12Aの工程と同様にして、 p + 型シ リコン基板21の表面を覆うシリコン酸化膜22上にグラフェンシート10を形成し、次 いで図13Bの工程において前記グラフェンシート10をシリコン酸化膜24で保護し、 さらにその上にポリスチレン薄膜31を、トルエン溶媒を使ったスピンコートにより、例 えば20nmの厚さに形成する。

【0055】

さらに図13Cの工程において、非特許文献3に記載されているように、径が例えば2 0 nmの突起32Aよりなる突起列を有するテンプレート32を、自己組織化したブロッ ク共重合体より作製し、前記ポリスチレン薄膜31上に好ましくはUV硬化型シリコーン 系離型剤などの離型剤を塗布した後、前記テンプレート32を図13Dに示すように前記 ポリスチレン膜31に対し、例えば500psiの圧力で、平行に押圧する。 【0056】

さらにこの状態で前記ポリシリコン薄膜31を120の温度に加熱し、5分間にわた り保持する。さらに室温まで冷却した後、前記テンプレート32を離間させ、これにより 50

、図13Eに示すように前記ポリスチレン薄膜31に前記突起32Aに対応した開口部3 1Aが形成された構造が得られる。

【0057】

次に図13Fの工程において前記ポリシリコン薄膜31をマスクにその下のシリコン酸 化膜24を、前記図12Fの工程と同様にして、CHF<sub>3</sub>と酸素の混合ガスをエッチング ガスとしたプラズマ反応性イオンエッチング(RIE)によりエッチングし、前記シリコ ン酸化膜24中に、前記開口部列10Nに対応した周期的な開口部列24Nを形成する。 【0058】

さらに図13Gの工程において前記シリコン酸化膜24をマスクに前記グラフェンシート10を図12Gの工程と同様にしてエッチングし、前記グラフェンシート10中に開口 <sup>10</sup>部10Aよりなる開口部列10Nを形成する。

【0059】

さらに図13Hの工程において図12Hの工程と同様に前記グラフェンシート10を水 素雰囲気中でアニールし、前記開口部10Aの形状を熱力学的に安定な形状へと変化させ る。またこれに伴って、前記開口部10Aの端には所望のジグザグ端が形成される。 【0060】

さらに図13Iの工程において前記図12Iの工程と同様にしてソース電極パタン2 3Sおよびドレイン電極パターン23Dを形成することにより、前記第1の実施形態と同様な構成の電子装置が得られる。

[0061]

なお前記第1の実施形態および本実施形態において、前記ジグザグ端は図14あるいは 図15において破線で示すようにグラフェンシートから炭素原子をより多くの炭素原子を 除去することによっても形成可能である。

【0062】

すなわち図14の例では13個の炭素原子が除去されており、図15の例では16個の 炭素原子が除去されているが、破線で示されている炭素原子が除去されて生じた空孔は、 図12Hあるいは図13Hの水素アニールの結果、開口部10Aの表面積を最小とするよ うに集合しており、前記開口部10Aの端には所望のジグザグ端が安定に形成されるのが わかる。ただし前記開口部10Aの径が大きすぎると、隣の開口部10Aに重なってしま うので、前記開口部10Aは10nmの径を超えないのが好ましい。 【0063】

以上、本発明を好ましい実施形態について説明したが、本発明はかかる特定の実施形態 に限定されるものではなく、特許請求の範囲に記載した要旨内において様々な変形・変更 が可能である。

#### 【符号の説明】

#### [0064]

- 10,100 グラフェンシート
- 10A 開口部
- 10N,24N 開口部列
- 2.1 p+型シリコン基板
- 22,24 シリコン酸化膜
- 235 ソース電極パターン
- 23D ドレイン電極パターン
- 2 5 P(S-r-MMA)薄膜
- 26 ブロック共重合体薄膜
- 26A PMMAシリンダ26A
- 26B 開口部
- 27 レジスト膜
- 27A レジスト開口部
- C<sub>1</sub>~C<sub>5</sub>炭素原子

40

30

第1の実施形態によるグラフェンシートの構成を示す平面図



図1の一部を拡大して示す拡大平面図

【図2】



### 【図3】

図1および図2のグラフェンシートのバンド構造を示す図









図1および図2のグラフェンシートが示す電流電圧特性を、 比較対照例によるグラフェンシートのものと比較して示すグラフ



【図6】

比較対照例によるグラフェンシートの構成を示す平面図



## 【図7】

図6の一部を拡大して示す拡大平面図



【図8】

第1の実施形態におけるグラフェンシートの一変形例を示す平面図



第1の実施形態におけるグラフェンシートの他の変形例を示す平面図



【図10】

第2の実施形態による電子装置の構成を示す平面図



### 【図11】





【図12A】

図10および図11の電子装置の製造工程を示す工程断面図(その1)



【図12B】

図10および図11の電子装置の製造工程を示す工程断面図(その2)



【図12C】

図10および図11の電子装置の製造工程を示す工程断面図(その3)



【図12F】

【図12D】

図10および図11の電子装置の製造工程を示す工程断面図(その4)



【図12E】

図10および図11の電子装置の製造工程を示す工程断面図(その5)



図10および図11の電子装置の製造工程を示す工程断面図(その6)



【図12G】

図10および図11の電子装置の製造工程を示す工程断面図(その7)

![](_page_13_Figure_12.jpeg)

【図12日】

![](_page_13_Figure_14.jpeg)

図10および図11の電子装置の製造工程を示す工程断面図(その8)

![](_page_13_Figure_16.jpeg)

【図12I】

図10および図11の電子装置の製造工程を示す工程断面図(その9)

![](_page_13_Figure_19.jpeg)

第3の実施形態による電子装置の製造工程を示す工程断面図(その1)

![](_page_13_Figure_21.jpeg)

【図13B】

第3の実施形態による電子装置の製造工程を示す工程断面図(その2)

![](_page_13_Figure_24.jpeg)

【図13E】

第3の実施形態による電子装置の製造工程を示す工程断面図(その3)

![](_page_14_Figure_4.jpeg)

【図13D】

第3の実施形態による電子装置の製造工程を示す工程断面図(その4)

![](_page_14_Figure_7.jpeg)

第3の実施形態による電子装置の製造工程を示す工程断面図(その5)

![](_page_14_Figure_10.jpeg)

### 【図13F】

第3の実施形態による電子装置の製造工程を示す工程断面図(その6)

![](_page_14_Figure_13.jpeg)

【図13G】

【図13I】

第3の実施形態による電子装置の製造工程を示す工程断面図(その7)

![](_page_14_Figure_17.jpeg)

【図13日】

第3の実施形態による電子装置の製造工程を示す工程断面図(その8)

![](_page_14_Figure_20.jpeg)

![](_page_14_Figure_21.jpeg)

第3の実施形態による電子装置の製造工程を示す工程断面図(その9)

## 【図14】

さらに別の変形例によるグラフェンシートの構成を示す平面図さらに別の変形例によるグラフェンシートの構成を示す平面図

![](_page_15_Figure_4.jpeg)

【図15】

![](_page_15_Figure_7.jpeg)

フロントページの続き

(56)参考文献 特開2006-035174(JP,A) 特開2012-119665(JP,A) 米国特許出願公開第2011/0201201(US,A1) 米国特許出願公開第2012/0301953(US,A1) Jingwei Bai他4名, Graphene nanomesh, Nature Nanotechnology,英国,2010年 3月,v ol. 5, p.190-194

(58)調査した分野(Int.Cl., DB名)

H 0 1 L 2 9 / 7 8 6 C 0 1 B 3 1 / 0 2